instr mem durch case, fibonacci als programm, 7seg als extension geadded, resultat...
authorStefan Rebernig <stefan.rebernig@gmail.com>
Fri, 17 Dec 2010 21:43:27 +0000 (22:43 +0100)
committerStefan Rebernig <stefan.rebernig@gmail.com>
Fri, 17 Dec 2010 21:43:27 +0000 (22:43 +0100)
commitb333da851dda456b48f2a2535c4aeba143c657e1
tree37674311947922f093c9570e34579478fa0dfc83
parentf8e429a38c3349e4b5578c367e5494a30b42e662
instr mem durch case, fibonacci als programm, 7seg als extension geadded, resultat am 7seg ausgegeben,
fmax muss optimiert werden, evtl. reg vor ram und ext
12 files changed:
cpu/create_project.tcl
cpu/sim/testcore.do
cpu/src/core_pkg.vhd
cpu/src/core_top.vhd
cpu/src/decoder_b.vhd
cpu/src/extension_pkg.vhd
cpu/src/fetch_stage_b.vhd
cpu/src/mem_pkg.vhd
cpu/src/pipeline_tb.vhd
cpu/src/r_w_ram_b.vhd
cpu/src/writeback_stage.vhd
cpu/src/writeback_stage_b.vhd