tabellen: history, parser und alu
authorBernhard Urban <lewurm@gmail.com>
Wed, 24 Mar 2010 23:40:58 +0000 (00:40 +0100)
committerBernhard Urban <lewurm@gmail.com>
Wed, 24 Mar 2010 23:45:49 +0000 (00:45 +0100)
spec/sm/scanner.pdf
spec/sm/scanner.tex
spec/spec.tex

index 04c8586fc78d88814dad591dc07b378624b9742b..60f7a37b950c891c76c02a5fa9299dc9eab00963 100644 (file)
Binary files a/spec/sm/scanner.pdf and b/spec/sm/scanner.pdf differ
index 24b26cecf39d6bf82e0e99d237a3a43efcd478d9..d0e5ce2215d3fc442bdff3b8e74df4143979e25b 100644 (file)
@@ -28,6 +28,6 @@
 \ncarc[arcangle=-20]{read}{take}\ncput*[npos=.40]{g\"ultiges zeichen}
 
 \ncarc[arcangle=-15]{bs}{idle}
-\ncarc[arcangle=25]{doit}{idle}\ncput*[npos=.50]{finnnnnished\_result$\uparrow$}
+\ncarc[arcangle=25]{doit}{idle}\ncput*[npos=.50]{finished\_result$\uparrow$}
 \ncarc[arcangle=-25]{take}{idle}
 \end{document}
index 35bdffb16031f80d908d93b0423dbba42453d204..f4d4dfeda033c3b1bd6f3a61d80e0a31b29e0b88 100644 (file)
@@ -158,76 +158,95 @@ tx\_new & out & 1 & std\_logic & PC-Kommunikation & Signalisiert dass das anlieg
 \TEND
 
 \paragraph{Scanner}
-
-TODO
-
 %Empfängt die Scan-Codes vom PS/2 Modul und leitet nur für die Eingabezeile erlaubte Zeichen dekodiert in das CP850 Format an die History weiter, bei einem empfangenen Enter wird der Beginn der Berechnung an das Parser Modul signalisiert
+\THEAD
+new\_data & in & 1 & std\_logic\_vector & PS/2 & Signalisiert neuen Scancode \ZE
+data & in & 8 & std\_logic\_vector & PS/2 & Scancode laut Codepage 850 \ZE
 
-allgemein: sys\_clk (in), sys\_res\_n (in)
-
-von modul ps/2: 8 bit data (in), 1 bit new\_data (in)
+char & out & 8 & character & History & Zeichen das vom History Modul \"ubernommen werden soll \ZE
+take & out & 1 & std\_logic & History & Signalisiert Datenfeld char \ZE
+backspace & out & 1 & std\_logic & History & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
 
-an modul history: 8 bit char (out), 1 bit take (out), 1 bit backspace (out)
+do\_it & out & 1 & std\_logic & Parser & Auswertung beginnen (ENTER) \ZE
+finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
+\TEND
 
-an modul parser: 1 bit do\_it (out), 1 bit finnnnnished\_result
 
 \paragraph{History}
-
-TODO
-
-%Verwaltung des dahinterliegenden Buffers von vergangenen Berechnungen und der aktuellen Eingabezeile, bei Aktualisierung der aktuellen Eingabezeile und bei Empfang eines Ergebnisses vom Parser Modul signalisiert es das an das Display Modul
-
-allgemein: sys\_clk (in), sys\_res\_n (in)
-
-zum modul pc-kommunikation: 5 bit zeile (2*14+1) (in), 7 bit spalte (71 zeichen - 0 am ende notwendig?) (in), 1 get bit (in), 1 done bit (out), 8 daten bits (out)
-
-vom modul scanner: 8 bit char (in), 1 bit take (in), 1 bit backspace (in)
-
-an modul display: 1 bit new\_eingabe (out), 1 bit new\_result (out), 5 bit zeile (2*14+1) (in), 7 bit spalte (71 zeichen - 0 am ende notwendig?) (in), 1 get bit (in), 1 done bit (out), 8 daten bits (out)
-
-an modul parser: 5 bit zeile (2*14+1) (in), 7 bit spalte (71 zeichen - 0 am ende notwendig?) (in), 1 get bit (in), 1 done bit (out), 8 daten bits (out), 8 bit write\_result (in), 1 bit first\_result\_char (in), 1 bit write\_char (in), ? 1 bit finnnnnished\_result (triggert fortschalten des ringpuffer pointers) (in)
+%Verwaltung des dahinterliegenden Buffers von vergangenen Berechnungen und der aktuellen
+%Eingabezeile, bei Aktualisierung der aktuellen Eingabezeile und bei Empfang eines Ergebnisses vom
+%Parser Modul signalisiert es das an das Display Modul
+\THEAD
+pc\_zeile & in & 7 & std\_logic\_vector & PC-Kommunikation & Zeilenadressierung (50 * 2 Zeilen = 100)\ZE
+pc\_spalte & in & 7 & std\_logic\_vector & PC-Kommunikation & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
+pc\_get & in & 1 & std\_logic & PC-Kommunikation & Signalisiert Speicheranforderung \ZE
+pc\_done & out & 1 & std\_logic & PC-Kommunikation & Signalisiert dass Daten anliegen \ZE
+pc\_char & out & 8 & character & PC-Kommunikation & enth\"alt angeforderne Daten \ZE
+
+s\_char & in & 8 & character & Scanner & Zeichen das vom Scanner Modul \"ubernommen werden soll \ZE
+s\_take & in & 1 & std\_logic & Scanner & Signalisiert Datenfeld char \ZE
+s\_backspace & in & 1 & std\_logic & Scanner & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
+
+d\_new\_eingabe & out & 1 & std\_logic & Display & Fordert Display auf die Eingabe auszulesen \ZE
+d\_new\_result & out & 1 & std\_logic & Display & Fordert Display auf das Ergebnis auszulesen \ZE
+d\_zeile & in & 5 & std\_logic\_vector & Display & Zeilenadressierung ($2 * 15$ Zeilen $=30$) \ZE
+d\_spalte & in & 7 & std\_logic\_vector & Display & Spaltenadressierung (71 Ziechen inklusive \textbackslash 0) \ZE
+d\_get & in & 1 & std\_logic & Display & Signalisiert Speicheranforderung \ZE
+d\_done & out & 1 & std\_logic & Display & Signalisiert dass Daten anliegen \ZE
+d\_char & out & 8 & character & Display & enth\"alt angeforderne Daten \ZE
+
+p\_rw & in & 1 & std\_logic & Parser & 0 = read (Expression), 1 = write (Ergebnis) \ZE
+p\_spalte & in & 7 & std\_logic\_vector & Parser & Spaltenadressierung (71 Ziechen inklusive \textbackslash 0) \ZE
+p\_rget & in & 1 & std\_logic & Parser & Signalisiert Leseanforderung \ZE
+p\_rdone & out & 1 & std\_logic & Parser & Signalisiert dass Daten anliegen \ZE
+p\_read & in & 8 & character & Parser & enth\"alt angeforderne Daten \ZE
+
+p\_wdo & in & 1 & std\_logic & Parser & Signalisiert Schreibanforderung \ZE
+p\_wdone & out & 1 & std\_logic & Parser & Signalisiert dass Daten anliegen \ZE
+p\_write & out & 8 & character & Parser & enth\"alt zu schreibende Daten \ZE
+
+p\_finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
+\TEND
 
 \paragraph{Parser}
-
-TODO
-
 %Wertet die Eingabezeile der History aus und liefert als Antwort entweder einen Fehler zurück oder gibt die einzelnen Berechnungen von je zwei Zahlen an die ALU weiter, die vom History Modul ausgelesenen zusammenhängenden Dezimalstellen werden mit dem Bin/Dez-Converter Modul in Binärzahlen umgerechnet, das Berechnungs-Endergebnis wird wieder in mit dem Converter Modul in einzelne Charakter umgerechnet und in der History gespeichert
+\THEAD
+h\_rw & in & 1 & std\_logic & History & 0 = read (Expression), 1 = write (Ergebnis) \ZE
+h\_spalte & in & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Ziechen inklusive \textbackslash 0) \ZE
+h\_rget & in & 1 & std\_logic & History & Signalisiert Leseanforderung \ZE
+h\_rdone & out & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
+h\_read & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
+
+h\_wdo & in & 1 & std\_logic & History & Signalisiert Schreibanforderung \ZE
+h\_wdone & out & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
+h\_write & out & 8 & character & History & enth\"alt zu schreibende Daten \ZE
+
+h\_finished & in & 1 & std\_logic & History & Auswertung fertig \ZE
+
+opcode & out & 3 & enum OPS & ALU & die auszuf\"uhrende Art der Berechnung \ZE
+op1 & out & 32 & SIGNED(32-1 downto 0) & ALU & erste Operand \ZE
+op2 & inout & 32 & SIGNED(32-1 downto 0) & ALU & zweite Operand und gleichzeitig der Zieloperand \ZE
+do\_calc & out & 1 & std\_logic & ALU & Signalisert Berechnungstart \ZE
+calc\_done & in & 1 & std\_logic & ALU & Berechnung fertig \ZE
+
+do\_it & in & 1 & std\_logic & Scanner & Auswertung beginnen (ENTER) \ZE
+finished & out & 1 & std\_logic & Scanner & Auswertung fertig \ZE
+\TEND
 
-allgemein: sys\_clk (in), sys\_res\_n (in)
-
-zu modul history: 5 bit zeile (2*14+1) (out), 7 bit spalte (71 zeichen - 0 am ende notwendig?) (out), 1 get bit (out), 1 done bit (in), 8 daten bits (in), 8 bit write\_result (in), 1 bit first\_result\_char (out), 1 bit write\_char (out), ? 1 bit finnnnnished\_result (triggert fortschalten des ringpuffer pointers) (out)
-
-an modul bin/dez-converter: 11*8 bit char (vorzeichen + dezimalstellen; ok, das ist ein overkill...) (in/out), 32 bit binärstellen (in/out), 1 bit do\_deztobin (out), 1 bit do\_bintodez (out), 1 bit bintodez\_done (in), 1 bit deztobin\_done (?) (in)
-
-zu modul alu: enum opcode (out), 32 bit operator1 (out), 32 bit operator2 (out/in), 1 bit do\_calc (out), 1 bit calc\_done (in)
-
-zu modul scanner: 1 bit finnnnnished\_result (out) (selbe signal wie an history modul. kann man das
-doppelt nehmen?)
-
-\paragraph{Bin/Dez-Converter}
-
-TODO
-
-%Konvertiert 10 CP850-codierte Dezimalziffern mit Vorzeichen in eine Binärzahl und umgekehrt
-
-allgemein: sys\_clk (in), sys\_res\_n (in)
-
-zum modul parser: 11*8 bit char (vorzeichen + dezimalstellen; ok, das ist ein overkill...) (in/out), 32 bit binärstellen (in/out), 1 bit do\_deztobin (in), 1 bit do\_bintodez (in), 1 bit bintodez\_done (out), 1 bit deztobin\_done (?) (out)
 
 \paragraph{ALU}
-
-TODO
-
 %Führt die tatsächlichen Berechnungen von Addition, Subtraktion, Multiplikation und Division durch
+\THEAD
+opcode & in & 3 & enum OPS & Parser & die auszuf\"uhrende Art der Berechnung \ZE
+op1 & in & 32 & SIGNED(32-1 downto 0) & Parser & erste Operand \ZE
+op2 & inout & 32 & SIGNED(32-1 downto 0) & Parser & zweite Operand und gleichzeitig der Zieloperand \ZE
+do\_calc & in & 1 & std\_logic & Parser & Signalisert Berechnungstart \ZE
+calc\_done & out & 1 & std\_logic & Parser & Berechnung fertig \ZE
+\TEND
 
-allgemein: sys\_clk (in), sys\_res\_n (in)
-
-zum parser: enum opcode (in), 32 bit operator1 (in), 32 bit operator2 (in/out), 1 bit do\_calc (in), 1 bit calc\_done (out)
 
 \paragraph{Display}
-
 TODO
-
 %Liest einzelne Zeichen aus der History aus und leitet diese an das VGA Modul weiter, um sie in der entsprechenden Zeile anzeigen zu lassen
 
 allgemein: sys\_clk (in), sys\_res\_n (in)
@@ -395,12 +414,12 @@ abgeschlossen wird.
 
 \item \textbf{done}: In diesem Zustand wird das Ergebnis das sich je nach \emph{opp} in
 \emph{strich} oder \emph{punkt}  befindet als String in den Ergebnisbuffer des History Modules
-geschrieben und danach wird \emph{finnnnnished\_result} f\"ur einen Zyklus auf high gesetzt.
+geschrieben und danach wird \emph{finished} f\"ur einen Zyklus auf high gesetzt.
 
 \item \textbf{error}: Zwecks \"Ubersichtlichkeit wurden die Transitionen zu diesem Zustand
 vernachl\"assigt. Dieser Zustand wird erreicht sobald ein Grammatikfehler oder ein Fehler der ALU
 auftritt. Es wird der String ``Error'' in den Ergebnisbuffer geschrieben und
-\emph{finnnnnished\_result} wird f\"ur einen Zyklus auf high gesetzt.
+\emph{finished} wird f\"ur einen Zyklus auf high gesetzt.
 \end{itemize}