todo
[hwmod.git] / spec / TODO
1 Requirement Specification
2         done?
3
4 High Level Design Description
5         zu komplexe ModulBeschreibung? sonst done.
6
7 Externe Interfaces
8         Physikalische Interfaces (Pins? nochmal VSYNC & HSYNC erklären? jedenfalls: vga, ps/2, board-buttons, rs232-sub/d, clock, reset)
9         sind Logische Interfaces auch Externe Interfaces?
10         schöne Tabellen für die Logischen Modul-Interfaces + Description der Ports (oder ist das mehr Behaviour?)
11         Logische Modul-Interfaces finalisieren
12                 fehlende Fehler-Signalisierung von ALU, Converter und u.U. Parser; Signalisierung von 'Enter' von Scanner zu History; History Ports; Converter sequentiell vs. parallel (wie jetzt)
13         Bonusarbeit: grafische Repräsentation der Modul-Interfaces
14                 low priority, eher für finale Spezifikation (es wird sich sicher auch viel ändern)
15         Verhalten der Interfaces
16                 abstrakt oder auf unsere Modul-Interfaces bezogen? die Beispiele von den Folien sehen eher abstrakt aus. die Verhaltensweisen der Modul-Interfaces sind wahrscheinlich besser in der Detailed Design Description aufgehoben (Event Sequence Diagrams).
17
18 Testfälle für alle Requirements
19         um zb. die History zu füllen sind 50+ Eingaben zu tätigen, kann mit anderen Testfällen kombiniert werden
20
21 Detaillierte Design Description
22         wie detailliert sollen innere Strukturen beschrieben werden?
23         Event Sequence Diagrams und/oder (?) FSMs
24                 was nehmen wir für die Event Sequence Diagrams her? Dia (hätt nicht gesehen dass es das könnte)? Visual Paradigm (nur Windows glaub ich)?