eric patch
[coreboot.git] / src / mainboard / tyan / s4882 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses IRQ_SLOT_COUNT
7 uses HAVE_OPTION_TABLE
8 uses CONFIG_MAX_CPUS
9 uses CONFIG_MAX_PHYSICAL_CPUS
10 uses CONFIG_LOGICAL_CPUS
11 uses CONFIG_IOAPIC
12 uses CONFIG_SMP
13 uses FALLBACK_SIZE
14 uses ROM_SIZE
15 uses ROM_SECTION_SIZE
16 uses ROM_IMAGE_SIZE
17 uses ROM_SECTION_SIZE
18 uses ROM_SECTION_OFFSET
19 uses CONFIG_ROM_STREAM
20 uses CONFIG_ROM_STREAM_START
21 uses PAYLOAD_SIZE
22 uses _ROMBASE
23 uses XIP_ROM_SIZE
24 uses XIP_ROM_BASE
25 uses STACK_SIZE
26 uses HEAP_SIZE
27 uses USE_OPTION_TABLE
28 uses LB_CKS_RANGE_START
29 uses LB_CKS_RANGE_END
30 uses LB_CKS_LOC
31 uses MAINBOARD
32 uses MAINBOARD_PART_NUMBER
33 uses MAINBOARD_VENDOR
34 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
35 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
36 uses LINUXBIOS_EXTRA_VERSION
37 uses _RAMBASE
38 uses TTYS0_BAUD
39 uses TTYS0_BASE
40 uses TTYS0_LCS
41 uses DEFAULT_CONSOLE_LOGLEVEL
42 uses MAXIMUM_CONSOLE_LOGLEVEL
43 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
44 uses CONFIG_CONSOLE_SERIAL8250
45 uses HAVE_INIT_TIMER
46 uses CONFIG_GDB_STUB
47 uses CONFIG_GDB_STUB
48 uses CROSS_COMPILE
49 uses CC
50 uses HOSTCC
51 uses OBJCOPY
52 uses CONFIG_CHIP_NAME
53 uses CONFIG_CONSOLE_VGA
54 uses CONFIG_PCI_ROM_RUN
55 uses K8_E0_MEM_HOLE_SIZEK
56
57 uses USE_DCACHE_RAM
58 uses DCACHE_RAM_BASE
59 uses DCACHE_RAM_SIZE
60 uses CONFIG_USE_INIT
61
62 ###
63 ### Build options
64 ###
65
66 ##
67 ## ROM_SIZE is the size of boot ROM that this board will use.
68 ##
69 default ROM_SIZE=524288
70
71 ##
72 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
73 ##
74 default FALLBACK_SIZE=131072
75
76 ##
77 ## Build code for the fallback boot
78 ##
79 default HAVE_FALLBACK_BOOT=1
80
81 ##
82 ## Build code to reset the motherboard from linuxBIOS
83 ##
84 default HAVE_HARD_RESET=1
85
86 ##
87 ## Build code to export a programmable irq routing table
88 ##
89 default HAVE_PIRQ_TABLE=1
90 default IRQ_SLOT_COUNT=22
91
92 ##
93 ## Build code to export an x86 MP table
94 ## Useful for specifying IRQ routing values
95 ##
96 default HAVE_MP_TABLE=1
97
98 ##
99 ## Build code to export a CMOS option table
100 ##
101 default HAVE_OPTION_TABLE=1
102
103 ##
104 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
105 ##
106 default LB_CKS_RANGE_START=49
107 default LB_CKS_RANGE_END=122
108 default LB_CKS_LOC=123
109
110 ##
111 ## Build code for SMP support
112 ## Only worry about 2 micro processors
113 ##
114 default CONFIG_SMP=1
115 default CONFIG_MAX_CPUS=8
116 default CONFIG_MAX_PHYSICAL_CPUS=4
117 default CONFIG_LOGICAL_CPUS=1
118
119 #CHIP_NAME ?
120 default CONFIG_CHIP_NAME=1
121
122 #1G memory hole
123 default K8_E0_MEM_HOLE_SIZEK=0x100000
124
125 #VGA Console
126 default CONFIG_CONSOLE_VGA=1
127 default CONFIG_PCI_ROM_RUN=1
128
129
130 ##
131 ## enable CACHE_AS_RAM specifics
132 ##
133 default USE_DCACHE_RAM=1
134 default DCACHE_RAM_BASE=0xcf000
135 default DCACHE_RAM_SIZE=0x1000
136 default CONFIG_USE_INIT=1
137
138 ##
139 ## Build code to setup a generic IOAPIC
140 ##
141 default CONFIG_IOAPIC=1
142
143 ##
144 ## Clean up the motherboard id strings
145 ##
146 default MAINBOARD_VENDOR="Tyan"
147 default MAINBOARD_PART_NUMBER="s4882"
148 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
149 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x4882
150
151 ###
152 ### LinuxBIOS layout values
153 ###
154
155 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
156 default ROM_IMAGE_SIZE = 65536
157
158 ##
159 ## Use a small 8K stack
160 ##
161 default STACK_SIZE=0x2000
162
163 ##
164 ## Use a small 16K heap
165 ##
166 default HEAP_SIZE=0x4000
167
168 ##
169 ## Only use the option table in a normal image
170 ##
171 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
172
173 ##
174 ## LinuxBIOS C code runs at this location in RAM
175 ##
176 default _RAMBASE=0x00004000
177
178 ##
179 ## Load the payload from the ROM
180 ##
181 default CONFIG_ROM_STREAM = 1
182
183 ###
184 ### Defaults of options that you may want to override in the target config file
185 ### 
186
187 ##
188 ## The default compiler
189 ##
190 default CC="$(CROSS_COMPILE)gcc -m32"
191 default HOSTCC="gcc"
192
193 ##
194 ## Disable the gdb stub by default
195 ## 
196 default CONFIG_GDB_STUB=0
197
198 ##
199 ## The Serial Console
200 ##
201
202 # To Enable the Serial Console
203 default CONFIG_CONSOLE_SERIAL8250=1
204
205 ## Select the serial console baud rate
206 default TTYS0_BAUD=115200
207 #default TTYS0_BAUD=57600
208 #default TTYS0_BAUD=38400
209 #default TTYS0_BAUD=19200
210 #default TTYS0_BAUD=9600
211 #default TTYS0_BAUD=4800
212 #default TTYS0_BAUD=2400
213 #default TTYS0_BAUD=1200
214
215 # Select the serial console base port
216 default TTYS0_BASE=0x3f8
217
218 # Select the serial protocol
219 # This defaults to 8 data bits, 1 stop bit, and no parity
220 default TTYS0_LCS=0x3
221
222 ##
223 ### Select the linuxBIOS loglevel
224 ##
225 ## EMERG      1   system is unusable               
226 ## ALERT      2   action must be taken immediately 
227 ## CRIT       3   critical conditions              
228 ## ERR        4   error conditions                 
229 ## WARNING    5   warning conditions               
230 ## NOTICE     6   normal but significant condition 
231 ## INFO       7   informational                    
232 ## DEBUG      8   debug-level messages             
233 ## SPEW       9   Way too many details             
234
235 ## Request this level of debugging output
236 default  DEFAULT_CONSOLE_LOGLEVEL=8
237 ## At a maximum only compile in this level of debugging
238 default  MAXIMUM_CONSOLE_LOGLEVEL=8
239
240 ##
241 ## Select power on after power fail setting
242 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
243
244 ### End Options.lb
245 end