This patch unifies the use of config options in v2 to all start with CONFIG_
[coreboot.git] / src / mainboard / tyan / s2885 / Options.lb
1 uses CONFIG_HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses CONFIG_HAVE_PIRQ_TABLE
4 uses CONFIG_USE_FALLBACK_IMAGE
5 uses CONFIG_HAVE_FALLBACK_BOOT
6 uses CONFIG_HAVE_HARD_RESET
7 uses CONFIG_IRQ_SLOT_COUNT
8 uses CONFIG_HAVE_OPTION_TABLE
9 uses CONFIG_MAX_CPUS
10 uses CONFIG_MAX_PHYSICAL_CPUS
11 uses CONFIG_LOGICAL_CPUS
12 uses CONFIG_IOAPIC
13 uses CONFIG_SMP
14 uses CONFIG_FALLBACK_SIZE
15 uses CONFIG_ROM_SIZE
16 uses CONFIG_ROM_SECTION_SIZE
17 uses CONFIG_ROM_IMAGE_SIZE
18 uses CONFIG_ROM_SECTION_SIZE
19 uses CONFIG_ROM_SECTION_OFFSET
20 uses CONFIG_ROM_PAYLOAD
21 uses CONFIG_ROM_PAYLOAD_START
22 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
23 uses CONFIG_PRECOMPRESSED_PAYLOAD
24 uses CONFIG_PAYLOAD_SIZE
25 uses CONFIG_ROMBASE
26 uses CONFIG_XIP_ROM_SIZE
27 uses CONFIG_XIP_ROM_BASE
28 uses CONFIG_STACK_SIZE
29 uses CONFIG_HEAP_SIZE
30 uses CONFIG_USE_OPTION_TABLE
31 uses CONFIG_LB_CKS_RANGE_START
32 uses CONFIG_LB_CKS_RANGE_END
33 uses CONFIG_LB_CKS_LOC
34 uses CONFIG_MAINBOARD_PART_NUMBER
35 uses CONFIG_MAINBOARD_VENDOR
36 uses CONFIG_MAINBOARD
37 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
38 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
39 uses COREBOOT_EXTRA_VERSION
40 uses CONFIG_RAMBASE
41 uses CONFIG_TTYS0_BAUD
42 uses CONFIG_TTYS0_BASE
43 uses CONFIG_TTYS0_LCS
44 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
45 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
46 uses CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL
47 uses CONFIG_CONSOLE_SERIAL8250
48 uses CONFIG_HAVE_INIT_TIMER
49 uses CONFIG_GDB_STUB
50 uses CONFIG_GDB_STUB
51 uses CONFIG_CROSS_COMPILE
52 uses CC
53 uses CONFIG_HOSTCC
54 uses CONFIG_OBJCOPY
55 uses CONFIG_CONSOLE_VGA
56 uses CONFIG_PCI_ROM_RUN
57 uses CONFIG_HW_MEM_HOLE_SIZEK
58
59 uses CONFIG_USE_DCACHE_RAM
60 uses CONFIG_DCACHE_RAM_BASE
61 uses CONFIG_DCACHE_RAM_SIZE
62 uses CONFIG_USE_INIT
63 uses CONFIG_USE_PRINTK_IN_CAR
64
65 uses CONFIG_ENABLE_APIC_EXT_ID
66 uses CONFIG_APIC_ID_OFFSET
67 uses CONFIG_LIFT_BSP_APIC_ID
68
69 uses CONFIG_HT_CHAIN_UNITID_BASE
70 uses CONFIG_HT_CHAIN_END_UNITID_BASE
71 uses CONFIG_SB_HT_CHAIN_ON_BUS0
72 uses CONFIG_SB_HT_CHAIN_UNITID_OFFSET_ONLY
73
74 uses CONFIG_LB_MEM_TOPK
75
76 ###
77 ### Build options
78 ###
79
80 ##
81 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
82 ##
83 default CONFIG_ROM_SIZE=524288
84
85 ##
86 ## CONFIG_FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
87 ##
88 #default CONFIG_FALLBACK_SIZE=131072
89 #256K
90 default CONFIG_FALLBACK_SIZE=0x40000
91
92 ##
93 ## Build code for the fallback boot
94 ##
95 default CONFIG_HAVE_FALLBACK_BOOT=1
96
97 ##
98 ## Build code to reset the motherboard from coreboot
99 ##
100 default CONFIG_HAVE_HARD_RESET=1
101
102 ##
103 ## Build code to export a programmable irq routing table
104 ##
105 default CONFIG_HAVE_PIRQ_TABLE=1
106 default CONFIG_IRQ_SLOT_COUNT=11
107
108 ##
109 ## Build code to export an x86 MP table
110 ## Useful for specifying IRQ routing values
111 ##
112 default CONFIG_HAVE_MP_TABLE=1
113
114 ##
115 ## Build code to export a CMOS option table
116 ##
117 default CONFIG_HAVE_OPTION_TABLE=1
118
119 ##
120 ## Move the default coreboot cmos range off of AMD RTC registers
121 ##
122 default CONFIG_LB_CKS_RANGE_START=49
123 default CONFIG_LB_CKS_RANGE_END=122
124 default CONFIG_LB_CKS_LOC=123
125
126 ##
127 ## Build code for SMP support
128 ## Only worry about 2 micro processors
129 ##
130 default CONFIG_SMP=1
131 default CONFIG_MAX_CPUS=4
132 default CONFIG_MAX_PHYSICAL_CPUS=2
133 default CONFIG_LOGICAL_CPUS=1
134
135 ##HT Unit ID offset, default is 1, the typical one
136 default CONFIG_HT_CHAIN_UNITID_BASE=0x0a
137
138 ##real SB Unit ID, default is 0x20, mean dont touch it at last
139 default CONFIG_HT_CHAIN_END_UNITID_BASE=0x06
140
141 #make the SB HT chain on bus 0, default is not (0)
142 default CONFIG_SB_HT_CHAIN_ON_BUS0=2
143
144 ##only offset for SB chain?, default is yes(1)
145 #default CONFIG_SB_HT_CHAIN_UNITID_OFFSET_ONLY=0
146
147 #1G memory hole
148 default CONFIG_HW_MEM_HOLE_SIZEK=0x100000
149
150 #VGA Console
151 default CONFIG_CONSOLE_VGA=1
152 default CONFIG_PCI_ROM_RUN=1
153
154
155 ##
156 ## enable CACHE_AS_RAM specifics
157 ##
158 default CONFIG_USE_DCACHE_RAM=1
159 default CONFIG_DCACHE_RAM_BASE=0xcf000
160 default CONFIG_DCACHE_RAM_SIZE=0x1000
161 default CONFIG_USE_INIT=0
162
163 default CONFIG_ENABLE_APIC_EXT_ID=1
164 default CONFIG_APIC_ID_OFFSET=0x10
165 default CONFIG_LIFT_BSP_APIC_ID=0
166
167 ##
168 ## Build code to setup a generic IOAPIC
169 ##
170 default CONFIG_IOAPIC=1
171
172 ##
173 ## Clean up the motherboard id strings
174 ##
175 default CONFIG_MAINBOARD_PART_NUMBER="s2885"
176 default CONFIG_MAINBOARD_VENDOR="Tyan"
177 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
178 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2885
179
180 ###
181 ### coreboot layout values
182 ###
183
184 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
185 default CONFIG_ROM_IMAGE_SIZE = 65536
186
187 ##
188 ## Use a small 8K stack
189 ##
190 default CONFIG_STACK_SIZE=0x2000
191
192 ##
193 ## Use a small 16K heap
194 ##
195 default CONFIG_HEAP_SIZE=0x4000
196
197 ##
198 ## Only use the option table in a normal image
199 ##
200 default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
201
202 ##
203 ## Coreboot C code runs at this location in RAM
204 ##
205 default CONFIG_RAMBASE=0x00004000
206
207 ##
208 ## Load the payload from the ROM
209 ##
210 default CONFIG_ROM_PAYLOAD = 1
211
212 ###
213 ### Defaults of options that you may want to override in the target config file
214 ### 
215
216 ##
217 ## The default compiler
218 ##
219 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
220 default CONFIG_HOSTCC="gcc"
221
222 ##
223 ## Disable the gdb stub by default
224 ## 
225 default CONFIG_GDB_STUB=0
226
227 default CONFIG_USE_PRINTK_IN_CAR=1
228
229 ##
230 ## The Serial Console
231 ##
232
233 # To Enable the Serial Console
234 default CONFIG_CONSOLE_SERIAL8250=1
235
236 ## Select the serial console baud rate
237 default CONFIG_TTYS0_BAUD=115200
238 #default CONFIG_TTYS0_BAUD=57600
239 #default CONFIG_TTYS0_BAUD=38400
240 #default CONFIG_TTYS0_BAUD=19200
241 #default CONFIG_TTYS0_BAUD=9600
242 #default CONFIG_TTYS0_BAUD=4800
243 #default CONFIG_TTYS0_BAUD=2400
244 #default CONFIG_TTYS0_BAUD=1200
245
246 # Select the serial console base port
247 default CONFIG_TTYS0_BASE=0x3f8
248
249 # Select the serial protocol
250 # This defaults to 8 data bits, 1 stop bit, and no parity
251 default CONFIG_TTYS0_LCS=0x3
252
253 ##
254 ### Select the coreboot loglevel
255 ##
256 ## EMERG      1   system is unusable               
257 ## ALERT      2   action must be taken immediately 
258 ## CRIT       3   critical conditions              
259 ## ERR        4   error conditions                 
260 ## WARNING    5   warning conditions               
261 ## NOTICE     6   normal but significant condition 
262 ## INFO       7   informational                    
263 ## CONFIG_DEBUG      8   debug-level messages             
264 ## SPEW       9   Way too many details             
265
266 ## Request this level of debugging output
267 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
268 ## At a maximum only compile in this level of debugging
269 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
270
271 ##
272 ## Select power on after power fail setting
273 default CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
274
275 ### End Options.lb
276 #
277 # CBFS
278 #
279 #
280 default CONFIG_CBFS=0
281 end