MCP55: Add TINY_BOOTBLOCK support.
[coreboot.git] / src / mainboard / nvidia / l1_2pvv / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #if CONFIG_K8_REV_F_SUPPORT == 1
23 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
24 #endif
25
26 #include <stdint.h>
27 #include <string.h>
28 #include <device/pci_def.h>
29 #include <device/pci_ids.h>
30 #include <arch/io.h>
31 #include <device/pnp_def.h>
32 #include <arch/romcc_io.h>
33 #include <cpu/x86/lapic.h>
34 #include <pc80/mc146818rtc.h>
35 #include <console/console.h>
36 #include <usbdebug.h>
37 #include <lib.h>
38 #include <spd.h>
39 #include <cpu/amd/model_fxx_rev.h>
40 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
41 #include "northbridge/amd/amdk8/raminit.h"
42 #include "cpu/amd/model_fxx/apic_timer.c"
43 #include "lib/delay.c"
44 #include "cpu/x86/lapic/boot_cpu.c"
45 #include "northbridge/amd/amdk8/reset_test.c"
46 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
47 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
48 #include "cpu/x86/bist.h"
49 #include "northbridge/amd/amdk8/debug.c"
50 #include "cpu/x86/mtrr/earlymtrr.c"
51 #include "northbridge/amd/amdk8/setup_resource_map.c"
52 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
53
54 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
55
56 static void memreset(int controllers, const struct mem_controller *ctrl) { }
57 static void activate_spd_rom(const struct mem_controller *ctrl) { }
58
59 static inline int spd_read_byte(unsigned device, unsigned address)
60 {
61         return smbus_read_byte(device, address);
62 }
63
64 #include "northbridge/amd/amdk8/amdk8_f.h"
65 #include "northbridge/amd/amdk8/incoherent_ht.c"
66 #include "northbridge/amd/amdk8/coherent_ht.c"
67 #include "northbridge/amd/amdk8/raminit_f.c"
68 #include "lib/generic_sdram.c"
69 #include "resourcemap.c"
70 #include "cpu/amd/dualcore/dualcore.c"
71
72 #define MCP55_MB_SETUP \
73         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
74         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
75         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
76         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
77         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
78         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
79
80 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
81 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
82 #include "cpu/amd/car/post_cache_as_ram.c"
83 #include "cpu/amd/model_fxx/init_cpus.c"
84 #include "cpu/amd/model_fxx/fidvid.c"
85 #include "northbridge/amd/amdk8/early_ht.c"
86
87 static void sio_setup(void)
88 {
89         uint32_t dword;
90         uint8_t byte;
91
92         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
93         byte |= 0x20;
94         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
95
96         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
97         dword |= (1<<0);
98         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
99
100         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
101         dword |= (1<<16);
102         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
103 }
104
105 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
106 {
107         static const uint16_t spd_addr [] = {
108                 // Node 0
109                 DIMM0, DIMM2, 0, 0,
110                 DIMM1, DIMM3, 0, 0,
111                 // Node 1
112                 DIMM4, DIMM6, 0, 0,
113                 DIMM5, DIMM7, 0, 0,
114         };
115
116         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
117                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
118         int needs_reset = 0;
119         unsigned bsp_apicid = 0;
120
121         if (!cpu_init_detectedx && boot_cpu()) {
122                 /* Nothing special needs to be done to find bus 0 */
123                 /* Allow the HT devices to be found */
124                 enumerate_ht_chain();
125                 sio_setup();
126         }
127
128         if (bist == 0)
129                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
130
131         pnp_enter_ext_func_mode(SERIAL_DEV);
132         pnp_write_config(SERIAL_DEV, 0x24, 0);
133         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
134         pnp_exit_ext_func_mode(SERIAL_DEV);
135
136         setup_mb_resource_map();
137
138         uart_init();
139
140         /* Halt if there was a built in self test failure */
141         report_bist_failure(bist);
142
143 #if CONFIG_USBDEBUG
144         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
145         early_usbdebug_init();
146 #endif
147         console_init();
148         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
149
150         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
151
152 #if CONFIG_MEM_TRAIN_SEQ == 1
153         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
154 #endif
155         setup_coherent_ht_domain(); // routing table and start other core0
156
157         wait_all_core0_started();
158 #if CONFIG_LOGICAL_CPUS==1
159         // It is said that we should start core1 after all core0 launched
160         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
161          * So here need to make sure last core0 is started, esp for two way system,
162          * (there may be apic id conflicts in that case)
163          */
164         start_other_cores();
165         wait_all_other_cores_started(bsp_apicid);
166 #endif
167
168         /* it will set up chains and store link pair for optimization later */
169         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
170
171 #if CONFIG_SET_FIDVID
172         {
173                 msr_t msr;
174                 msr=rdmsr(0xc0010042);
175                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
176         }
177         enable_fid_change();
178         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
179         init_fidvid_bsp(bsp_apicid);
180         // show final fid and vid
181         {
182                 msr_t msr;
183                 msr=rdmsr(0xc0010042);
184                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
185         }
186 #endif
187
188         init_timer(); /* Need to use TMICT to synconize FID/VID. */
189
190         needs_reset |= optimize_link_coherent_ht();
191         needs_reset |= optimize_link_incoherent_ht(sysinfo);
192         needs_reset |= mcp55_early_setup_x();
193
194         // fidvid change will issue one LDTSTOP and the HT change will be effective too
195         if (needs_reset) {
196                 print_info("ht reset -\n");
197                 soft_reset();
198         }
199         allow_all_aps_stop(bsp_apicid);
200
201         //It's the time to set ctrl in sysinfo now;
202         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
203
204         enable_smbus();
205
206         /* all ap stopped? */
207
208         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
209
210         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
211 }