MCP55: Add TINY_BOOTBLOCK support.
[coreboot.git] / src / mainboard / msi / ms9652_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33 #include <console/console.h>
34 #include <usbdebug.h>
35 #include <lib.h>
36 #include <spd.h>
37 #include <cpu/amd/model_10xxx_rev.h>
38 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
39 #include "northbridge/amd/amdfam10/raminit.h"
40 #include "northbridge/amd/amdfam10/amdfam10.h"
41 #include "cpu/amd/model_fxx/apic_timer.c"
42 #include "lib/delay.c"
43 #include "cpu/x86/lapic/boot_cpu.c"
44 #include "northbridge/amd/amdfam10/reset_test.c"
45 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
46 #include "cpu/x86/bist.h"
47 #include "northbridge/amd/amdfam10/debug.c"
48 #include "cpu/x86/mtrr/earlymtrr.c"
49 #include "northbridge/amd/amdfam10/setup_resource_map.c"
50 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
51
52 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
53
54 static void activate_spd_rom(const struct mem_controller *ctrl) { }
55
56 static inline int spd_read_byte(unsigned device, unsigned address)
57 {
58         return smbus_read_byte(device, address);
59 }
60
61 #include "northbridge/amd/amdfam10/amdfam10.h"
62 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
63 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
64 #include "resourcemap.c"
65 #include "cpu/amd/quadcore/quadcore.c"
66
67 #define MCP55_MB_SETUP \
68         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
69         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
70         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
71         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
72         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
73         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
74
75 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
76 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
77 #include "cpu/amd/car/post_cache_as_ram.c"
78 #include "cpu/amd/microcode/microcode.c"
79 #include "cpu/amd/model_10xxx/update_microcode.c"
80 #include "cpu/amd/model_10xxx/init_cpus.c"
81 #include "northbridge/amd/amdfam10/early_ht.c"
82
83 static void sio_setup(void)
84 {
85         u32 dword;
86         u8 byte;
87
88         byte = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
89         byte |= 0x20;
90         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
91
92         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
93         dword |= (1<<0);
94         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
95 }
96
97 static const u8 spd_addr[] = {
98         //first node
99         RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0,
100 #if CONFIG_MAX_PHYSICAL_CPUS > 1
101         //second node
102         RC00, DIMM4, DIMM6, 0, 0, DIMM5, DIMM7, 0, 0,
103 #endif
104 };
105
106 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
107 {
108         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
109         u32 bsp_apicid = 0, val, wants_reset;
110         u8 reg;
111         msr_t msr;
112
113         if (!cpu_init_detectedx && boot_cpu()) {
114                 /* Nothing special needs to be done to find bus 0 */
115                 /* Allow the HT devices to be found */
116                 set_bsp_node_CHtExtNodeCfgEn();
117                 enumerate_ht_chain();
118                 sio_setup();
119         }
120
121         post_code(0x30);
122
123         if (bist == 0)
124                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
125
126         post_code(0x32);
127
128         pnp_enter_ext_func_mode(SERIAL_DEV);
129         /* We have 24MHz input. */
130         reg = pnp_read_config(SERIAL_DEV, 0x24);
131         pnp_write_config(SERIAL_DEV, 0x24, (reg & 0xbf));
132         pnp_exit_ext_func_mode(SERIAL_DEV);
133
134         w83627ehg_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
135         uart_init();
136         console_init();
137         printk(BIOS_DEBUG, "\n");
138
139         /* Halt if there was a built in self test failure */
140         report_bist_failure(bist);
141
142 #if CONFIG_USBDEBUG
143         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
144         early_usbdebug_init();
145 #endif
146
147         val = cpuid_eax(1);
148         printk(BIOS_DEBUG, "BSP Family_Model: %08x\n", val);
149         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
150         printk(BIOS_DEBUG, "bsp_apicid = %02x\n", bsp_apicid);
151         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx\n", cpu_init_detectedx);
152
153         /* Setup sysinfo defaults */
154         set_sysinfo_in_ram(0);
155
156         update_microcode(val);
157         post_code(0x33);
158
159         cpuSetAMDMSR();
160         post_code(0x34);
161
162         amd_ht_init(sysinfo);
163         post_code(0x35);
164
165         /* Setup nodes PCI space and start core 0 AP init. */
166         finalize_node_setup(sysinfo);
167         printk(BIOS_DEBUG, "finalize_node_setup done\n");
168
169         /* Setup any mainboard PCI settings etc. */
170         printk(BIOS_DEBUG, "setup_mb_resource_map begin\n");
171         setup_mb_resource_map();
172         printk(BIOS_DEBUG, "setup_mb_resource_map end\n");
173         post_code(0x36);
174
175         /* wait for all the APs core0 started by finalize_node_setup. */
176         /* FIXME: A bunch of cores are going to start output to serial at once.
177          * It would be nice to fixup prink spinlocks for ROM XIP mode.
178          * I think it could be done by putting the spinlock flag in the cache
179          * of the BSP located right after sysinfo.
180          */
181         wait_all_core0_started();
182
183 #if CONFIG_LOGICAL_CPUS==1
184         /* Core0 on each node is configured. Now setup any additional cores. */
185         printk(BIOS_DEBUG, "start_other_cores()\n");
186         start_other_cores();
187         post_code(0x37);
188         printk(BIOS_DEBUG, "wait_all_other_cores_started()\n");
189         wait_all_other_cores_started(bsp_apicid);
190 #endif
191
192         post_code(0x38);
193
194 #if CONFIG_SET_FIDVID
195         msr = rdmsr(0xc0010071);
196         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
197
198         /* FIXME: The sb fid change may survive the warm reset and only
199          * need to be done once.*/
200         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
201
202         post_code(0x39);
203
204         if (!warm_reset_detect(0)) {                    // BSP is node 0
205                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
206         } else {
207                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
208         }
209
210         post_code(0x3A);
211
212         /* show final fid and vid */
213         msr=rdmsr(0xc0010071);
214         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
215 #endif
216         init_timer(); /* Need to use TMICT to synconize FID/VID. */
217
218         wants_reset = mcp55_early_setup_x();
219
220         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
221         if (!warm_reset_detect(0)) {
222                 print_info("...WARM RESET...\n\n\n");
223                 soft_reset();
224                 die("After soft_reset_x - shouldn't see this message!!!\n");
225         }
226
227         if (wants_reset)
228                 printk(BIOS_DEBUG, "mcp55_early_setup_x wanted additional reset!\n");
229
230         post_code(0x3B);
231
232         /* It's the time to set ctrl in sysinfo now; */
233         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
234         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
235         post_code(0x3D);
236
237         printk(BIOS_DEBUG, "enable_smbus()\n");
238         enable_smbus();
239
240         post_code(0x40);
241
242         printk(BIOS_DEBUG, "raminit_amdmct()\n");
243         raminit_amdmct(sysinfo);
244         post_code(0x41);
245
246         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
247         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
248         post_code(0x43);        // Should never see this post code.
249 }