Re-integrate "USE_OPTION_TABLE" code.
[coreboot.git] / src / mainboard / msi / ms7135 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * (Written by Yinghai Lu <yinghailu@amd.com> for AMD)
6  * Copyright (C) 2007 Philipp Degler <pdegler@rumms.uni-mannheim.de>
7  * (Thanks to LSRA University of Mannheim for their support)
8  * Copyright (C) 2008 Jonathan A. Kollasch <jakllsch@kollasch.net>
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
23  */
24
25 #define SERIAL_DEV PNP_DEV(0x4e, W83627HF_SP1)
26
27 /* Used by raminit. */
28 #define QRANK_DIMM_SUPPORT 1
29
30 #if CONFIG_LOGICAL_CPUS == 1
31 #define SET_NB_CFG_54 1
32 #endif
33
34 #include <stdint.h>
35 #include <string.h>
36 #include <device/pci_def.h>
37 #include <arch/io.h>
38 #include <device/pnp_def.h>
39 #include <arch/romcc_io.h>
40 #include <cpu/x86/lapic.h>
41 #include <pc80/mc146818rtc.h>
42 #include "cpu/x86/lapic/boot_cpu.c"
43 #include "northbridge/amd/amdk8/reset_test.c"
44 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
45
46 /* Used by ck804_early_setup(). */
47 #define CK804_USE_NIC 1
48 #define CK804_USE_ACI 1
49
50 #include <cpu/amd/model_fxx_rev.h>
51 #include <console/console.h>
52 #include "lib/ramtest.c"
53 #include "northbridge/amd/amdk8/incoherent_ht.c"
54 #include "southbridge/nvidia/ck804/ck804_early_smbus.c"
55 #include "northbridge/amd/amdk8/raminit.h"
56 #include "cpu/amd/model_fxx/apic_timer.c"
57 #include "lib/delay.c"
58 #include "northbridge/amd/amdk8/debug.c"
59 #include "cpu/x86/mtrr/earlymtrr.c"
60 #include "cpu/x86/bist.h"
61 #include "northbridge/amd/amdk8/setup_resource_map.c"
62 #include "northbridge/amd/amdk8/coherent_ht.c"
63 #include "cpu/amd/dualcore/dualcore.c"
64
65 static void memreset_setup(void)
66 {
67         /* FIXME: Nothing to do? */
68 }
69
70 static void memreset(int controllers, const struct mem_controller *ctrl)
71 {
72         /* FIXME: Nothing to do? */
73 }
74
75 static inline void activate_spd_rom(const struct mem_controller *ctrl)
76 {
77         /* FIXME: Nothing to do? */
78 }
79
80 static inline int spd_read_byte(unsigned device, unsigned address)
81 {
82         return smbus_read_byte(device, address);
83 }
84
85 #include "northbridge/amd/amdk8/raminit.c"
86 #include "lib/generic_sdram.c"
87 #include "southbridge/nvidia/ck804/ck804_early_setup_ss.h"
88 #include "southbridge/nvidia/ck804/ck804_early_setup_car.c"
89
90 #include "cpu/amd/car/post_cache_as_ram.c"
91 #include "cpu/amd/model_fxx/init_cpus.c"
92
93 #include "southbridge/nvidia/ck804/ck804_enable_rom.c"
94 #include "northbridge/amd/amdk8/early_ht.c"
95
96 static void sio_setup(void)
97 {
98         uint32_t dword;
99         uint8_t byte;
100
101         /* Subject decoding */
102         byte = pci_read_config8(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0x7b);
103         byte |= 0x20;
104         pci_write_config8(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0x7b, byte);
105
106         /* LPC Positive Decode 0 */
107         dword = pci_read_config32(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0xa0);
108         /* Serial 0, Serial 1 */
109         dword |= (1 << 0) | (1 << 1);
110         pci_write_config32(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0xa0, dword);
111 }
112
113 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
114 {
115         static const uint16_t spd_addr[] = {
116                 (0xa << 3) | 0, (0xa << 3) | 1, 0, 0,
117                 0, 0, 0, 0,
118                 0, 0, 0, 0,
119                 0, 0, 0, 0,
120         };
121
122         int needs_reset;
123         unsigned bsp_apicid = 0;
124
125         struct mem_controller ctrl[8];
126         unsigned nodes;
127
128         if (!cpu_init_detectedx && boot_cpu()) {
129                 /* Nothing special needs to be done to find bus 0 */
130                 /* Allow the HT devices to be found */
131                 enumerate_ht_chain();
132
133                 sio_setup();
134
135                 /* Setup the ck804 */
136                 ck804_enable_rom();
137         }
138
139         if (bist == 0) {
140                 bsp_apicid = init_cpus(cpu_init_detectedx);
141         }
142
143         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
144         uart_init();
145         console_init();
146
147         /* Halt if there was a built in self test failure */
148         report_bist_failure(bist);
149
150 #if 0
151         dump_pci_device(PCI_DEV(0, 0x18, 0));
152 #endif
153
154         needs_reset = setup_coherent_ht_domain();
155
156         wait_all_core0_started();
157 #if CONFIG_LOGICAL_CPUS==1
158         // It is said that we should start core1 after all core0 launched
159         start_other_cores();
160         wait_all_other_cores_started(bsp_apicid);
161 #endif
162
163         needs_reset |= ht_setup_chains_x();
164
165         needs_reset |= ck804_early_setup_x();
166
167         if (needs_reset) {
168                 print_info("ht reset -\n");
169                 soft_reset();
170         }
171
172         allow_all_aps_stop(bsp_apicid);
173
174         nodes = get_nodes();
175         //It's the time to set ctrl now;
176         fill_mem_ctrl(nodes, ctrl, spd_addr);
177
178         enable_smbus();
179
180 #if 0
181         dump_spd_registers(&ctrl[0]);
182         dump_smbus_registers();
183 #endif
184
185         memreset_setup();
186         sdram_initialize(nodes, ctrl);
187
188 #if 0
189         print_pci_devices();
190         dump_pci_devices();
191 #endif
192
193         post_cache_as_ram();
194 }
195