v2/src romfs->cbfs rename
[coreboot.git] / src / mainboard / eaglelion / 5bcm / Options.lb
1 uses HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses HAVE_PIRQ_TABLE
4 uses USE_FALLBACK_IMAGE
5 uses HAVE_FALLBACK_BOOT
6 uses HAVE_HARD_RESET
7 uses HAVE_OPTION_TABLE
8 uses USE_OPTION_TABLE
9 uses CONFIG_ROM_PAYLOAD
10 uses IRQ_SLOT_COUNT
11 uses MAINBOARD
12 uses MAINBOARD_VENDOR
13 uses MAINBOARD_PART_NUMBER
14 uses COREBOOT_EXTRA_VERSION
15 uses ARCH
16 uses FALLBACK_SIZE
17 uses STACK_SIZE
18 uses HEAP_SIZE
19 uses ROM_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_IMAGE_SIZE
22 uses ROM_SECTION_SIZE
23 uses ROM_SECTION_OFFSET
24 uses CONFIG_ROM_PAYLOAD_START
25 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
26 uses CONFIG_PRECOMPRESSED_PAYLOAD
27 uses PAYLOAD_SIZE
28 uses _ROMBASE
29 uses _RAMBASE
30 uses XIP_ROM_SIZE
31 uses XIP_ROM_BASE
32 uses HAVE_MP_TABLE
33 uses CROSS_COMPILE
34 uses CC
35 uses HOSTCC
36 uses OBJCOPY
37 uses DEFAULT_CONSOLE_LOGLEVEL
38 uses MAXIMUM_CONSOLE_LOGLEVEL
39 uses CONFIG_CONSOLE_SERIAL8250
40 uses TTYS0_BAUD
41 uses TTYS0_BASE
42 uses TTYS0_LCS
43 uses CONFIG_UDELAY_TSC
44 uses CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2
45 uses CONFIG_VIDEO_MB
46 uses PIRQ_ROUTE
47
48 ## ROM_SIZE is the size of boot ROM that this board will use.
49 default ROM_SIZE  = 256*1024
50
51 ###
52 ### Build options
53 ###
54
55 ##
56 ## Build code for the fallback boot
57 ##
58 default HAVE_FALLBACK_BOOT=1
59
60 ##
61 ## no MP table
62 ##
63 default HAVE_MP_TABLE=0
64
65 ##
66 ## Build code to reset the motherboard from coreboot
67 ##
68 default HAVE_HARD_RESET=0
69
70 ## Delay timer options
71 ##
72 default CONFIG_UDELAY_TSC=1
73 default CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2=1
74
75 ##
76 ## Build code to export a programmable irq routing table
77 ##
78 default HAVE_PIRQ_TABLE=1
79 default IRQ_SLOT_COUNT=2
80 default PIRQ_ROUTE=1
81 #object irq_tables.o
82
83 ##
84 ## Build code to export a CMOS option table
85 ##
86 default HAVE_OPTION_TABLE=0
87
88 ###
89 ### coreboot layout values
90 ###
91
92 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
93 default ROM_IMAGE_SIZE = 65536
94 default FALLBACK_SIZE = 131072
95
96 ##
97 ## Use a small 8K stack
98 ##
99 default STACK_SIZE=0x2000
100
101 ##
102 ## Use a small 16K heap
103 ##
104 default HEAP_SIZE=0x4000
105
106 ##
107 ## Only use the option table in a normal image
108 ##
109 #default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
110 default USE_OPTION_TABLE = 0
111
112 default _RAMBASE = 0x00004000
113
114 default CONFIG_ROM_PAYLOAD     = 1
115
116 ##
117 ## The default compiler
118 ##
119 default CROSS_COMPILE=""
120 default CC="$(CROSS_COMPILE)gcc -m32"
121 default HOSTCC="gcc"
122
123 ##
124 ## The Serial Console
125 ##
126
127 # To Enable the Serial Console
128 default CONFIG_CONSOLE_SERIAL8250=1
129
130 ## Select the serial console baud rate
131 default TTYS0_BAUD=115200
132 #default TTYS0_BAUD=57600
133 #default TTYS0_BAUD=38400
134 #default TTYS0_BAUD=19200
135 #default TTYS0_BAUD=9600
136 #default TTYS0_BAUD=4800
137 #default TTYS0_BAUD=2400
138 #default TTYS0_BAUD=1200
139
140 # Select the serial console base port
141 default TTYS0_BASE=0x3f8
142
143 # Select the serial protocol
144 # This defaults to 8 data bits, 1 stop bit, and no parity
145 default TTYS0_LCS=0x3
146
147 ##
148 ### Select the coreboot loglevel
149 ##
150 ## EMERG      1   system is unusable               
151 ## ALERT      2   action must be taken immediately 
152 ## CRIT       3   critical conditions              
153 ## ERR        4   error conditions                 
154 ## WARNING    5   warning conditions               
155 ## NOTICE     6   normal but significant condition 
156 ## INFO       7   informational                    
157 ## DEBUG      8   debug-level messages             
158 ## SPEW       9   Way too many details             
159
160 ## Request this level of debugging output
161 default  DEFAULT_CONSOLE_LOGLEVEL=8
162 ## At a maximum only compile in this level of debugging
163 default  MAXIMUM_CONSOLE_LOGLEVEL=8
164
165 default CONFIG_VIDEO_MB = 0
166
167
168 #
169 # CBFS
170 #
171 #
172 default CONFIG_CBFS=0
173 end