This patch unifies the use of config options in v2 to all start with CONFIG_
[coreboot.git] / src / mainboard / biostar / m6tba / Config.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; either version 2 of the License, or
9 ## (at your option) any later version.
10 ##
11 ## This program is distributed in the hope that it will be useful,
12 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
13 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 ## GNU General Public License for more details.
15 ##
16 ## You should have received a copy of the GNU General Public License
17 ## along with this program; if not, write to the Free Software
18 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19 ##
20
21 ## CONFIG_XIP_ROM_SIZE must be a power of 2.
22 default CONFIG_XIP_ROM_SIZE = 64 * 1024
23 include /config/nofailovercalculation.lb
24
25 arch i386 end
26 driver mainboard.o
27 if CONFIG_HAVE_PIRQ_TABLE
28         object irq_tables.o
29 end
30 makerule ./failover.E
31         depends "$(CONFIG_MAINBOARD)/../../../arch/i386/lib/failover.c ../romcc"
32         action "../romcc -E -O2 -mcpu=p2 --label-prefix=failover -I$(TOP)/src -I. $(CPPFLAGS) $(CONFIG_MAINBOARD)/../../../arch/i386/lib/failover.c -o $@"
33 end
34 makerule ./failover.inc
35         depends "$(CONFIG_MAINBOARD)/../../../arch/i386/lib/failover.c ../romcc"
36         action "../romcc -O2 -mcpu=p2 --label-prefix=failover -I$(TOP)/src -I. $(CPPFLAGS) $(CONFIG_MAINBOARD)/../../../arch/i386/lib/failover.c -o $@"
37 end
38 makerule ./auto.E
39         # depends       "$(CONFIG_MAINBOARD)/auto.c option_table.h ../romcc"
40         depends "$(CONFIG_MAINBOARD)/auto.c ../romcc"
41         action  "../romcc -E -O2 -mcpu=p2 -I$(TOP)/src -I. $(CPPFLAGS) $(CONFIG_MAINBOARD)/auto.c -o $@"
42 end
43 makerule ./auto.inc
44         # depends "$(CONFIG_MAINBOARD)/auto.c option_table.h ../romcc"
45         depends "$(CONFIG_MAINBOARD)/auto.c ../romcc"
46         action  "../romcc -O2 -mcpu=p2 -I$(TOP)/src -I. $(CPPFLAGS) $(CONFIG_MAINBOARD)/auto.c -o $@"
47 end
48 mainboardinit cpu/x86/16bit/entry16.inc
49 mainboardinit cpu/x86/32bit/entry32.inc
50 ldscript /cpu/x86/16bit/entry16.lds
51 ldscript /cpu/x86/32bit/entry32.lds
52 if CONFIG_USE_FALLBACK_IMAGE
53         mainboardinit cpu/x86/16bit/reset16.inc
54         ldscript /cpu/x86/16bit/reset16.lds
55 else
56         mainboardinit cpu/x86/32bit/reset32.inc
57         ldscript /cpu/x86/32bit/reset32.lds
58 end
59 mainboardinit arch/i386/lib/cpu_reset.inc
60 mainboardinit arch/i386/lib/id.inc
61 ldscript /arch/i386/lib/id.lds
62 if CONFIG_USE_FALLBACK_IMAGE
63         ldscript /arch/i386/lib/failover.lds
64         mainboardinit ./failover.inc
65 end
66 mainboardinit cpu/x86/fpu/enable_fpu.inc
67 mainboardinit cpu/x86/mmx/enable_mmx.inc
68 mainboardinit ./auto.inc
69 mainboardinit cpu/x86/mmx/disable_mmx.inc
70
71 dir /pc80
72 config chip.h
73
74 chip northbridge/intel/i440bx           # Northbridge
75   device apic_cluster 0 on              # APIC cluster
76     chip cpu/intel/slot_2               # CPU (FIXME: It's slot 1, actually)
77       device apic 0 on end              # APIC
78     end
79   end
80   device pci_domain 0 on                # PCI domain
81     device pci 0.0 on end               # Host bridge
82     device pci 1.0 on end               # PCI/AGP bridge
83     chip southbridge/intel/i82371eb     # Southbridge
84       device pci 7.0 on                 # ISA bridge
85         chip superio/smsc/smscsuperio   # Super I/O
86           device pnp 3f0.0 on           # Floppy
87             io 0x60 = 0x3f0
88             irq 0x70 = 6
89             drq 0x74 = 2
90           end
91           device pnp 3f0.3 on           # Parallel port
92             io 0x60 = 0x378
93             irq 0x70 = 7
94           end
95           device pnp 3f0.4 on           # COM1
96             io 0x60 = 0x3f8
97             irq 0x70 = 4
98           end
99           device pnp 3f0.5 on           # COM2 / IR
100             io 0x60 = 0x2f8
101             irq 0x70 = 3
102           end
103           device pnp 3f0.7 on           # PS/2 keyboard / mouse
104             io 0x60 = 0x60
105             io 0x62 = 0x64
106             irq 0x70 = 1                # PS/2 keyboard interrupt
107             irq 0x72 = 12               # PS/2 mouse interrupt
108           end
109           device pnp 3f0.8 on           # Aux I/O
110           end
111         end
112       end
113       device pci 7.1 on end             # IDE
114       device pci 7.2 on end             # USB
115       device pci 7.3 on end             # ACPI
116       register "ide0_enable" = "1"
117       register "ide1_enable" = "1"
118       register "ide_legacy_enable" = "1"
119       # Enable UDMA/33 for higher speed if your IDE device(s) support it.
120       register "ide0_drive0_udma33_enable" = "0"
121       register "ide0_drive1_udma33_enable" = "0"
122       register "ide1_drive0_udma33_enable" = "0"
123       register "ide1_drive1_udma33_enable" = "0"
124     end
125   end
126 end