Allow selecting the physical USB Debug Port on AMD SB700.
[coreboot.git] / src / mainboard / amd / tilapia_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 #define RAMINIT_SYSINFO 1
25
26 #define SET_NB_CFG_54 1
27
28 //used by raminit
29 #define QRANK_DIMM_SUPPORT 1
30
31 //used by incoherent_ht
32 #define FAM10_SCAN_PCI_BUS 0
33 #define FAM10_ALLOCATE_IO_RANGE 0
34
35 //used by init_cpus and fidvid
36 #define SET_FIDVID 1
37 #define SET_FIDVID_CORE_RANGE 0
38
39 #include <stdint.h>
40 #include <string.h>
41 #include <device/pci_def.h>
42 #include <device/pci_ids.h>
43 #include <arch/io.h>
44 #include <device/pnp_def.h>
45 #include <arch/romcc_io.h>
46 #include <cpu/x86/lapic.h>
47 #include <console/console.h>
48 #include "lib/ramtest.c"
49 #include <cpu/amd/model_10xxx_rev.h>
50 #include "northbridge/amd/amdfam10/raminit.h"
51 #include "northbridge/amd/amdfam10/amdfam10.h"
52
53 #include "cpu/x86/lapic/boot_cpu.c"
54 #include "northbridge/amd/amdfam10/reset_test.c"
55
56 #include <console/loglevel.h>
57 #include "cpu/x86/bist.h"
58
59 static int smbus_read_byte(u32 device, u32 address);
60
61 #include "superio/ite/it8718f/it8718f_early_serial.c"
62
63 #if CONFIG_USBDEBUG
64 #include "southbridge/amd/sb700/sb700_enable_usbdebug.c"
65 #include "pc80/usbdebug_serial.c"
66 #endif
67
68 #include "cpu/x86/mtrr/earlymtrr.c"
69 #include <cpu/amd/mtrr.h>
70 #include "northbridge/amd/amdfam10/setup_resource_map.c"
71
72 #include "southbridge/amd/rs780/rs780_early_setup.c"
73 #include "southbridge/amd/sb700/sb700_early_setup.c"
74 #include "northbridge/amd/amdfam10/debug.c"
75
76 static void activate_spd_rom(const struct mem_controller *ctrl)
77 {
78 }
79
80 static int spd_read_byte(u32 device, u32 address)
81 {
82         int result;
83         result = smbus_read_byte(device, address);
84         return result;
85 }
86
87 #include "northbridge/amd/amdfam10/amdfam10.h"
88
89 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
90 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
91
92 #include "resourcemap.c"
93 #include "cpu/amd/quadcore/quadcore.c"
94
95 #include "cpu/amd/car/post_cache_as_ram.c"
96 #include "cpu/amd/microcode/microcode.c"
97 #include "cpu/amd/model_10xxx/update_microcode.c"
98 #include "cpu/amd/model_10xxx/init_cpus.c"
99
100 #include "northbridge/amd/amdfam10/early_ht.c"
101 #include "southbridge/amd/sb700/sb700_early_setup.c"
102
103 //#include "spd_addr.h"
104
105 #define RC00  0
106 #define RC01  1
107
108 #define DIMM0 0x50
109 #define DIMM1 0x51
110 #define DIMM2 0x52
111 #define DIMM3 0x53
112
113 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
114 {
115
116         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
117         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
118         u32 bsp_apicid = 0;
119         u32 val;
120         msr_t msr;
121
122         if (!cpu_init_detectedx && boot_cpu()) {
123                 /* Nothing special needs to be done to find bus 0 */
124                 /* Allow the HT devices to be found */
125                 /* mov bsp to bus 0xff when > 8 nodes */
126                 set_bsp_node_CHtExtNodeCfgEn();
127                 enumerate_ht_chain();
128
129                 sb700_pci_port80();
130         }
131
132         post_code(0x30);
133
134         if (bist == 0) {
135                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
136                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
137         }
138
139         post_code(0x32);
140
141         enable_rs780_dev8();
142         sb700_lpc_init();
143
144         it8718f_enable_serial(0, CONFIG_TTYS0_BASE);
145         uart_init();
146
147 #if CONFIG_USBDEBUG
148         sb700_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
149         early_usbdebug_init();
150 #endif
151
152         console_init();
153         printk(BIOS_DEBUG, "\n");
154
155 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
156
157         /* Halt if there was a built in self test failure */
158         report_bist_failure(bist);
159
160         // Load MPB
161         val = cpuid_eax(1);
162         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
163         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
164         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
165         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
166
167         /* Setup sysinfo defaults */
168         set_sysinfo_in_ram(0);
169
170         update_microcode(val);
171         post_code(0x33);
172
173         cpuSetAMDMSR();
174         post_code(0x34);
175
176         amd_ht_init(sysinfo);
177         post_code(0x35);
178
179         /* Setup nodes PCI space and start core 0 AP init. */
180         finalize_node_setup(sysinfo);
181
182         /* Setup any mainboard PCI settings etc. */
183         setup_mb_resource_map();
184         post_code(0x36);
185
186         /* wait for all the APs core0 started by finalize_node_setup. */
187         /* FIXME: A bunch of cores are going to start output to serial at once.
188            It would be nice to fixup prink spinlocks for ROM XIP mode.
189            I think it could be done by putting the spinlock flag in the cache
190            of the BSP located right after sysinfo.
191          */
192         wait_all_core0_started();
193
194  #if CONFIG_LOGICAL_CPUS==1
195         /* Core0 on each node is configured. Now setup any additional cores. */
196         printk(BIOS_DEBUG, "start_other_cores()\n");
197         start_other_cores();
198         post_code(0x37);
199         wait_all_other_cores_started(bsp_apicid);
200  #endif
201
202         post_code(0x38);
203
204         /* run _early_setup before soft-reset. */
205         rs780_early_setup();
206         sb700_early_setup();
207
208  #if SET_FIDVID == 1
209         msr = rdmsr(0xc0010071);
210         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
211
212         /* FIXME: The sb fid change may survive the warm reset and only
213            need to be done once.*/
214         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
215
216         post_code(0x39);
217
218         if (!warm_reset_detect(0)) {                    // BSP is node 0
219                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
220         } else {
221                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
222         }
223
224         post_code(0x3A);
225
226         /* show final fid and vid */
227         msr=rdmsr(0xc0010071);
228         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
229  #endif
230
231         rs780_htinit();
232
233         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
234         if (!warm_reset_detect(0)) {
235                 print_info("...WARM RESET...\n\n\n");
236                 soft_reset();
237                 die("After soft_reset_x - shouldn't see this message!!!\n");
238         }
239
240         post_code(0x3B);
241
242         /* It's the time to set ctrl in sysinfo now; */
243         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
244         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
245
246         post_code(0x40);
247
248 //      die("Die Before MCT init.");
249
250         printk(BIOS_DEBUG, "raminit_amdmct()\n");
251         raminit_amdmct(sysinfo);
252         post_code(0x41);
253
254 /*
255         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
256         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
257         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
258         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
259 */
260
261 //      ram_check(0x00200000, 0x00200000 + (640 * 1024));
262 //      ram_check(0x40200000, 0x40200000 + (640 * 1024));
263
264
265 //      die("After MCT init before CAR disabled.");
266
267         rs780_before_pci_init();
268         sb700_before_pci_init();
269
270         post_code(0x42);
271         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
272         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
273         post_code(0x43);        // Should never see this post code.
274 }