Re-integrate "USE_OPTION_TABLE" code.
[coreboot.git] / src / mainboard / amd / serengeti_cheetah / Kconfig
1 config BOARD_AMD_SERENGETI_CHEETAH
2         bool "Serengeti Cheetah"
3         select ARCH_X86
4         select CPU_AMD_SOCKET_F
5         select NORTHBRIDGE_AMD_AMDK8
6         select NORTHBRIDGE_AMD_AMDK8_ROOT_COMPLEX
7         select SOUTHBRIDGE_AMD_AMD8111
8         select SOUTHBRIDGE_AMD_AMD8131
9         select SUPERIO_WINBOND_W83627HF
10         select BOARD_HAS_FADT
11         select HAVE_BUS_CONFIG
12         select HAVE_OPTION_TABLE
13         select HAVE_PIRQ_TABLE
14         select HAVE_MP_TABLE
15         select USE_PRINTK_IN_CAR
16         select USE_DCACHE_RAM
17         select HAVE_HARD_RESET
18         select LIFT_BSP_APIC_ID
19         #select AP_CODE_IN_CAR
20         select SB_HT_CHAIN_UNITID_OFFSET_ONLY
21         select WAIT_BEFORE_CPUS_INIT
22         select HAVE_ACPI_TABLES
23         select BOARD_ROMSIZE_KB_512
24
25 config MAINBOARD_DIR
26         string
27         default amd/serengeti_cheetah
28         depends on BOARD_AMD_SERENGETI_CHEETAH
29
30 config DCACHE_RAM_BASE
31         hex
32         default 0xc8000
33         depends on BOARD_AMD_SERENGETI_CHEETAH
34
35 config DCACHE_RAM_SIZE
36         hex
37         default 0x08000
38         depends on BOARD_AMD_SERENGETI_CHEETAH
39
40 config DCACHE_RAM_GLOBAL_VAR_SIZE
41         hex
42         default 0x01000
43         depends on BOARD_AMD_SERENGETI_CHEETAH
44
45 config APIC_ID_OFFSET
46         hex
47         default 0x8
48         depends on BOARD_AMD_SERENGETI_CHEETAH
49
50 config MAINBOARD_PART_NUMBER
51         string
52         default "Serengeti Cheetah"
53         depends on BOARD_AMD_SERENGETI_CHEETAH
54
55 config HW_MEM_HOLE_SIZEK
56         hex
57         default 0x100000
58         depends on BOARD_AMD_SERENGETI_CHEETAH
59
60 config MAX_CPUS
61         int
62         default 8
63         depends on BOARD_AMD_SERENGETI_CHEETAH
64
65 config MAX_PHYSICAL_CPUS
66         int
67         default 4
68         depends on BOARD_AMD_SERENGETI_CHEETAH
69
70 config HW_MEM_HOLE_SIZE_AUTO_INC
71         bool
72         default n
73         depends on BOARD_AMD_SERENGETI_CHEETAH
74
75 config MEM_TRAIN_SEQ
76         int
77         default 1
78         depends on BOARD_AMD_SERENGETI_CHEETAH
79
80 config SB_HT_CHAIN_ON_BUS0
81         int
82         default 2
83         depends on BOARD_AMD_SERENGETI_CHEETAH
84
85 config HT_CHAIN_END_UNITID_BASE
86         hex
87         default 0x6
88         depends on BOARD_AMD_SERENGETI_CHEETAH
89
90 config HT_CHAIN_UNITID_BASE
91         hex
92         default 0xa
93         depends on BOARD_AMD_SERENGETI_CHEETAH
94
95 config SERIAL_CPU_INIT
96         bool
97         default n
98         depends on BOARD_AMD_SERENGETI_CHEETAH
99
100 config IRQ_SLOT_COUNT
101         int
102         default 11
103         depends on BOARD_AMD_SERENGETI_CHEETAH
104
105 config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
106         hex
107         default 0x1022
108         depends on BOARD_AMD_SERENGETI_CHEETAH
109
110 config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
111         hex
112         default 0x2b80
113         depends on BOARD_AMD_SERENGETI_CHEETAH
114
115 config ACPI_SSDTX_NUM
116         int
117         default 4
118         depends on BOARD_AMD_SERENGETI_CHEETAH