.
[cbimages.git] / 2012-04-06_13:24.log
1 \r
2 \r
3 coreboot-4.0-2271-g0d4a5be Sat Apr 28 13:18:22 CEST 2012 starting...\r
4 \r
5 BSP Family_Model: 00100fa0 \r
6 *sysinfo range: [000cc000,000cf360]\r
7 bsp_apicid = 00 \r
8 cpu_init_detectedx = 00000000 \r
9 microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
10 microcode: patch id to apply = 0x010000bf\r
11 microcode: updated to patch id = 0x010000bf  success\r
12 \r
13 POST: 0x33\r
14 cpuSetAMDMSR  done\r
15 POST: 0x34\r
16 Enter amd_ht_init()\r
17 Exit amd_ht_init()\r
18 POST: 0x35\r
19 SB900 - Early.c - get_sbdn - Start.\r
20 SB900 - Early.c - get_sbdn - End.\r
21 cpuSetAMDPCI 00 done\r
22 Prep FID/VID Node:00 \r
23 P-state info in MSRC001_0064 is invalid !!!\r
24 P-state info in MSRc0010064 is invalid !!!\r
25   F3x80: e600e681 \r
26   F3x84: 80e641e6 \r
27   F3xD4: c3310f26 \r
28   F3xD8: 03001016 \r
29   F3xDC: 0000611a \r
30 POST: 0x36\r
31 core0 started: \r
32 start_other_cores()\r
33 init node: 00  cores: 05 \r
34 Start other core - nodeid: 00  cores: 05\r
35 POST: 0x37\r
36 started ap apicid: PPPPPOOOOOSSTSSSTTTT::: :: 0   0000xxxxx3333300000\r\r\r\r\r
37
38
39
40
41 * mmmmiimAiiPccccirrc rroooor0co1cccoooocdddodeeede:e::: :    eeeeqqqqeuuuuqiiiuivvivvaavaalalllleeeeennnnttttn   t rrr reereevevvv v    iiiiddddi    d     == == =    00000xxxx1111x00010aaa0a00a00,0,,, ,    ccccuuuucrrrrurrrrreereennenntntttt     ppppaaapatttatcctcchchhh h    iiiiddddi    d=== =  =  00 00x0xxxx000000000000000000000000000000000000000\r\r\r\r0
42
43
44
45 \r
46 startemmmimmdiii\rcccirrcc
47 rrooorocccoooccoddoodeddeeee:::::   ppp  aaappttaatcttcchcchhhh    iii idddi   ddtt  tootto oo    aaaaapppppppplllppllyyy  yy ==  ===     000xxx00000xx11001011000000000000000000bbb0fffbb\r\rff\r
48
49 \r\r
50
51
52 m*mmmmiii iicAccccrrrrPro oooocccc0co2oooodddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
53
54
55
56
57 \r\r\r\r\r
58
59
60
61
62 scccctpcuppppauurSuueSSSSteeeteeAttttdAAA\rMA
63 DMMMMDDDMDMMMSMSRSSSR RRR    * AP      ddd0dd3ooooonnnnneeeee\r\r\r\r\r
64
65
66
67
68 siiiiitannnnniiiiritttttt____e_fdffffiiii\ridd
69 dddvvvvviiiiiddddd_____ssssstttttaaaaagggggeeeee22222     aaaaapppppiiiiiccccciiiiiddddd:::::     0000012543\r\r\r\r\r
70
71
72
73
74 * AP 04started\r
75 * AP 05started\r
76 \r
77 POST: 0x38\r
78 cimx/rd890 early.c nb_Poweron_Init() Start\r
79 cimx/rd890 early.c nb_Poweron_Init() End. return status=0\r
80 \r
81 Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
82 POST: 0x39\r
83 POST: 0x3a\r
84 End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
85 AmdHtInit status: 0\r
86 POST: 0x3b\r
87 fill_mem_ctrl()\r
88 POST: 0x40\r
89 raminit_amdmct()\r
90 raminit_amdmct begin:\r
91 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
92 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
93 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
94 SB900 - Smbus.c - do_smbus_read_byte - End.\r
95 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
96 SB900 - Smbus.c - do_smbus_read_byte - End.\r
97 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
98 SB900 - Smbus.c - do_smbus_read_byte - End.\r
99 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
100 SB900 - Smbus.c - do_smbus_read_byte - End.\r
101 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
102 SB900 - Smbus.c - do_smbus_read_byte - End.\r
103 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
104 SB900 - Smbus.c - do_smbus_read_byte - End.\r
105 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
106 SB900 - Smbus.c - do_smbus_read_byte - End.\r
107 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
108 SB900 - Smbus.c - do_smbus_read_byte - End.\r
109 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
110 SB900 - Smbus.c - do_smbus_read_byte - End.\r
111 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
112 SB900 - Smbus.c - do_smbus_read_byte - End.\r
113 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
114 SB900 - Smbus.c - do_smbus_read_byte - End.\r
115 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
116 SB900 - Smbus.c - do_smbus_read_byte - End.\r
117 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
118 SB900 - Smbus.c - do_smbus_read_byte - End.\r
119 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
120 SB900 - Smbus.c - do_smbus_read_byte - End.\r
121 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
122 SB900 - Smbus.c - do_smbus_read_byte - End.\r
123 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
124 SB900 - Smbus.c - do_smbus_read_byte - End.\r
125 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
126 SB900 - Smbus.c - do_smbus_read_byte - End.\r
127 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
128 SB900 - Smbus.c - do_smbus_read_byte - End.\r
129 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
130 SB900 - Smbus.c - do_smbus_read_byte - End.\r
131 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
132 SB900 - Smbus.c - do_smbus_read_byte - End.\r
133 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
134 SB900 - Smbus.c - do_smbus_read_byte - End.\r
135 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
136 SB900 - Smbus.c - do_smbus_read_byte - End.\r
137 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
138 SB900 - Smbus.c - do_smbus_read_byte - End.\r
139 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
140 SB900 - Smbus.c - do_smbus_read_byte - End.\r
141 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
142 SB900 - Smbus.c - do_smbus_read_byte - End.\r
143 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
144 SB900 - Smbus.c - do_smbus_read_byte - End.\r
145 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
146 SB900 - Smbus.c - do_smbus_read_byte - End.\r
147 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
148 SB900 - Smbus.c - do_smbus_read_byte - End.\r
149 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
150 SB900 - Smbus.c - do_smbus_read_byte - End.\r
151 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
152 SB900 - Smbus.c - do_smbus_read_byte - End.\r
153 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
154 SB900 - Smbus.c - do_smbus_read_byte - End.\r
155 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
156 SB900 - Smbus.c - do_smbus_read_byte - End.\r
157 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
158 SB900 - Smbus.c - do_smbus_read_byte - End.\r
159 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
160 SB900 - Smbus.c - do_smbus_read_byte - End.\r
161 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
162 SB900 - Smbus.c - do_smbus_read_byte - End.\r
163 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
164 SB900 - Smbus.c - do_smbus_read_byte - End.\r
165 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
166 SB900 - Smbus.c - do_smbus_read_byte - End.\r
167 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
168 SB900 - Smbus.c - do_smbus_read_byte - End.\r
169 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
170 SB900 - Smbus.c - do_smbus_read_byte - End.\r
171 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
172 SB900 - Smbus.c - do_smbus_read_byte - End.\r
173 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
174 SB900 - Smbus.c - do_smbus_read_byte - End.\r
175 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
176 SB900 - Smbus.c - do_smbus_read_byte - End.\r
177 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
178 SB900 - Smbus.c - do_smbus_read_byte - End.\r
179 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
180 SB900 - Smbus.c - do_smbus_read_byte - End.\r
181 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
182 SB900 - Smbus.c - do_smbus_read_byte - End.\r
183 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
184 SB900 - Smbus.c - do_smbus_read_byte - End.\r
185 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
186 SB900 - Smbus.c - do_smbus_read_byte - End.\r
187 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
188 SB900 - Smbus.c - do_smbus_read_byte - End.\r
189 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
190 SB900 - Smbus.c - do_smbus_read_byte - End.\r
191 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
192 SB900 - Smbus.c - do_smbus_read_byte - End.\r
193 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
194 SB900 - Smbus.c - do_smbus_read_byte - End.\r
195 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
196 SB900 - Smbus.c - do_smbus_read_byte - End.\r
197 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
198 SB900 - Smbus.c - do_smbus_read_byte - End.\r
199 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
200 SB900 - Smbus.c - do_smbus_read_byte - End.\r
201 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
202 SB900 - Smbus.c - do_smbus_read_byte - End.\r
203 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
204 SB900 - Smbus.c - do_smbus_read_byte - End.\r
205 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
206 SB900 - Smbus.c - do_smbus_read_byte - End.\r
207 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
208 SB900 - Smbus.c - do_smbus_read_byte - End.\r
209 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
210 SB900 - Smbus.c - do_smbus_read_byte - End.\r
211 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
212 SB900 - Smbus.c - do_smbus_read_byte - End.\r
213 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
214 SB900 - Smbus.c - do_smbus_read_byte - End.\r
215 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
216 SB900 - Smbus.c - do_smbus_read_byte - End.\r
217 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
218 SB900 - Smbus.c - do_smbus_read_byte - End.\r
219 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
220 SB900 - Smbus.c - do_smbus_read_byte - End.\r
221 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
222 SB900 - Smbus.c - do_smbus_read_byte - End.\r
223 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
224 SB900 - Smbus.c - do_smbus_read_byte - End.\r
225 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
226 SB900 - Smbus.c - do_smbus_read_byte - End.\r
227 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
228 SB900 - Smbus.c - do_smbus_read_byte - End.\r
229 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
230 SB900 - Smbus.c - do_smbus_read_byte - End.\r
231 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
232 SB900 - Smbus.c - do_smbus_read_byte - End.\r
233 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
234 SB900 - Smbus.c - do_smbus_read_byte - End.\r
235 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
236 SB900 - Smbus.c - do_smbus_read_byte - End.\r
237 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
238 SB900 - Smbus.c - do_smbus_read_byte - End.\r
239 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
240 SB900 - Smbus.c - do_smbus_read_byte - End.\r
241 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
242 SB900 - Smbus.c - do_smbus_read_byte - End.\r
243 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
244 SB900 - Smbus.c - do_smbus_read_byte - End.\r
245 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
246 SB900 - Smbus.c - do_smbus_read_byte - End.\r
247 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
248 SB900 - Smbus.c - do_smbus_read_byte - End.\r
249 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
250 SB900 - Smbus.c - do_smbus_read_byte - End.\r
251 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
252 SB900 - Smbus.c - do_smbus_read_byte - End.\r
253 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
254 SB900 - Smbus.c - do_smbus_read_byte - End.\r
255 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
256 SB900 - Smbus.c - do_smbus_read_byte - End.\r
257 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
258 SB900 - Smbus.c - do_smbus_read_byte - End.\r
259 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
260 SB900 - Smbus.c - do_smbus_read_byte - End.\r
261 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
262 SB900 - Smbus.c - do_smbus_read_byte - End.\r
263 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
264 SB900 - Smbus.c - do_smbus_read_byte - End.\r
265 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
266 SB900 - Smbus.c - do_smbus_read_byte - End.\r
267 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
268 SB900 - Smbus.c - do_smbus_read_byte - End.\r
269 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
270 SB900 - Smbus.c - do_smbus_read_byte - End.\r
271 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
272 SB900 - Smbus.c - do_smbus_read_byte - End.\r
273 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
274 SB900 - Smbus.c - do_smbus_read_byte - End.\r
275 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
276 SB900 - Smbus.c - do_smbus_read_byte - End.\r
277 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
278 SB900 - Smbus.c - do_smbus_read_byte - End.\r
279 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
280 SB900 - Smbus.c - do_smbus_read_byte - End.\r
281 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
282 SB900 - Smbus.c - do_smbus_read_byte - End.\r
283 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
284 SB900 - Smbus.c - do_smbus_read_byte - End.\r
285 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
286 SB900 - Smbus.c - do_smbus_read_byte - End.\r
287 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
288 SB900 - Smbus.c - do_smbus_read_byte - End.\r
289 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
290 SB900 - Smbus.c - do_smbus_read_byte - End.\r
291 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
292 SB900 - Smbus.c - do_smbus_read_byte - End.\r
293 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
294 SB900 - Smbus.c - do_smbus_read_byte - End.\r
295 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
296 SB900 - Smbus.c - do_smbus_read_byte - End.\r
297 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
298 SB900 - Smbus.c - do_smbus_read_byte - End.\r
299 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
300 SB900 - Smbus.c - do_smbus_read_byte - End.\r
301 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
302 SB900 - Smbus.c - do_smbus_read_byte - End.\r
303 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
304 SB900 - Smbus.c - do_smbus_read_byte - End.\r
305 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
306 SB900 - Smbus.c - do_smbus_read_byte - End.\r
307 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
308 SB900 - Smbus.c - do_smbus_read_byte - End.\r
309 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
310 SB900 - Smbus.c - do_smbus_read_byte - End.\r
311 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
312 SB900 - Smbus.c - do_smbus_read_byte - End.\r
313 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
314 SB900 - Smbus.c - do_smbus_read_byte - End.\r
315 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
316 SB900 - Smbus.c - do_smbus_read_byte - End.\r
317 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
318 SB900 - Smbus.c - do_smbus_read_byte - End.\r
319 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
320 SB900 - Smbus.c - do_smbus_read_byte - End.\r
321 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
322 SB900 - Smbus.c - do_smbus_read_byte - End.\r
323 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
324 SB900 - Smbus.c - do_smbus_read_byte - End.\r
325 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
326 SB900 - Smbus.c - do_smbus_read_byte - End.\r
327 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
328 SB900 - Smbus.c - do_smbus_read_byte - End.\r
329 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
330 SB900 - Smbus.c - do_smbus_read_byte - End.\r
331 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
332 SB900 - Smbus.c - do_smbus_read_byte - End.\r
333 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
334 SB900 - Smbus.c - do_smbus_read_byte - End.\r
335 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
336 SB900 - Smbus.c - do_smbus_read_byte - End.\r
337 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
338 SB900 - Smbus.c - do_smbus_read_byte - End.\r
339 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
340 SB900 - Smbus.c - do_smbus_read_byte - End.\r
341 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
342 SB900 - Smbus.c - do_smbus_read_byte - End.\r
343 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
344 SB900 - Smbus.c - do_smbus_read_byte - End.\r
345 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
346 SB900 - Smbus.c - do_smbus_read_byte - End.\r
347 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
348 SB900 - Smbus.c - do_smbus_read_byte - End.\r
349 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
350 SB900 - Smbus.c - do_smbus_read_byte - End.\r
351 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
352 SB900 - Smbus.c - do_smbus_read_byte - End.\r
353 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
354 SB900 - Smbus.c - do_smbus_read_byte - End.\r
355 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
356 SB900 - Smbus.c - do_smbus_read_byte - End.\r
357 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
358 SB900 - Smbus.c - do_smbus_read_byte - End.\r
359 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
360 SB900 - Smbus.c - do_smbus_read_byte - End.\r
361 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
362 SB900 - Smbus.c - do_smbus_read_byte - End.\r
363 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
364 SB900 - Smbus.c - do_smbus_read_byte - End.\r
365 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
366 SB900 - Smbus.c - do_smbus_read_byte - End.\r
367 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
368 SB900 - Smbus.c - do_smbus_read_byte - End.\r
369 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
370 SB900 - Smbus.c - do_smbus_read_byte - End.\r
371 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
372 SB900 - Smbus.c - do_smbus_read_byte - End.\r
373 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
374 SB900 - Smbus.c - do_smbus_read_byte - End.\r
375 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
376 SB900 - Smbus.c - do_smbus_read_byte - End.\r
377 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
378 SB900 - Smbus.c - do_smbus_read_byte - End.\r
379 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
380 SB900 - Smbus.c - do_smbus_read_byte - End.\r
381 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
382 SB900 - Smbus.c - do_smbus_read_byte - End.\r
383 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
384 SB900 - Smbus.c - do_smbus_read_byte - End.\r
385 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
386 SB900 - Smbus.c - do_smbus_read_byte - End.\r
387 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
388 SB900 - Smbus.c - do_smbus_read_byte - End.\r
389 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
390 SB900 - Smbus.c - do_smbus_read_byte - End.\r
391 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
392 SB900 - Smbus.c - do_smbus_read_byte - End.\r
393 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
394 SB900 - Smbus.c - do_smbus_read_byte - End.\r
395 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
396 SB900 - Smbus.c - do_smbus_read_byte - End.\r
397 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
398 SB900 - Smbus.c - do_smbus_read_byte - End.\r
399 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
400 SB900 - Smbus.c - do_smbus_read_byte - End.\r
401 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
402 SB900 - Smbus.c - do_smbus_read_byte - End.\r
403 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
404 SB900 - Smbus.c - do_smbus_read_byte - End.\r
405 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
406 SB900 - Smbus.c - do_smbus_read_byte - End.\r
407 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
408 SB900 - Smbus.c - do_smbus_read_byte - End.\r
409 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
410 SB900 - Smbus.c - do_smbus_read_byte - End.\r
411 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
412 SB900 - Smbus.c - do_smbus_read_byte - End.\r
413 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
414 SB900 - Smbus.c - do_smbus_read_byte - End.\r
415 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
416 SB900 - Smbus.c - do_smbus_read_byte - End.\r
417 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
418 SB900 - Smbus.c - do_smbus_read_byte - End.\r
419 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
420 SB900 - Smbus.c - do_smbus_read_byte - End.\r
421 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
422 SB900 - Smbus.c - do_smbus_read_byte - End.\r
423 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
424 SB900 - Smbus.c - do_smbus_read_byte - End.\r
425 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
426 SB900 - Smbus.c - do_smbus_read_byte - End.\r
427 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
428 SB900 - Smbus.c - do_smbus_read_byte - End.\r
429 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
430 SB900 - Smbus.c - do_smbus_read_byte - End.\r
431 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
432 SB900 - Smbus.c - do_smbus_read_byte - End.\r
433 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
434 SB900 - Smbus.c - do_smbus_read_byte - End.\r
435 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
436 SB900 - Smbus.c - do_smbus_read_byte - End.\r
437 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
438 SB900 - Smbus.c - do_smbus_read_byte - End.\r
439 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
440 SB900 - Smbus.c - do_smbus_read_byte - End.\r
441 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
442 SB900 - Smbus.c - do_smbus_read_byte - End.\r
443 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
444 SB900 - Smbus.c - do_smbus_read_byte - End.\r
445 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
446 SB900 - Smbus.c - do_smbus_read_byte - End.\r
447 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
448 SB900 - Smbus.c - do_smbus_read_byte - End.\r
449 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
450 SB900 - Smbus.c - do_smbus_read_byte - End.\r
451 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
452 SB900 - Smbus.c - do_smbus_read_byte - End.\r
453 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
454 SB900 - Smbus.c - do_smbus_read_byte - End.\r
455 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
456 SB900 - Smbus.c - do_smbus_read_byte - End.\r
457 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
458 SB900 - Smbus.c - do_smbus_read_byte - End.\r
459 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
460 SB900 - Smbus.c - do_smbus_read_byte - End.\r
461 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
462 SB900 - Smbus.c - do_smbus_read_byte - End.\r
463 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
464 SB900 - Smbus.c - do_smbus_read_byte - End.\r
465 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
466 SB900 - Smbus.c - do_smbus_read_byte - End.\r
467 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
468 SB900 - Smbus.c - do_smbus_read_byte - End.\r
469 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
470 SB900 - Smbus.c - do_smbus_read_byte - End.\r
471 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
472 SB900 - Smbus.c - do_smbus_read_byte - End.\r
473 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
474 SB900 - Smbus.c - do_smbus_read_byte - End.\r
475 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
476 SB900 - Smbus.c - do_smbus_read_byte - End.\r
477 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
478 SB900 - Smbus.c - do_smbus_read_byte - End.\r
479 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
480 SB900 - Smbus.c - do_smbus_read_byte - End.\r
481 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
482 SB900 - Smbus.c - do_smbus_read_byte - End.\r
483 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
484 SB900 - Smbus.c - do_smbus_read_byte - End.\r
485 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
486 SB900 - Smbus.c - do_smbus_read_byte - End.\r
487 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
488 SB900 - Smbus.c - do_smbus_read_byte - End.\r
489 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
490 SB900 - Smbus.c - do_smbus_read_byte - End.\r
491 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
492 SB900 - Smbus.c - do_smbus_read_byte - End.\r
493 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
494 SB900 - Smbus.c - do_smbus_read_byte - End.\r
495 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
496 SB900 - Smbus.c - do_smbus_read_byte - End.\r
497 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
498 SB900 - Smbus.c - do_smbus_read_byte - End.\r
499 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
500 SB900 - Smbus.c - do_smbus_read_byte - End.\r
501 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
502 SB900 - Smbus.c - do_smbus_read_byte - End.\r
503 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
504 SB900 - Smbus.c - do_smbus_read_byte - End.\r
505 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
506 SB900 - Smbus.c - do_smbus_read_byte - End.\r
507 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
508 SB900 - Smbus.c - do_smbus_read_byte - End.\r
509 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
510 SB900 - Smbus.c - do_smbus_read_byte - End.\r
511 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
512 SB900 - Smbus.c - do_smbus_read_byte - End.\r
513 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
514 SB900 - Smbus.c - do_smbus_read_byte - End.\r
515 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
516 SB900 - Smbus.c - do_smbus_read_byte - End.\r
517 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
518 SB900 - Smbus.c - do_smbus_read_byte - End.\r
519 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
520 SB900 - Smbus.c - do_smbus_read_byte - End.\r
521 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
522 SB900 - Smbus.c - do_smbus_read_byte - End.\r
523 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
524 SB900 - Smbus.c - do_smbus_read_byte - End.\r
525 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
526 SB900 - Smbus.c - do_smbus_read_byte - End.\r
527 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
528 SB900 - Smbus.c - do_smbus_read_byte - End.\r
529 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
530 SB900 - Smbus.c - do_smbus_read_byte - End.\r
531 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
532 SB900 - Smbus.c - do_smbus_read_byte - End.\r
533 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
534 SB900 - Smbus.c - do_smbus_read_byte - End.\r
535 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
536 SB900 - Smbus.c - do_smbus_read_byte - End.\r
537 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
538 SB900 - Smbus.c - do_smbus_read_byte - End.\r
539 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
540 SB900 - Smbus.c - do_smbus_read_byte - End.\r
541 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
542 SB900 - Smbus.c - do_smbus_read_byte - End.\r
543 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
544 SB900 - Smbus.c - do_smbus_read_byte - End.\r
545 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
546 SB900 - Smbus.c - do_smbus_read_byte - End.\r
547 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
548 SB900 - Smbus.c - do_smbus_read_byte - End.\r
549 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
550 SB900 - Smbus.c - do_smbus_read_byte - End.\r
551 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
552 SB900 - Smbus.c - do_smbus_read_byte - End.\r
553 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
554 SB900 - Smbus.c - do_smbus_read_byte - End.\r
555 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
556 SB900 - Smbus.c - do_smbus_read_byte - End.\r
557 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
558 SB900 - Smbus.c - do_smbus_read_byte - End.\r
559 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
560 SB900 - Smbus.c - do_smbus_read_byte - End.\r
561 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
562 SB900 - Smbus.c - do_smbus_read_byte - End.\r
563 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
564 SB900 - Smbus.c - do_smbus_read_byte - End.\r
565 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
566 SB900 - Smbus.c - do_smbus_read_byte - End.\r
567 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
568 SB900 - Smbus.c - do_smbus_read_byte - End.\r
569 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
570 SB900 - Smbus.c - do_smbus_read_byte - End.\r
571 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
572 SB900 - Smbus.c - do_smbus_read_byte - End.\r
573 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
574 SB900 - Smbus.c - do_smbus_read_byte - End.\r
575 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
576 SB900 - Smbus.c - do_smbus_read_byte - End.\r
577 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
578 SB900 - Smbus.c - do_smbus_read_byte - End.\r
579 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
580 SB900 - Smbus.c - do_smbus_read_byte - End.\r
581 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
582 SB900 - Smbus.c - do_smbus_read_byte - End.\r
583 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
584 SB900 - Smbus.c - do_smbus_read_byte - End.\r
585 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
586 SB900 - Smbus.c - do_smbus_read_byte - End.\r
587 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
588 SB900 - Smbus.c - do_smbus_read_byte - End.\r
589 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
590 SB900 - Smbus.c - do_smbus_read_byte - End.\r
591 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
592 SB900 - Smbus.c - do_smbus_read_byte - End.\r
593 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
594 SB900 - Smbus.c - do_smbus_read_byte - End.\r
595 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
596 SB900 - Smbus.c - do_smbus_read_byte - End.\r
597 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
598 SB900 - Smbus.c - do_smbus_read_byte - End.\r
599 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
600 SB900 - Smbus.c - do_smbus_read_byte - End.\r
601 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
602 SB900 - Smbus.c - do_smbus_read_byte - End.\r
603 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
604 SB900 - Smbus.c - do_smbus_read_byte - End.\r
605 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
606 SB900 - Smbus.c - do_smbus_read_byte - End.\r
607 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
608 SB900 - Smbus.c - do_smbus_read_byte - End.\r
609 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
610 SB900 - Smbus.c - do_smbus_read_byte - End.\r
611 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
612 SB900 - Smbus.c - do_smbus_read_byte - End.\r
613 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
614 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
615 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
616 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
617          DIMMPresence: DIMMValid=c\r
618          DIMMPresence: DIMMPresent=c\r
619          DIMMPresence: RegDIMMPresent=0\r
620          DIMMPresence: DimmECCPresent=0\r
621          DIMMPresence: DimmPARPresent=0\r
622          DIMMPresence: Dimmx4Present=0\r
623          DIMMPresence: Dimmx8Present=c\r
624          DIMMPresence: Dimmx16Present=0\r
625          DIMMPresence: DimmPlPresent=0\r
626          DIMMPresence: DimmDRPresent=c\r
627          DIMMPresence: DimmQRPresent=0\r
628          DIMMPresence: DATAload[0]=2\r
629          DIMMPresence: MAload[0]=10\r
630          DIMMPresence: MAdimms[0]=1\r
631          DIMMPresence: DATAload[1]=2\r
632          DIMMPresence: MAload[1]=10\r
633          DIMMPresence: MAdimms[1]=1\r
634          DIMMPresence: Status 1000\r
635          DIMMPresence: ErrStatus 0\r
636          DIMMPresence: ErrCode 0\r
637          DIMMPresence: Done\r
638 \r
639                 DCTInit_D: mct_DIMMPresence Done\r
640 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
641 SB900 - Smbus.c - do_smbus_read_byte - End.\r
642 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
643 SB900 - Smbus.c - do_smbus_read_byte - End.\r
644 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
645 SB900 - Smbus.c - do_smbus_read_byte - End.\r
646 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
647 SB900 - Smbus.c - do_smbus_read_byte - End.\r
648 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
649 SB900 - Smbus.c - do_smbus_read_byte - End.\r
650 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
651 SB900 - Smbus.c - do_smbus_read_byte - End.\r
652 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
653 SB900 - Smbus.c - do_smbus_read_byte - End.\r
654 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
655 SB900 - Smbus.c - do_smbus_read_byte - End.\r
656 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
657 SB900 - Smbus.c - do_smbus_read_byte - End.\r
658 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
659 SB900 - Smbus.c - do_smbus_read_byte - End.\r
660 SPDCalcWidth: Status 1000\r
661 SPDCalcWidth: ErrStatus 0\r
662 SPDCalcWidth: ErrCode 0\r
663 SPDCalcWidth: Done\r
664                 DCTInit_D: mct_SPDCalcWidth Done\r
665 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
666 SB900 - Smbus.c - do_smbus_read_byte - End.\r
667 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
668 SB900 - Smbus.c - do_smbus_read_byte - End.\r
669 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
670 SB900 - Smbus.c - do_smbus_read_byte - End.\r
671 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
672 SB900 - Smbus.c - do_smbus_read_byte - End.\r
673 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
674 SB900 - Smbus.c - do_smbus_read_byte - End.\r
675 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
676 SB900 - Smbus.c - do_smbus_read_byte - End.\r
677 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
678 SB900 - Smbus.c - do_smbus_read_byte - End.\r
679 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
680 SB900 - Smbus.c - do_smbus_read_byte - End.\r
681 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
682 SB900 - Smbus.c - do_smbus_read_byte - End.\r
683 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
684 SB900 - Smbus.c - do_smbus_read_byte - End.\r
685 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
686 SB900 - Smbus.c - do_smbus_read_byte - End.\r
687 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
688 SB900 - Smbus.c - do_smbus_read_byte - End.\r
689 SPDGetTCL_D: DIMMCASL 4\r
690 SPDGetTCL_D: DIMMAutoSpeed 4\r
691 SPDGetTCL_D: Status 1000\r
692 SPDGetTCL_D: ErrStatus 0\r
693 SPDGetTCL_D: ErrCode 0\r
694 SPDGetTCL_D: Done\r
695 \r
696 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
697 SB900 - Smbus.c - do_smbus_read_byte - End.\r
698 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
699 SB900 - Smbus.c - do_smbus_read_byte - End.\r
700 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
701 SB900 - Smbus.c - do_smbus_read_byte - End.\r
702 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
703 SB900 - Smbus.c - do_smbus_read_byte - End.\r
704 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
705 SB900 - Smbus.c - do_smbus_read_byte - End.\r
706 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
707 SB900 - Smbus.c - do_smbus_read_byte - End.\r
708 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
709 SB900 - Smbus.c - do_smbus_read_byte - End.\r
710 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
711 SB900 - Smbus.c - do_smbus_read_byte - End.\r
712 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
713 SB900 - Smbus.c - do_smbus_read_byte - End.\r
714 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
715 SB900 - Smbus.c - do_smbus_read_byte - End.\r
716 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
717 SB900 - Smbus.c - do_smbus_read_byte - End.\r
718 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
719 SB900 - Smbus.c - do_smbus_read_byte - End.\r
720 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
721 SB900 - Smbus.c - do_smbus_read_byte - End.\r
722 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
723 SB900 - Smbus.c - do_smbus_read_byte - End.\r
724 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
725 SB900 - Smbus.c - do_smbus_read_byte - End.\r
726 AutoCycTiming: Status 1000\r
727 AutoCycTiming: ErrStatus 0\r
728 AutoCycTiming: ErrCode 0\r
729 AutoCycTiming: Done\r
730 \r
731                 DCTInit_D: AutoCycTiming_D Done\r
732 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
733 SB900 - Smbus.c - do_smbus_read_byte - End.\r
734 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
735 SB900 - Smbus.c - do_smbus_read_byte - End.\r
736 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
737 SB900 - Smbus.c - do_smbus_read_byte - End.\r
738 SPDSetBanks: CSPresent c\r
739 SPDSetBanks: Status 1000\r
740 SPDSetBanks: ErrStatus 0\r
741 SPDSetBanks: ErrCode 0\r
742 SPDSetBanks: Done\r
743 \r
744 AfterStitch pDCTstat->NodeSysBase = 0\r
745 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = ffffff\r
746 StitchMemory: Status 1000\r
747 StitchMemory: ErrStatus 0\r
748 StitchMemory: ErrCode 0\r
749 StitchMemory: Done\r
750 \r
751 InterleaveBanks_D: Status 1000\r
752 InterleaveBanks_D: ErrStatus 0\r
753 InterleaveBanks_D: ErrCode 0\r
754 InterleaveBanks_D: Done\r
755 \r
756 AutoConfig_D: DramControl: 2a06\r
757 AutoConfig_D: DramTimingLo: 90092\r
758 AutoConfig_D: DramConfigMisc: 0\r
759 AutoConfig_D: DramConfigMisc2: 0\r
760 AutoConfig_D: DramConfigLo: 10000\r
761 AutoConfig_D: DramConfigHi: f40000b\r
762 AutoConfig: Status 1000\r
763 AutoConfig: ErrStatus 0\r
764 AutoConfig: ErrCode 0\r
765 AutoConfig: Done\r
766 \r
767                 DCTInit_D: AutoConfig_D Done\r
768                 DCTInit_D: PlatformSpec_D Done\r
769                 DCTInit_D: StartupDCT_D\r
770                 DCTInit_D: mct_DIMMPresence Done\r
771 SPDCalcWidth: Status 1000\r
772 SPDCalcWidth: ErrStatus 0\r
773 SPDCalcWidth: ErrCode 0\r
774 SPDCalcWidth: Done\r
775                 DCTInit_D: mct_SPDCalcWidth Done\r
776 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
777 SB900 - Smbus.c - do_smbus_read_byte - End.\r
778 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
779 SB900 - Smbus.c - do_smbus_read_byte - End.\r
780 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
781 SB900 - Smbus.c - do_smbus_read_byte - End.\r
782 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
783 SB900 - Smbus.c - do_smbus_read_byte - End.\r
784 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
785 SB900 - Smbus.c - do_smbus_read_byte - End.\r
786 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
787 SB900 - Smbus.c - do_smbus_read_byte - End.\r
788 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
789 SB900 - Smbus.c - do_smbus_read_byte - End.\r
790 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
791 SB900 - Smbus.c - do_smbus_read_byte - End.\r
792 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
793 SB900 - Smbus.c - do_smbus_read_byte - End.\r
794 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
795 SB900 - Smbus.c - do_smbus_read_byte - End.\r
796 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
797 SB900 - Smbus.c - do_smbus_read_byte - End.\r
798 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
799 SB900 - Smbus.c - do_smbus_read_byte - End.\r
800 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
801 SB900 - Smbus.c - do_smbus_read_byte - End.\r
802 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
803 SB900 - Smbus.c - do_smbus_read_byte - End.\r
804 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
805 SB900 - Smbus.c - do_smbus_read_byte - End.\r
806 AutoCycTiming: Status 1000\r
807 AutoCycTiming: ErrStatus 0\r
808 AutoCycTiming: ErrCode 0\r
809 AutoCycTiming: Done\r
810 \r
811                 DCTInit_D: AutoCycTiming_D Done\r
812 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
813 SB900 - Smbus.c - do_smbus_read_byte - End.\r
814 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
815 SB900 - Smbus.c - do_smbus_read_byte - End.\r
816 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
817 SB900 - Smbus.c - do_smbus_read_byte - End.\r
818 SPDSetBanks: CSPresent c\r
819 SPDSetBanks: Status 1000\r
820 SPDSetBanks: ErrStatus 0\r
821 SPDSetBanks: ErrCode 0\r
822 SPDSetBanks: Done\r
823 \r
824 AfterStitch pDCTstat->NodeSysBase = 0\r
825 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = 1fffffe\r
826 StitchMemory: Status 1000\r
827 StitchMemory: ErrStatus 0\r
828 StitchMemory: ErrCode 0\r
829 StitchMemory: Done\r
830 \r
831 InterleaveBanks_D: Status 1000\r
832 InterleaveBanks_D: ErrStatus 0\r
833 InterleaveBanks_D: ErrCode 0\r
834 InterleaveBanks_D: Done\r
835 \r
836 AutoConfig_D: DramControl: 2a06\r
837 AutoConfig_D: DramTimingLo: 90092\r
838 AutoConfig_D: DramConfigMisc: 0\r
839 AutoConfig_D: DramConfigMisc2: 0\r
840 AutoConfig_D: DramConfigLo: 10000\r
841 AutoConfig_D: DramConfigHi: f40000b\r
842 AutoConfig: Status 1000\r
843 AutoConfig: ErrStatus 0\r
844 AutoConfig: ErrCode 0\r
845 AutoConfig: Done\r
846 \r
847                 DCTInit_D: AutoConfig_D Done\r
848                 DCTInit_D: PlatformSpec_D Done\r
849                 DCTInit_D: StartupDCT_D\r
850 mctAutoInitMCT_D: SyncDCTsReady_D\r
851 mctAutoInitMCT_D: HTMemMapInit_D\r
852  Node: 00  base: 00  limit: 1ffffff  BottomIO: e00000\r
853  Node: 00  base: 03  limit: 21fffff \r
854  Node: 01  base: 00  limit: 00 \r
855  Node: 02  base: 00  limit: 00 \r
856  Node: 03  base: 00  limit: 00 \r
857  Node: 04  base: 00  limit: 00 \r
858  Node: 05  base: 00  limit: 00 \r
859  Node: 06  base: 00  limit: 00 \r
860  Node: 07  base: 00  limit: 00 \r
861 mctAutoInitMCT_D: CPUMemTyping_D\r
862          CPUMemTyping: Cache32bTOP:e00000\r
863          CPUMemTyping: Bottom32bIO:e00000\r
864          CPUMemTyping: Bottom40bIO:2200000\r
865 mctAutoInitMCT_D: DQSTiming_D\r
866 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
867 SB900 - Smbus.c - do_smbus_read_byte - End.\r
868 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
869 SB900 - Smbus.c - do_smbus_read_byte - End.\r
870 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
871 SB900 - Smbus.c - do_smbus_read_byte - End.\r
872 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
873 SB900 - Smbus.c - do_smbus_read_byte - End.\r
874 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
875 SB900 - Smbus.c - do_smbus_read_byte - End.\r
876 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
877 SB900 - Smbus.c - do_smbus_read_byte - End.\r
878 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
879 SB900 - Smbus.c - do_smbus_read_byte - End.\r
880 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
881 SB900 - Smbus.c - do_smbus_read_byte - End.\r
882 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
883 SB900 - Smbus.c - do_smbus_read_byte - End.\r
884 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
885 SB900 - Smbus.c - do_smbus_read_byte - End.\r
886 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
887 SB900 - Smbus.c - do_smbus_read_byte - End.\r
888 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
889 SB900 - Smbus.c - do_smbus_read_byte - End.\r
890 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
891 SB900 - Smbus.c - do_smbus_read_byte - End.\r
892 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
893 SB900 - Smbus.c - do_smbus_read_byte - End.\r
894 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
895 SB900 - Smbus.c - do_smbus_read_byte - End.\r
896 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
897 SB900 - Smbus.c - do_smbus_read_byte - End.\r
898 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
899 SB900 - Smbus.c - do_smbus_read_byte - End.\r
900 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
901 SB900 - Smbus.c - do_smbus_read_byte - End.\r
902 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
903 SB900 - Smbus.c - do_smbus_read_byte - End.\r
904 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
905 SB900 - Smbus.c - do_smbus_read_byte - End.\r
906 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
907 SB900 - Smbus.c - do_smbus_read_byte - End.\r
908 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
909 SB900 - Smbus.c - do_smbus_read_byte - End.\r
910 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
911 SB900 - Smbus.c - do_smbus_read_byte - End.\r
912 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
913 SB900 - Smbus.c - do_smbus_read_byte - End.\r
914 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
915 SB900 - Smbus.c - do_smbus_read_byte - End.\r
916 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
917 SB900 - Smbus.c - do_smbus_read_byte - End.\r
918 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
919 SB900 - Smbus.c - do_smbus_read_byte - End.\r
920 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
921 SB900 - Smbus.c - do_smbus_read_byte - End.\r
922 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
923 SB900 - Smbus.c - do_smbus_read_byte - End.\r
924 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
925 SB900 - Smbus.c - do_smbus_read_byte - End.\r
926 TrainRcvrEn: Status 1100\r
927 TrainRcvrEn: ErrStatus 0\r
928 TrainRcvrEn: ErrCode 0\r
929 TrainRcvrEn: Done\r
930 \r
931 TrainDQSRdWrPos: Status 1100\r
932 TrainDQSRdWrPos: TrainErrors 0\r
933 TrainDQSRdWrPos: ErrStatus 0\r
934 TrainDQSRdWrPos: ErrCode 0\r
935 TrainDQSRdWrPos: Done\r
936 \r
937 TrainDQSRdWrPos: Status 1100\r
938 TrainDQSRdWrPos: TrainErrors 0\r
939 TrainDQSRdWrPos: ErrStatus 0\r
940 TrainDQSRdWrPos: ErrCode 0\r
941 TrainDQSRdWrPos: Done\r
942 \r
943 TrainDQSRdWrPos: Status 1100\r
944 TrainDQSRdWrPos: TrainErrors 0\r
945 TrainDQSRdWrPos: ErrStatus 0\r
946 TrainDQSRdWrPos: ErrCode 0\r
947 TrainDQSRdWrPos: Done\r
948 \r
949 TrainDQSRdWrPos: Status 1100\r
950 TrainDQSRdWrPos: TrainErrors 0\r
951 TrainDQSRdWrPos: ErrStatus 0\r
952 TrainDQSRdWrPos: ErrCode 0\r
953 TrainDQSRdWrPos: Done\r
954 \r
955 mctAutoInitMCT_D: UMAMemTyping_D\r
956 mctAutoInitMCT_D: :OtherTiming\r
957 InterleaveNodes_D: Status 1100\r
958 InterleaveNodes_D: ErrStatus 0\r
959 InterleaveNodes_D: ErrCode 0\r
960 InterleaveNodes_D: Done\r
961 \r
962 InterleaveChannels_D: Node 0\r
963 InterleaveChannels_D: Status 1100\r
964 InterleaveChannels_D: ErrStatus 0\r
965 InterleaveChannels_D: ErrCode 0\r
966 InterleaveChannels_D: Node 1\r
967 InterleaveChannels_D: Status 1000\r
968 InterleaveChannels_D: ErrStatus 0\r
969 InterleaveChannels_D: ErrCode 0\r
970 InterleaveChannels_D: Node 2\r
971 InterleaveChannels_D: Status 1000\r
972 InterleaveChannels_D: ErrStatus 0\r
973 InterleaveChannels_D: ErrCode 0\r
974 InterleaveChannels_D: Node 3\r
975 InterleaveChannels_D: Status 1000\r
976 InterleaveChannels_D: ErrStatus 0\r
977 InterleaveChannels_D: ErrCode 0\r
978 InterleaveChannels_D: Node 4\r
979 InterleaveChannels_D: Status 1000\r
980 InterleaveChannels_D: ErrStatus 0\r
981 InterleaveChannels_D: ErrCode 0\r
982 InterleaveChannels_D: Node 5\r
983 InterleaveChannels_D: Status 1000\r
984 InterleaveChannels_D: ErrStatus 0\r
985 InterleaveChannels_D: ErrCode 0\r
986 InterleaveChannels_D: Node 6\r
987 InterleaveChannels_D: Status 1000\r
988 InterleaveChannels_D: ErrStatus 0\r
989 InterleaveChannels_D: ErrCode 0\r
990 InterleaveChannels_D: Node 7\r
991 InterleaveChannels_D: Status 1000\r
992 InterleaveChannels_D: ErrStatus 0\r
993 InterleaveChannels_D: ErrCode 0\r
994 InterleaveChannels_D: Done\r
995 \r
996 mctAutoInitMCT_D: ECCInit_D\r
997 ECCInit: Node 00\r
998 ECCInit: Status 1100\r
999 ECCInit: ErrStatus 0\r
1000 ECCInit: ErrCode 0\r
1001 ECCInit: Done\r
1002 mctAutoInitMCT_D Done: Global Status: 10\r
1003 raminit_amdmct end:\r
1004 POST: 0x41\r
1005 POST: 0x42\r
1006 v_esp=000cbef8\r
1007 testx = 5a5a5a5a\r
1008 Copying data from cache to RAM -- switching to use RAM as stack... Done\r
1009 testx = 5a5a5a5a\r
1010 Disabling cache as ram now \r
1011 Clearing initial memory region: Done\r
1012 Loading image.\r
1013 Searching for fallback/coreboot_ram\r
1014 Check cmos_layout.bin\r
1015 Check fallback/romstage\r
1016 Check fallback/coreboot_ram\r
1017 Stage: loading fallback/coreboot_ram @ 0x200000 (1310720 bytes), entry @ 0x200000\r
1018 Stage: done loading.\r
1019 Jumping to image.\r
1020 POST: 0x80\r
1021 POST: 0x39\r
1022 coreboot-4.0-2271-g0d4a5be Sat Apr 28 13:18:22 CEST 2012 booting...\r
1023 POST: 0x40\r
1024 Enumerating buses...\r
1025 Show all devs...Before device enumeration.\r
1026 Root Device: enabled 1\r
1027 APIC_CLUSTER: 0: enabled 1\r
1028 APIC: 00: enabled 1\r
1029 PCI_DOMAIN: 0000: enabled 1\r
1030 PCI: 00:18.0: enabled 1\r
1031 PCI: 00:00.0: enabled 1\r
1032 PCI: 00:00.1: enabled 0\r
1033 PCI: 00:02.0: enabled 1\r
1034 PCI: 00:03.0: enabled 0\r
1035 PCI: 00:04.0: enabled 0\r
1036 PCI: 00:05.0: enabled 0\r
1037 PCI: 00:06.0: enabled 0\r
1038 PCI: 00:07.0: enabled 0\r
1039 PCI: 00:08.0: enabled 0\r
1040 PCI: 00:09.0: enabled 0\r
1041 PCI: 00:0a.0: enabled 0\r
1042 PCI: 00:0b.0: enabled 0\r
1043 PCI: 00:0c.0: enabled 0\r
1044 PCI: 00:0d.0: enabled 1\r
1045 PCI: 00:11.0: enabled 1\r
1046 PCI: 00:12.0: enabled 1\r
1047 PCI: 00:12.2: enabled 1\r
1048 PCI: 00:13.0: enabled 1\r
1049 PCI: 00:13.2: enabled 1\r
1050 PCI: 00:14.0: enabled 1\r
1051 I2C: 00:50: enabled 1\r
1052 I2C: 00:51: enabled 1\r
1053 I2C: 00:52: enabled 1\r
1054 I2C: 00:53: enabled 1\r
1055 PCI: 00:14.1: enabled 1\r
1056 PCI: 00:14.2: enabled 1\r
1057 PCI: 00:14.3: enabled 1\r
1058 PNP: 002e.0: enabled 0\r
1059 PNP: 002e.1: enabled 0\r
1060 PNP: 002e.2: enabled 1\r
1061 PNP: 002e.3: enabled 1\r
1062 PNP: 002e.5: enabled 1\r
1063 PNP: 002e.6: enabled 0\r
1064 PNP: 002e.7: enabled 0\r
1065 PNP: 002e.8: enabled 0\r
1066 PNP: 002e.9: enabled 0\r
1067 PNP: 002e.a: enabled 0\r
1068 PNP: 002e.b: enabled 1\r
1069 PCI: 00:14.4: enabled 0\r
1070 PCI: 00:14.5: enabled 1\r
1071 PCI: 00:14.6: enabled 0\r
1072 PCI: 00:15.0: enabled 1\r
1073 PCI: 00:15.1: enabled 1\r
1074 PCI: 00:15.2: enabled 1\r
1075 PCI: 00:15.3: enabled 1\r
1076 PCI: 00:16.0: enabled 1\r
1077 PCI: 00:16.2: enabled 1\r
1078 PCI: 00:18.1: enabled 1\r
1079 PCI: 00:18.2: enabled 1\r
1080 PCI: 00:18.3: enabled 1\r
1081 PCI: 00:18.4: enabled 1\r
1082 Compare with tree...\r
1083 Root Device: enabled 1\r
1084  APIC_CLUSTER: 0: enabled 1\r
1085   APIC: 00: enabled 1\r
1086  PCI_DOMAIN: 0000: enabled 1\r
1087   PCI: 00:18.0: enabled 1\r
1088    PCI: 00:00.0: enabled 1\r
1089    PCI: 00:00.1: enabled 0\r
1090    PCI: 00:02.0: enabled 1\r
1091    PCI: 00:03.0: enabled 0\r
1092    PCI: 00:04.0: enabled 0\r
1093    PCI: 00:05.0: enabled 0\r
1094    PCI: 00:06.0: enabled 0\r
1095    PCI: 00:07.0: enabled 0\r
1096    PCI: 00:08.0: enabled 0\r
1097    PCI: 00:09.0: enabled 0\r
1098    PCI: 00:0a.0: enabled 0\r
1099    PCI: 00:0b.0: enabled 0\r
1100    PCI: 00:0c.0: enabled 0\r
1101    PCI: 00:0d.0: enabled 1\r
1102    PCI: 00:11.0: enabled 1\r
1103    PCI: 00:12.0: enabled 1\r
1104    PCI: 00:12.2: enabled 1\r
1105    PCI: 00:13.0: enabled 1\r
1106    PCI: 00:13.2: enabled 1\r
1107    PCI: 00:14.0: enabled 1\r
1108     I2C: 00:50: enabled 1\r
1109     I2C: 00:51: enabled 1\r
1110     I2C: 00:52: enabled 1\r
1111     I2C: 00:53: enabled 1\r
1112    PCI: 00:14.1: enabled 1\r
1113    PCI: 00:14.2: enabled 1\r
1114    PCI: 00:14.3: enabled 1\r
1115     PNP: 002e.0: enabled 0\r
1116     PNP: 002e.1: enabled 0\r
1117     PNP: 002e.2: enabled 1\r
1118     PNP: 002e.3: enabled 1\r
1119     PNP: 002e.5: enabled 1\r
1120     PNP: 002e.6: enabled 0\r
1121     PNP: 002e.7: enabled 0\r
1122     PNP: 002e.8: enabled 0\r
1123     PNP: 002e.9: enabled 0\r
1124     PNP: 002e.a: enabled 0\r
1125     PNP: 002e.b: enabled 1\r
1126    PCI: 00:14.4: enabled 0\r
1127    PCI: 00:14.5: enabled 1\r
1128    PCI: 00:14.6: enabled 0\r
1129    PCI: 00:15.0: enabled 1\r
1130    PCI: 00:15.1: enabled 1\r
1131    PCI: 00:15.2: enabled 1\r
1132    PCI: 00:15.3: enabled 1\r
1133    PCI: 00:16.0: enabled 1\r
1134    PCI: 00:16.2: enabled 1\r
1135   PCI: 00:18.1: enabled 1\r
1136   PCI: 00:18.2: enabled 1\r
1137   PCI: 00:18.3: enabled 1\r
1138   PCI: 00:18.4: enabled 1\r
1139 Mainboard ASUS M5A99X-EVO Enable. dev=0x0023a958\r
1140 m5a99x_evo_enable, TOP MEM: msr.lo = 0xe0000000, msr.hi = 0x00000000\r
1141 m5a99x_evo_enable, TOP MEM2: msr2.lo = 0x20000000, msr2.hi = 0x00000002\r
1142 scan_static_bus for Root Device\r
1143 APIC_CLUSTER: 0 enabled\r
1144 PCI_DOMAIN: 0000 enabled\r
1145 APIC_CLUSTER: 0 scanning...\r
1146   PCI: 00:18.3 siblings=5\r
1147 CPU: APIC: 00 enabled\r
1148 CPU: APIC: 01 enabled\r
1149 CPU: APIC: 02 enabled\r
1150 CPU: APIC: 03 enabled\r
1151 CPU: APIC: 04 enabled\r
1152 CPU: APIC: 05 enabled\r
1153 PCI_DOMAIN: 0000 scanning...\r
1154 PCI: pci_scan_bus for bus 00\r
1155 POST: 0x24\r
1156 PCI: 00:18.0 [1022/1200] bus ops\r
1157 PCI: 00:18.0 [1022/1200] enabled\r
1158 PCI: 00:18.1 [1022/1201] enabled\r
1159 PCI: 00:18.2 [1022/1202] enabled\r
1160 PCI: 00:18.3 [1022/1203] ops\r
1161 PCI: 00:18.3 [1022/1203] enabled\r
1162 PCI: 00:18.4 [1022/1204] enabled\r
1163 POST: 0x25\r
1164 PCI: 00:00.0 [1002/5a14] ops\r
1165 PCI: 00:00.0 [1002/5a14] enabled\r
1166 Capability: type 0x08 @ 0xf0\r
1167 flags: 0xa803\r
1168 Capability: type 0x08 @ 0xf0\r
1169 Capability: type 0x08 @ 0xc4\r
1170 flags: 0x0281\r
1171 PCI: pci_scan_bus for bus 00\r
1172 PCI: pci_scan_bus limits devfn 0 - devfn ffffffff\r
1173 PCI: pci_scan_bus upper limit too big. Using 0xff.\r
1174 POST: 0x24\r
1175 PCI: 00:00.0 [1002/5a14] enabled\r
1176 PCI: 00:11.0 [1002/4393] enabled\r
1177 PCI: 00:12.0 [1002/4397] enabled\r
1178 PCI: 00:12.2 [1002/4396] enabled\r
1179 PCI: 00:13.0 [1002/4397] enabled\r
1180 PCI: 00:13.2 [1002/4396] enabled\r
1181 PCI: 00:14.0 [1002/4385] enabled\r
1182 PCI: 00:14.1 [1002/439c] enabled\r
1183 PCI: 00:14.2 [1002/4383] enabled\r
1184 PCI: 00:14.3 [1002/439d] enabled\r
1185 PCI: 00:14.4 [1002/4384] enabled\r
1186 PCI: 00:14.5 [1002/4399] enabled\r
1187 PCI: 00:16.0 [1002/4397] enabled\r
1188 PCI: 00:16.2 [1002/4396] enabled\r
1189 PCI: 00:18.0 [1022/1200] bus ops\r
1190 PCI: 00:18.0 [1022/1200] enabled\r
1191 PCI: 00:18.1 [1022/1201] enabled\r
1192 PCI: 00:18.2 [1022/1202] enabled\r
1193 PCI: 00:18.3 [1022/1203] ops\r
1194 PCI: 00:18.3 [1022/1203] enabled\r
1195 PCI: 00:18.4 [1022/1204] enabled\r
1196 POST: 0x25\r
1197 do_pci_scan_bridge for PCI: 00:14.4\r
1198 PCI: pci_scan_bus for bus 01\r
1199 POST: 0x24\r
1200 POST: 0x25\r
1201 PCI: pci_scan_bus returning with max=001\r
1202 POST: 0x55\r
1203 do_pci_scan_bridge returns max 1\r
1204 PCI: pci_scan_bus returning with max=001\r
1205 POST: 0x55\r
1206 PCI: pci_scan_bus returning with max=001\r
1207 POST: 0x55\r
1208 PCI_DOMAIN: 0000 passpw: enabled\r
1209 scan_static_bus for Root Device done\r
1210 done\r
1211 POST: 0x66\r
1212 ===============Enumeration done!========\r
1213 Allocating resources...\r
1214 Reading resources...\r
1215 Root Device read_resources bus 0 link: 0\r
1216 APIC_CLUSTER: 0 read_resources bus 0 link: 0\r
1217 APIC: 00 missing read_resources\r
1218 APIC: 01 missing read_resources\r
1219 APIC: 02 missing read_resources\r
1220 APIC: 03 missing read_resources\r
1221 APIC: 04 missing read_resources\r
1222 APIC: 05 missing read_resources\r
1223 APIC_CLUSTER: 0 read_resources bus 0 link: 0 done\r
1224 PCI_DOMAIN: 0000 read_resources bus 0 link: 0\r
1225 PCI: 00:18.0 read_resources bus 0 link: 0\r
1226 PCI: 00:14.4 read_resources bus 1 link: 0\r
1227 PCI: 00:14.4 read_resources bus 1 link: 0 done\r
1228 PCI: 00:18.0 read_resources bus 0 link: 0 done\r
1229 PCI: 00:18.0 read_resources bus 0 link: 1\r
1230 PCI: 00:00.0 missing read_resources\r
1231 PCI: 00:02.0 missing read_resources\r
1232 PCI: 00:0d.0 missing read_resources\r
1233 PCI: 00:11.0 missing read_resources\r
1234 PCI: 00:12.0 missing read_resources\r
1235 PCI: 00:12.2 missing read_resources\r
1236 PCI: 00:13.0 missing read_resources\r
1237 PCI: 00:13.2 missing read_resources\r
1238 PCI: 00:14.0 missing read_resources\r
1239 PCI: 00:14.1 missing read_resources\r
1240 PCI: 00:14.2 missing read_resources\r
1241 PCI: 00:14.3 missing read_resources\r
1242 PCI: 00:14.5 missing read_resources\r
1243 PCI: 00:15.0 missing read_resources\r
1244 PCI: 00:15.1 missing read_resources\r
1245 PCI: 00:15.2 missing read_resources\r
1246 PCI: 00:15.3 missing read_resources\r
1247 PCI: 00:16.0 missing read_resources\r
1248 PCI: 00:16.2 missing read_resources\r
1249 PCI: 00:18.0 read_resources bus 0 link: 1 done\r
1250 PCI: 00:18.0 read_resources bus 0 link: 2\r
1251 PCI: 00:18.0 read_resources bus 0 link: 2 done\r
1252 PCI: 00:18.0 read_resources bus 0 link: 3\r
1253 PCI: 00:18.0 read_resources bus 0 link: 3 done\r
1254 PCI: 00:18.0 read_resources bus 0 link: 4\r
1255 PCI: 00:18.0 read_resources bus 0 link: 4 done\r
1256 PCI: 00:18.0 read_resources bus 0 link: 5\r
1257 PCI: 00:18.0 read_resources bus 0 link: 5 done\r
1258 PCI: 00:18.0 read_resources bus 0 link: 6\r
1259 PCI: 00:18.0 read_resources bus 0 link: 6 done\r
1260 PCI: 00:18.0 read_resources bus 0 link: 7\r
1261 PCI: 00:18.0 read_resources bus 0 link: 7 done\r
1262 PCI_DOMAIN: 0000 read_resources bus 0 link: 0 done\r
1263 Root Device read_resources bus 0 link: 0 done\r
1264 Done reading resources.\r
1265 Show resources in subtree (Root Device)...After reading.\r
1266  Root Device child on link 0 APIC_CLUSTER: 0\r
1267   APIC_CLUSTER: 0 child on link 0 APIC: 00\r
1268    APIC: 00\r
1269    APIC: 01\r
1270    APIC: 02\r
1271    APIC: 03\r
1272    APIC: 04\r
1273    APIC: 05\r
1274   PCI_DOMAIN: 0000 child on link 0 PCI: 00:18.0\r
1275   PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
1276   PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
1277   PCI_DOMAIN: 0000 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
1278    PCI: 00:18.0 child on link 0 PCI: 00:00.0\r
1279    PCI: 00:18.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80100 index 10d8\r
1280    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 81200 index 10b8\r
1281    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 80200 index 10b0\r
1282    PCI: 00:18.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80100 index 110d0\r
1283    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 81200 index 110a8\r
1284    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 80200 index 110a0\r
1285     PCI: 00:00.0\r
1286     PCI: 00:00.0 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 1200 index fc\r
1287     PCI: 00:11.0\r
1288     PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
1289     PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
1290     PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
1291     PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
1292     PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
1293     PCI: 00:11.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 24\r
1294     PCI: 00:12.0\r
1295     PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1296     PCI: 00:12.2\r
1297     PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1298     PCI: 00:13.0\r
1299     PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1300     PCI: 00:13.2\r
1301     PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1302     PCI: 00:14.0\r
1303     PCI: 00:14.1\r
1304     PCI: 00:14.1 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
1305     PCI: 00:14.1 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
1306     PCI: 00:14.1 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
1307     PCI: 00:14.1 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
1308     PCI: 00:14.1 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
1309     PCI: 00:14.2\r
1310     PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
1311     PCI: 00:14.3\r
1312     PCI: 00:14.4\r
1313     PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
1314     PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24\r
1315     PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
1316     PCI: 00:14.5\r
1317     PCI: 00:14.5 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1318     PCI: 00:16.0\r
1319     PCI: 00:16.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1320     PCI: 00:16.2\r
1321     PCI: 00:16.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1322     PCI: 00:18.0\r
1323     PCI: 00:18.1\r
1324     PCI: 00:18.2\r
1325     PCI: 00:18.3\r
1326     PCI: 00:18.3 resource base 0 size 4000000 align 26 gran 26 limit ffffffff flags 200 index 94\r
1327     PCI: 00:18.4\r
1328     PCI: 00:00.0\r
1329     PCI: 00:00.1\r
1330     PCI: 00:02.0\r
1331     PCI: 00:03.0\r
1332     PCI: 00:04.0\r
1333     PCI: 00:05.0\r
1334     PCI: 00:06.0\r
1335     PCI: 00:07.0\r
1336     PCI: 00:08.0\r
1337     PCI: 00:09.0\r
1338     PCI: 00:0a.0\r
1339     PCI: 00:0b.0\r
1340     PCI: 00:0c.0\r
1341     PCI: 00:0d.0\r
1342     PCI: 00:11.0\r
1343     PCI: 00:12.0\r
1344     PCI: 00:12.2\r
1345     PCI: 00:13.0\r
1346     PCI: 00:13.2\r
1347     PCI: 00:14.0 child on link 0 I2C: 00:50\r
1348      I2C: 00:50\r
1349      I2C: 00:51\r
1350      I2C: 00:52\r
1351      I2C: 00:53\r
1352     PCI: 00:14.1\r
1353     PCI: 00:14.2\r
1354     PCI: 00:14.3 child on link 0 PNP: 002e.0\r
1355      PNP: 002e.0\r
1356      PNP: 002e.0 resource base 3f0 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1357      PNP: 002e.0 resource base 6 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1358      PNP: 002e.0 resource base 2 size 0 align 0 gran 0 limit 0 flags c0000800 index 74\r
1359      PNP: 002e.1\r
1360      PNP: 002e.1 resource base 378 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1361      PNP: 002e.1 resource base 7 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1362      PNP: 002e.2\r
1363      PNP: 002e.2 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1364      PNP: 002e.2 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1365      PNP: 002e.3\r
1366      PNP: 002e.3 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1367      PNP: 002e.3 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1368      PNP: 002e.5\r
1369      PNP: 002e.5 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1370      PNP: 002e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1371      PNP: 002e.5 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1372      PNP: 002e.5 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
1373      PNP: 002e.6\r
1374      PNP: 002e.6 resource base 100 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1375      PNP: 002e.7\r
1376      PNP: 002e.7 resource base 220 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1377      PNP: 002e.7 resource base 300 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1378      PNP: 002e.7 resource base 9 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1379      PNP: 002e.8\r
1380      PNP: 002e.9\r
1381      PNP: 002e.a\r
1382      PNP: 002e.b\r
1383      PNP: 002e.b resource base 290 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1384      PNP: 002e.b resource base 5 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1385     PCI: 00:14.4\r
1386     PCI: 00:14.5\r
1387     PCI: 00:14.6\r
1388     PCI: 00:15.0\r
1389     PCI: 00:15.1\r
1390     PCI: 00:15.2\r
1391     PCI: 00:15.3\r
1392     PCI: 00:16.0\r
1393     PCI: 00:16.2\r
1394    PCI: 00:18.1\r
1395    PCI: 00:18.2\r
1396    PCI: 00:18.3\r
1397    PCI: 00:18.3 resource base 0 size 4000000 align 26 gran 26 limit ffffffff flags 200 index 94\r
1398    PCI: 00:18.4\r
1399 PCI_DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
1400 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1401 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1402 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
1403 PCI: 00:11.0 20 *  [0x0 - 0xf] io\r
1404 PCI: 00:14.1 20 *  [0x10 - 0x1f] io\r
1405 PCI: 00:11.0 10 *  [0x20 - 0x27] io\r
1406 PCI: 00:11.0 18 *  [0x28 - 0x2f] io\r
1407 PCI: 00:14.1 10 *  [0x30 - 0x37] io\r
1408 PCI: 00:14.1 18 *  [0x38 - 0x3f] io\r
1409 PCI: 00:11.0 14 *  [0x40 - 0x43] io\r
1410 PCI: 00:11.0 1c *  [0x44 - 0x47] io\r
1411 PCI: 00:14.1 14 *  [0x48 - 0x4b] io\r
1412 PCI: 00:14.1 1c *  [0x4c - 0x4f] io\r
1413 PCI: 00:18.0 compute_resources_io: base: 50 size: 1000 align: 12 gran: 12 limit: ffff done\r
1414 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1415 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
1416 PCI: 00:18.0 10d8 *  [0x0 - 0xfff] io\r
1417 PCI_DOMAIN: 0000 compute_resources_io: base: 1000 size: 1000 align: 12 gran: 0 limit: ffff done\r
1418 PCI_DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
1419 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1420 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
1421 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
1422 PCI: 00:00.0 fc *  [0x0 - 0xff] prefmem\r
1423 PCI: 00:18.0 compute_resources_prefmem: base: 100 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
1424 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1425 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
1426 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
1427 PCI: 00:18.3 94 *  [0x0 - 0x3ffffff] mem\r
1428 PCI: 00:14.2 10 *  [0x4000000 - 0x4003fff] mem\r
1429 PCI: 00:12.0 10 *  [0x4004000 - 0x4004fff] mem\r
1430 PCI: 00:13.0 10 *  [0x4005000 - 0x4005fff] mem\r
1431 PCI: 00:14.5 10 *  [0x4006000 - 0x4006fff] mem\r
1432 PCI: 00:16.0 10 *  [0x4007000 - 0x4007fff] mem\r
1433 PCI: 00:11.0 24 *  [0x4008000 - 0x40083ff] mem\r
1434 PCI: 00:12.2 10 *  [0x4008400 - 0x40084ff] mem\r
1435 PCI: 00:13.2 10 *  [0x4008500 - 0x40085ff] mem\r
1436 PCI: 00:16.2 10 *  [0x4008600 - 0x40086ff] mem\r
1437 PCI: 00:18.0 compute_resources_mem: base: 4008700 size: 4100000 align: 26 gran: 20 limit: ffffffff done\r
1438 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1439 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff done\r
1440 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1441 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff done\r
1442 PCI: 00:18.0 10b0 *  [0x0 - 0x40fffff] mem\r
1443 PCI: 00:18.3 94 *  [0x8000000 - 0xbffffff] mem\r
1444 PCI: 00:18.0 10b8 *  [0xc000000 - 0xc0fffff] prefmem\r
1445 PCI_DOMAIN: 0000 compute_resources_mem: base: c100000 size: c100000 align: 26 gran: 0 limit: ffffffff done\r
1446 avoid_fixed_resources: PCI_DOMAIN: 0000\r
1447 avoid_fixed_resources:@PCI_DOMAIN: 0000 10000000 limit 0000ffff\r
1448 avoid_fixed_resources:@PCI_DOMAIN: 0000 10000100 limit ffffffff\r
1449 constrain_resources: PCI_DOMAIN: 0000\r
1450 constrain_resources: PCI: 00:18.0\r
1451 constrain_resources: PCI: 00:00.0\r
1452 constrain_resources: PCI: 00:11.0\r
1453 constrain_resources: PCI: 00:12.0\r
1454 constrain_resources: PCI: 00:12.2\r
1455 constrain_resources: PCI: 00:13.0\r
1456 constrain_resources: PCI: 00:13.2\r
1457 constrain_resources: PCI: 00:14.0\r
1458 constrain_resources: PCI: 00:14.1\r
1459 constrain_resources: PCI: 00:14.2\r
1460 constrain_resources: PCI: 00:14.3\r
1461 constrain_resources: PCI: 00:14.4\r
1462 constrain_resources: PCI: 00:14.5\r
1463 constrain_resources: PCI: 00:16.0\r
1464 constrain_resources: PCI: 00:16.2\r
1465 constrain_resources: PCI: 00:18.0\r
1466 constrain_resources: PCI: 00:18.1\r
1467 constrain_resources: PCI: 00:18.2\r
1468 constrain_resources: PCI: 00:18.3\r
1469 constrain_resources: PCI: 00:18.4\r
1470 constrain_resources: PCI: 00:00.0\r
1471 constrain_resources: PCI: 00:02.0\r
1472 constrain_resources: PCI: 00:0d.0\r
1473 constrain_resources: PCI: 00:11.0\r
1474 constrain_resources: PCI: 00:12.0\r
1475 constrain_resources: PCI: 00:12.2\r
1476 constrain_resources: PCI: 00:13.0\r
1477 constrain_resources: PCI: 00:13.2\r
1478 constrain_resources: PCI: 00:14.0\r
1479 constrain_resources: I2C: 00:50\r
1480 constrain_resources: I2C: 00:51\r
1481 constrain_resources: I2C: 00:52\r
1482 constrain_resources: I2C: 00:53\r
1483 constrain_resources: PCI: 00:14.1\r
1484 constrain_resources: PCI: 00:14.2\r
1485 constrain_resources: PCI: 00:14.3\r
1486 constrain_resources: PNP: 002e.2\r
1487 skipping PNP: 002e.2@60 fixed resource, size=0!\r
1488 skipping PNP: 002e.2@70 fixed resource, size=0!\r
1489 constrain_resources: PNP: 002e.3\r
1490 skipping PNP: 002e.3@60 fixed resource, size=0!\r
1491 skipping PNP: 002e.3@70 fixed resource, size=0!\r
1492 constrain_resources: PNP: 002e.5\r
1493 skipping PNP: 002e.5@60 fixed resource, size=0!\r
1494 skipping PNP: 002e.5@62 fixed resource, size=0!\r
1495 skipping PNP: 002e.5@70 fixed resource, size=0!\r
1496 skipping PNP: 002e.5@72 fixed resource, size=0!\r
1497 constrain_resources: PNP: 002e.b\r
1498 skipping PNP: 002e.b@60 fixed resource, size=0!\r
1499 skipping PNP: 002e.b@70 fixed resource, size=0!\r
1500 constrain_resources: PCI: 00:14.5\r
1501 constrain_resources: PCI: 00:15.0\r
1502 constrain_resources: PCI: 00:15.1\r
1503 constrain_resources: PCI: 00:15.2\r
1504 constrain_resources: PCI: 00:15.3\r
1505 constrain_resources: PCI: 00:16.0\r
1506 constrain_resources: PCI: 00:16.2\r
1507 constrain_resources: PCI: 00:18.1\r
1508 constrain_resources: PCI: 00:18.2\r
1509 constrain_resources: PCI: 00:18.3\r
1510 constrain_resources: PCI: 00:18.4\r
1511 avoid_fixed_resources2: PCI_DOMAIN: 0000@10000000 limit 0000ffff\r
1512         lim->base 00000000 lim->limit 0000ffff\r
1513 avoid_fixed_resources2: PCI_DOMAIN: 0000@10000100 limit ffffffff\r
1514         lim->base 00000000 lim->limit dfffffff\r
1515 Setting resources...\r
1516 PCI_DOMAIN: 0000 allocate_resources_io: base:0 size:1000 align:12 gran:0 limit:ffff\r
1517 Assigned: PCI: 00:18.0 10d8 *  [0x0 - 0xfff] io\r
1518 PCI_DOMAIN: 0000 allocate_resources_io: next_base: 1000 size: 1000 align: 12 gran: 0 done\r
1519 PCI: 00:18.0 allocate_resources_io: base:0 size:1000 align:12 gran:12 limit:ffff\r
1520 Assigned: PCI: 00:11.0 20 *  [0x0 - 0xf] io\r
1521 Assigned: PCI: 00:14.1 20 *  [0x10 - 0x1f] io\r
1522 Assigned: PCI: 00:11.0 10 *  [0x20 - 0x27] io\r
1523 Assigned: PCI: 00:11.0 18 *  [0x28 - 0x2f] io\r
1524 Assigned: PCI: 00:14.1 10 *  [0x30 - 0x37] io\r
1525 Assigned: PCI: 00:14.1 18 *  [0x38 - 0x3f] io\r
1526 Assigned: PCI: 00:11.0 14 *  [0x40 - 0x43] io\r
1527 Assigned: PCI: 00:11.0 1c *  [0x44 - 0x47] io\r
1528 Assigned: PCI: 00:14.1 14 *  [0x48 - 0x4b] io\r
1529 Assigned: PCI: 00:14.1 1c *  [0x4c - 0x4f] io\r
1530 PCI: 00:18.0 allocate_resources_io: next_base: 50 size: 1000 align: 12 gran: 12 done\r
1531 PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
1532 PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
1533 PCI: 00:18.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
1534 PCI: 00:18.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
1535 PCI_DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:c100000 align:26 gran:0 limit:dfffffff\r
1536 Assigned: PCI: 00:18.0 10b0 *  [0xd0000000 - 0xd40fffff] mem\r
1537 Assigned: PCI: 00:18.3 94 *  [0xd8000000 - 0xdbffffff] mem\r
1538 Assigned: PCI: 00:18.0 10b8 *  [0xdc000000 - 0xdc0fffff] prefmem\r
1539 PCI_DOMAIN: 0000 allocate_resources_mem: next_base: dc100000 size: c100000 align: 26 gran: 0 done\r
1540 PCI: 00:18.0 allocate_resources_prefmem: base:dc000000 size:100000 align:20 gran:20 limit:dfffffff\r
1541 Assigned: PCI: 00:00.0 fc *  [0xdc000000 - 0xdc0000ff] prefmem\r
1542 PCI: 00:18.0 allocate_resources_prefmem: next_base: dc000100 size: 100000 align: 20 gran: 20 done\r
1543 PCI: 00:14.4 allocate_resources_prefmem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1544 PCI: 00:14.4 allocate_resources_prefmem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1545 PCI: 00:18.0 allocate_resources_mem: base:d0000000 size:4100000 align:26 gran:20 limit:dfffffff\r
1546 Assigned: PCI: 00:18.3 94 *  [0xd0000000 - 0xd3ffffff] mem\r
1547 Assigned: PCI: 00:14.2 10 *  [0xd4000000 - 0xd4003fff] mem\r
1548 Assigned: PCI: 00:12.0 10 *  [0xd4004000 - 0xd4004fff] mem\r
1549 Assigned: PCI: 00:13.0 10 *  [0xd4005000 - 0xd4005fff] mem\r
1550 Assigned: PCI: 00:14.5 10 *  [0xd4006000 - 0xd4006fff] mem\r
1551 Assigned: PCI: 00:16.0 10 *  [0xd4007000 - 0xd4007fff] mem\r
1552 Assigned: PCI: 00:11.0 24 *  [0xd4008000 - 0xd40083ff] mem\r
1553 Assigned: PCI: 00:12.2 10 *  [0xd4008400 - 0xd40084ff] mem\r
1554 Assigned: PCI: 00:13.2 10 *  [0xd4008500 - 0xd40085ff] mem\r
1555 Assigned: PCI: 00:16.2 10 *  [0xd4008600 - 0xd40086ff] mem\r
1556 PCI: 00:18.0 allocate_resources_mem: next_base: d4008700 size: 4100000 align: 26 gran: 20 done\r
1557 PCI: 00:14.4 allocate_resources_mem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1558 PCI: 00:14.4 allocate_resources_mem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1559 PCI: 00:18.0 allocate_resources_prefmem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1560 PCI: 00:18.0 allocate_resources_prefmem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1561 PCI: 00:18.0 allocate_resources_mem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1562 PCI: 00:18.0 allocate_resources_mem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1563 Root Device assign_resources, bus 0 link: 0\r
1564  split: 128K table at =cffe0000\r
1565 0: mmio_basek=00340000, basek=00400000, limitk=00880000\r
1566 PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0\r
1567 PCI: 00:18.0 10d8 <- [0x0000000000 - 0x0000000fff] size 0x00001000 gran 0x0c io <node 0 link 0>\r
1568 PCI: 00:18.0 10b8 <- [0x00dc000000 - 0x00dc0fffff] size 0x00100000 gran 0x14 prefmem <node 0 link 0>\r
1569 PCI: 00:18.0 10b0 <- [0x00d0000000 - 0x00d40fffff] size 0x04100000 gran 0x14 mem <node 0 link 0>\r
1570 PCI: 00:18.0 110d0 <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c io <node 0 link 1>\r
1571 PCI: 00:18.0 110a8 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 prefmem <node 0 link 1>\r
1572 PCI: 00:18.0 110a0 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 mem <node 0 link 1>\r
1573 PCI: 00:18.0 assign_resources, bus 0 link: 0\r
1574 PCI: 00:00.0 fc <- [0x00dc000000 - 0x00dc0000ff] size 0x00000100 gran 0x08 prefmem\r
1575 PCI: 00:11.0 10 <- [0x0000000020 - 0x0000000027] size 0x00000008 gran 0x03 io\r
1576 PCI: 00:11.0 14 <- [0x0000000040 - 0x0000000043] size 0x00000004 gran 0x02 io\r
1577 PCI: 00:11.0 18 <- [0x0000000028 - 0x000000002f] size 0x00000008 gran 0x03 io\r
1578 PCI: 00:11.0 1c <- [0x0000000044 - 0x0000000047] size 0x00000004 gran 0x02 io\r
1579 PCI: 00:11.0 20 <- [0x0000000000 - 0x000000000f] size 0x00000010 gran 0x04 io\r
1580 PCI: 00:11.0 24 <- [0x00d4008000 - 0x00d40083ff] size 0x00000400 gran 0x0a mem\r
1581 PCI: 00:12.0 10 <- [0x00d4004000 - 0x00d4004fff] size 0x00001000 gran 0x0c mem\r
1582 PCI: 00:12.2 10 <- [0x00d4008400 - 0x00d40084ff] size 0x00000100 gran 0x08 mem\r
1583 PCI: 00:13.0 10 <- [0x00d4005000 - 0x00d4005fff] size 0x00001000 gran 0x0c mem\r
1584 PCI: 00:13.2 10 <- [0x00d4008500 - 0x00d40085ff] size 0x00000100 gran 0x08 mem\r
1585 PCI: 00:14.1 10 <- [0x0000000030 - 0x0000000037] size 0x00000008 gran 0x03 io\r
1586 PCI: 00:14.1 14 <- [0x0000000048 - 0x000000004b] size 0x00000004 gran 0x02 io\r
1587 PCI: 00:14.1 18 <- [0x0000000038 - 0x000000003f] size 0x00000008 gran 0x03 io\r
1588 PCI: 00:14.1 1c <- [0x000000004c - 0x000000004f] size 0x00000004 gran 0x02 io\r
1589 PCI: 00:14.1 20 <- [0x0000000010 - 0x000000001f] size 0x00000010 gran 0x04 io\r
1590 PCI: 00:14.2 10 <- [0x00d4000000 - 0x00d4003fff] size 0x00004000 gran 0x0e mem64\r
1591 PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
1592 PCI: 00:14.4 24 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
1593 PCI: 00:14.4 20 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
1594 PCI: 00:14.5 10 <- [0x00d4006000 - 0x00d4006fff] size 0x00001000 gran 0x0c mem\r
1595 PCI: 00:16.0 10 <- [0x00d4007000 - 0x00d4007fff] size 0x00001000 gran 0x0c mem\r
1596 PCI: 00:16.2 10 <- [0x00d4008600 - 0x00d40086ff] size 0x00000100 gran 0x08 mem\r
1597 PCI: 00:18.3 94 <- [0x00d0000000 - 0x00d3ffffff] size 0x04000000 gran 0x1a mem <gart>\r
1598 PCI: 00:18.3 94 <- [0x00d0000000 - 0x00d3ffffff] size 0x04000000 gran 0x1a mem <gart>\r
1599 PCI: 00:18.0 assign_resources, bus 0 link: 0\r
1600 PCI: 00:18.0 assign_resources, bus 0 link: 1\r
1601 PCI: 00:18.0 assign_resources, bus 0 link: 1\r
1602 PCI: 00:18.3 94 <- [0x00d8000000 - 0x00dbffffff] size 0x04000000 gran 0x1a mem <gart>\r
1603 PCI: 00:18.3 94 <- [0x00d8000000 - 0x00dbffffff] size 0x04000000 gran 0x1a mem <gart>\r
1604 PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0\r
1605 Root Device assign_resources, bus 0 link: 0\r
1606 Done setting resources.\r
1607 Show resources in subtree (Root Device)...After assigning values.\r
1608  Root Device child on link 0 APIC_CLUSTER: 0\r
1609   APIC_CLUSTER: 0 child on link 0 APIC: 00\r
1610    APIC: 00\r
1611    APIC: 01\r
1612    APIC: 02\r
1613    APIC: 03\r
1614    APIC: 04\r
1615    APIC: 05\r
1616   PCI_DOMAIN: 0000 child on link 0 PCI: 00:18.0\r
1617   PCI_DOMAIN: 0000 resource base 0 size 1000 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
1618   PCI_DOMAIN: 0000 resource base d0000000 size c100000 align 26 gran 0 limit dfffffff flags 40040200 index 10000100\r
1619   PCI_DOMAIN: 0000 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
1620   PCI_DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10\r
1621   PCI_DOMAIN: 0000 resource base c0000 size cff40000 align 0 gran 0 limit 0 flags e0004200 index 20\r
1622   PCI_DOMAIN: 0000 resource base 100000000 size 120000000 align 0 gran 0 limit 0 flags e0004200 index 30\r
1623    PCI: 00:18.0 child on link 0 PCI: 00:00.0\r
1624    PCI: 00:18.0 resource base 0 size 1000 align 12 gran 12 limit ffff flags 60080100 index 10d8\r
1625    PCI: 00:18.0 resource base dc000000 size 100000 align 20 gran 20 limit dfffffff flags 60081200 index 10b8\r
1626    PCI: 00:18.0 resource base d0000000 size 4100000 align 26 gran 20 limit dfffffff flags 60080200 index 10b0\r
1627    PCI: 00:18.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080100 index 110d0\r
1628    PCI: 00:18.0 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60081200 index 110a8\r
1629    PCI: 00:18.0 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60080200 index 110a0\r
1630     PCI: 00:00.0\r
1631     PCI: 00:00.0 resource base dc000000 size 100 align 8 gran 8 limit dfffffff flags 60001200 index fc\r
1632     PCI: 00:11.0\r
1633     PCI: 00:11.0 resource base 20 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
1634     PCI: 00:11.0 resource base 40 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
1635     PCI: 00:11.0 resource base 28 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
1636     PCI: 00:11.0 resource base 44 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
1637     PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
1638     PCI: 00:11.0 resource base d4008000 size 400 align 10 gran 10 limit dfffffff flags 60000200 index 24\r
1639     PCI: 00:12.0\r
1640     PCI: 00:12.0 resource base d4004000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1641     PCI: 00:12.2\r
1642     PCI: 00:12.2 resource base d4008400 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1643     PCI: 00:13.0\r
1644     PCI: 00:13.0 resource base d4005000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1645     PCI: 00:13.2\r
1646     PCI: 00:13.2 resource base d4008500 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1647     PCI: 00:14.0\r
1648     PCI: 00:14.1\r
1649     PCI: 00:14.1 resource base 30 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
1650     PCI: 00:14.1 resource base 48 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
1651     PCI: 00:14.1 resource base 38 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
1652     PCI: 00:14.1 resource base 4c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
1653     PCI: 00:14.1 resource base 10 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
1654     PCI: 00:14.2\r
1655     PCI: 00:14.2 resource base d4000000 size 4000 align 14 gran 14 limit dfffffff flags 60000201 index 10\r
1656     PCI: 00:14.3\r
1657     PCI: 00:14.4\r
1658     PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
1659     PCI: 00:14.4 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60081202 index 24\r
1660     PCI: 00:14.4 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60080202 index 20\r
1661     PCI: 00:14.5\r
1662     PCI: 00:14.5 resource base d4006000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1663     PCI: 00:16.0\r
1664     PCI: 00:16.0 resource base d4007000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1665     PCI: 00:16.2\r
1666     PCI: 00:16.2 resource base d4008600 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1667     PCI: 00:18.0\r
1668     PCI: 00:18.1\r
1669     PCI: 00:18.2\r
1670     PCI: 00:18.3\r
1671     PCI: 00:18.3 resource base d0000000 size 4000000 align 26 gran 26 limit dfffffff flags 60000200 index 94\r
1672     PCI: 00:18.4\r
1673     PCI: 00:00.0\r
1674     PCI: 00:00.1\r
1675     PCI: 00:02.0\r
1676     PCI: 00:03.0\r
1677     PCI: 00:04.0\r
1678     PCI: 00:05.0\r
1679     PCI: 00:06.0\r
1680     PCI: 00:07.0\r
1681     PCI: 00:08.0\r
1682     PCI: 00:09.0\r
1683     PCI: 00:0a.0\r
1684     PCI: 00:0b.0\r
1685     PCI: 00:0c.0\r
1686     PCI: 00:0d.0\r
1687     PCI: 00:11.0\r
1688     PCI: 00:12.0\r
1689     PCI: 00:12.2\r
1690     PCI: 00:13.0\r
1691     PCI: 00:13.2\r
1692     PCI: 00:14.0 child on link 0 I2C: 00:50\r
1693      I2C: 00:50\r
1694      I2C: 00:51\r
1695      I2C: 00:52\r
1696      I2C: 00:53\r
1697     PCI: 00:14.1\r
1698     PCI: 00:14.2\r
1699     PCI: 00:14.3 child on link 0 PNP: 002e.0\r
1700      PNP: 002e.0\r
1701      PNP: 002e.0 resource base 3f0 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1702      PNP: 002e.0 resource base 6 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1703      PNP: 002e.0 resource base 2 size 0 align 0 gran 0 limit 0 flags c0000800 index 74\r
1704      PNP: 002e.1\r
1705      PNP: 002e.1 resource base 378 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1706      PNP: 002e.1 resource base 7 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1707      PNP: 002e.2\r
1708      PNP: 002e.2 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1709      PNP: 002e.2 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1710      PNP: 002e.3\r
1711      PNP: 002e.3 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1712      PNP: 002e.3 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1713      PNP: 002e.5\r
1714      PNP: 002e.5 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1715      PNP: 002e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1716      PNP: 002e.5 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1717      PNP: 002e.5 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
1718      PNP: 002e.6\r
1719      PNP: 002e.6 resource base 100 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1720      PNP: 002e.7\r
1721      PNP: 002e.7 resource base 220 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1722      PNP: 002e.7 resource base 300 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1723      PNP: 002e.7 resource base 9 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1724      PNP: 002e.8\r
1725      PNP: 002e.9\r
1726      PNP: 002e.a\r
1727      PNP: 002e.b\r
1728      PNP: 002e.b resource base 290 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1729      PNP: 002e.b resource base 5 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1730     PCI: 00:14.4\r
1731     PCI: 00:14.5\r
1732     PCI: 00:14.6\r
1733     PCI: 00:15.0\r
1734     PCI: 00:15.1\r
1735     PCI: 00:15.2\r
1736     PCI: 00:15.3\r
1737     PCI: 00:16.0\r
1738     PCI: 00:16.2\r
1739    PCI: 00:18.1\r
1740    PCI: 00:18.2\r
1741    PCI: 00:18.3\r
1742    PCI: 00:18.3 resource base d8000000 size 4000000 align 26 gran 26 limit dfffffff flags 60000200 index 94\r
1743    PCI: 00:18.4\r
1744 Done allocating resources.\r
1745 POST: 0x88\r
1746 Enabling resources...\r
1747 PCI: 00:18.0 cmd <- 00\r
1748 PCI: 00:18.1 subsystem <- 1043/843e\r
1749 PCI: 00:18.1 cmd <- 00\r
1750 PCI: 00:18.2 subsystem <- 1043/843e\r
1751 PCI: 00:18.2 cmd <- 00\r
1752 PCI: 00:18.3 cmd <- 00\r
1753 PCI: 00:18.4 subsystem <- 1043/843e\r
1754 PCI: 00:18.4 cmd <- 00\r
1755 PCI: 00:00.0 cmd <- 02\r
1756 PCI: 00:11.0 cmd <- 03\r
1757 PCI: 00:12.0 cmd <- 02\r
1758 PCI: 00:12.2 cmd <- 02\r
1759 PCI: 00:13.0 cmd <- 02\r
1760 PCI: 00:13.2 cmd <- 02\r
1761 PCI: 00:14.0 cmd <- 403\r
1762 PCI: 00:14.1 cmd <- 01\r
1763 PCI: 00:14.2 cmd <- 02\r
1764 PCI: 00:14.3 cmd <- 0f\r
1765 PCI: 00:14.4 bridge ctrl <- 0003\r
1766 PCI: 00:14.4 cmd <- 00\r
1767 PCI: 00:14.5 cmd <- 02\r
1768 PCI: 00:16.0 cmd <- 02\r
1769 PCI: 00:16.2 cmd <- 02\r
1770 PCI: 00:18.0 cmd <- 00\r
1771 PCI: 00:18.1 cmd <- 00\r
1772 PCI: 00:18.2 cmd <- 00\r
1773 PCI: 00:18.3 cmd <- 00\r
1774 PCI: 00:18.4 cmd <- 00\r
1775 done.\r
1776 Initializing devices...\r
1777 Root Device init\r
1778 APIC_CLUSTER: 0 init\r
1779 start_eip=0x00005000, offset=0x00200000, code_size=0x0000005b\r
1780 Initializing CPU #0\r
1781 CPU: vendor AMD device 100fa0\r
1782 CPU: family 10, model 0a, stepping 00\r
1783 nodeid = 00, coreid = 00\r
1784 POST: 0x60\r
1785 Enabling cache\r
1786 CPU ID 0x80000001: 100fa0\r
1787 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1788 \r
1789 Setting fixed MTRRs(0-88) type: UC\r
1790 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1791 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1792 DONE fixed MTRRs\r
1793 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1794 ADDRESS_MASK_HIGH=0xffff\r
1795 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1796 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1797 ADDRESS_MASK_HIGH=0xffff\r
1798 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1799 ADDRESS_MASK_HIGH=0xffff\r
1800 DONE variable MTRRs\r
1801 Clear out the extra MTRR's\r
1802 call enable_var_mtrr()\r
1803 Leave x86_setup_var_mtrrs\r
1804 POST: 0x6a\r
1805 \r
1806 MTRR check\r
1807 Fixed MTRRs   : Enabled\r
1808 Variable MTRRs: Enabled\r
1809 \r
1810 POST: 0x93\r
1811 Setting up local apic... apic_id: 0x00 done.\r
1812 POST: 0x9b\r
1813 CPU model: AMD Processor model unknown\r
1814 siblings = 05, CPU #0 initialized\r
1815 Asserting INIT.\r
1816 Waiting for send to finish...\r
1817 +Deasserting INIT.\r
1818 Waiting for send to finish...\r
1819 +#startup loops: 1.\r
1820 Sending STARTUP #1 to 1.\r
1821 After apic_write.\r
1822 Startup point 1.\r
1823 Waiting for send to finish...\r
1824 +After Startup.\r
1825 Initializing CPU #1\r
1826 CPU: vendor AMD device 100fa0\r
1827 CPU: family 10, model 0a, stepping 00\r
1828 nodeid = 00, coreid = 00\r
1829 POST: 0x60\r
1830 Enabling cache\r
1831 CPU ID 0x80000001: 100fa0\r
1832 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1833 \r
1834 Setting fixed MTRRs(0-88) type: UC\r
1835 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1836 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1837 DONE fixed MTRRs\r
1838 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1839 ADDRESS_MASK_HIGH=0xffff\r
1840 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1841 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1842 ADDRESS_MASK_HIGH=0xffff\r
1843 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1844 ADDRESS_MASK_HIGH=0xffff\r
1845 DONE variable MTRRs\r
1846 Clear out the extra MTRR's\r
1847 call enable_var_mtrr()\r
1848 Leave x86_setup_var_mtrrs\r
1849 POST: 0x6a\r
1850 \r
1851 MTRR check\r
1852 Fixed MTRRs   : Enabled\r
1853 Variable MTRRs: Enabled\r
1854 \r
1855 POST: 0x93\r
1856 Setting up local apic... apic_id: 0x01 done.\r
1857 POST: 0x9b\r
1858 CPU model: AMD Processor model unknown\r
1859 siblings = 05, CPU #1 initialized\r
1860 Asserting INIT.\r
1861 Waiting for send to finish...\r
1862 +Deasserting INIT.\r
1863 Waiting for send to finish...\r
1864 +#startup loops: 1.\r
1865 Sending STARTUP #1 to 2.\r
1866 After apic_write.\r
1867 Startup point 1.\r
1868 Waiting for send to finish...\r
1869 +After Startup.\r
1870 Initializing CPU #2\r
1871 CPU: vendor AMD device 100fa0\r
1872 CPU: family 10, model 0a, stepping 00\r
1873 nodeid = 00, coreid = 00\r
1874 POST: 0x60\r
1875 Enabling cache\r
1876 CPU ID 0x80000001: 100fa0\r
1877 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1878 \r
1879 Setting fixed MTRRs(0-88) type: UC\r
1880 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1881 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1882 DONE fixed MTRRs\r
1883 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1884 ADDRESS_MASK_HIGH=0xffff\r
1885 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1886 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1887 ADDRESS_MASK_HIGH=0xffff\r
1888 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1889 ADDRESS_MASK_HIGH=0xffff\r
1890 DONE variable MTRRs\r
1891 Clear out the extra MTRR's\r
1892 call enable_var_mtrr()\r
1893 Leave x86_setup_var_mtrrs\r
1894 POST: 0x6a\r
1895 \r
1896 MTRR check\r
1897 Fixed MTRRs   : Enabled\r
1898 Variable MTRRs: Enabled\r
1899 \r
1900 POST: 0x93\r
1901 Setting up local apic... apic_id: 0x02 done.\r
1902 POST: 0x9b\r
1903 CPU model: AMD Processor model unknown\r
1904 siblings = 05, CPU #2 initialized\r
1905 Asserting INIT.\r
1906 Waiting for send to finish...\r
1907 +Deasserting INIT.\r
1908 Waiting for send to finish...\r
1909 +#startup loops: 1.\r
1910 Sending STARTUP #1 to 3.\r
1911 After apic_write.\r
1912 Startup point 1.\r
1913 Waiting for send to finish...\r
1914 +After Startup.\r
1915 Initializing CPU #3\r
1916 CPU: vendor AMD device 100fa0\r
1917 CPU: family 10, model 0a, stepping 00\r
1918 nodeid = 00, coreid = 00\r
1919 POST: 0x60\r
1920 Enabling cache\r
1921 CPU ID 0x80000001: 100fa0\r
1922 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1923 \r
1924 Setting fixed MTRRs(0-88) type: UC\r
1925 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1926 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1927 DONE fixed MTRRs\r
1928 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1929 ADDRESS_MASK_HIGH=0xffff\r
1930 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1931 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1932 ADDRESS_MASK_HIGH=0xffff\r
1933 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1934 ADDRESS_MASK_HIGH=0xffff\r
1935 DONE variable MTRRs\r
1936 Clear out the extra MTRR's\r
1937 call enable_var_mtrr()\r
1938 Leave x86_setup_var_mtrrs\r
1939 POST: 0x6a\r
1940 \r
1941 MTRR check\r
1942 Fixed MTRRs   : Enabled\r
1943 Variable MTRRs: Enabled\r
1944 \r
1945 POST: 0x93\r
1946 Setting up local apic... apic_id: 0x03 done.\r
1947 POST: 0x9b\r
1948 CPU model: AMD Processor model unknown\r
1949 siblings = 05, CPU #3 initialized\r
1950 Asserting INIT.\r
1951 Waiting for send to finish...\r
1952 +Deasserting INIT.\r
1953 Waiting for send to finish...\r
1954 +#startup loops: 1.\r
1955 Sending STARTUP #1 to 4.\r
1956 After apic_write.\r
1957 Startup point 1.\r
1958 Waiting for send to finish...\r
1959 +After Startup.\r
1960 Initializing CPU #4\r
1961 CPU: vendor AMD device 100fa0\r
1962 CPU: family 10, model 0a, stepping 00\r
1963 nodeid = 00, coreid = 00\r
1964 POST: 0x60\r
1965 Enabling cache\r
1966 CPU ID 0x80000001: 100fa0\r
1967 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1968 \r
1969 Setting fixed MTRRs(0-88) type: UC\r
1970 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1971 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1972 DONE fixed MTRRs\r
1973 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1974 ADDRESS_MASK_HIGH=0xffff\r
1975 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1976 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1977 ADDRESS_MASK_HIGH=0xffff\r
1978 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1979 ADDRESS_MASK_HIGH=0xffff\r
1980 DONE variable MTRRs\r
1981 Clear out the extra MTRR's\r
1982 call enable_var_mtrr()\r
1983 Leave x86_setup_var_mtrrs\r
1984 POST: 0x6a\r
1985 \r
1986 MTRR check\r
1987 Fixed MTRRs   : Enabled\r
1988 Variable MTRRs: Enabled\r
1989 \r
1990 POST: 0x93\r
1991 Setting up local apic... apic_id: 0x04 done.\r
1992 POST: 0x9b\r
1993 CPU model: AMD Processor model unknown\r
1994 siblings = 05, CPU #4 initialized\r
1995 Asserting INIT.\r
1996 Waiting for send to finish...\r
1997 +Deasserting INIT.\r
1998 Waiting for send to finish...\r
1999 +#startup loops: 1.\r
2000 Sending STARTUP #1 to 5.\r
2001 After apic_write.\r
2002 Startup point 1.\r
2003 Waiting for send to finish...\r
2004 +After Startup.\r
2005 Initializing CPU #5\r
2006 Waiting for 1 CPUS to stop\r
2007 CPU: vendor AMD device 100fa0\r
2008 CPU: family 10, model 0a, stepping 00\r
2009 nodeid = 00, coreid = 00\r
2010 POST: 0x60\r
2011 Enabling cache\r
2012 CPU ID 0x80000001: 100fa0\r
2013 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
2014 \r
2015 Setting fixed MTRRs(0-88) type: UC\r
2016 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
2017 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
2018 DONE fixed MTRRs\r
2019 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
2020 ADDRESS_MASK_HIGH=0xffff\r
2021 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
2022 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
2023 ADDRESS_MASK_HIGH=0xffff\r
2024 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
2025 ADDRESS_MASK_HIGH=0xffff\r
2026 DONE variable MTRRs\r
2027 Clear out the extra MTRR's\r
2028 call enable_var_mtrr()\r
2029 Leave x86_setup_var_mtrrs\r
2030 POST: 0x6a\r
2031 \r
2032 MTRR check\r
2033 Fixed MTRRs   : Enabled\r
2034 Variable MTRRs: Enabled\r
2035 \r
2036 POST: 0x93\r
2037 Setting up local apic... apic_id: 0x05 done.\r
2038 POST: 0x9b\r
2039 CPU model: AMD Processor model unknown\r
2040 siblings = 05, CPU #5 initialized\r
2041 All AP CPUs stopped\r
2042 SB900 - Early.c - sb_After_Pci_Init - Start.\r
2043 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2044 SB900 - Cfg.c - sb900_cimx_config - End.\r
2045 SB900 - Early.c - sb_After_Pci_Init - End.\r
2046 SB900 - Early.c - sb_Mid_Post_Init - Start.\r
2047 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2048 SB900 - Cfg.c - sb900_cimx_config - End.\r
2049 SB900 - Early.c - sb_Mid_Post_Init - End.\r
2050 PCI: 00:18.0 init\r
2051 PCI: 00:18.1 init\r
2052 Searching for pci1022,1201.rom\r
2053 Check cmos_layout.bin\r
2054 Check fallback/romstage\r
2055 Check fallback/coreboot_ram\r
2056 Check fallback/payload\r
2057 Check config\r
2058 Check \r
2059 Could not find file 'pci1022,1201.rom'.\r
2060 PCI: 00:18.2 init\r
2061 Searching for pci1022,1202.rom\r
2062 Check cmos_layout.bin\r
2063 Check fallback/romstage\r
2064 Check fallback/coreboot_ram\r
2065 Check fallback/payload\r
2066 Check config\r
2067 Check \r
2068 Could not find file 'pci1022,1202.rom'.\r
2069 PCI: 00:18.3 init\r
2070 NB: Function 3 Misc Control.. done.\r
2071 PCI: 00:18.4 init\r
2072 Searching for pci1022,1204.rom\r
2073 Check cmos_layout.bin\r
2074 Check fallback/romstage\r
2075 Check fallback/coreboot_ram\r
2076 Check fallback/payload\r
2077 Check config\r
2078 Check \r
2079 Could not find file 'pci1022,1204.rom'.\r
2080 PCI: 00:00.0 init\r
2081 IOAPIC: Initializing IOAPIC at 0xdc000000\r
2082 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
2083 IOAPIC: ID = 0x01\r
2084 IOAPIC: 24 interrupts\r
2085 IOAPIC: Enabling interrupts on FSB\r
2086 IOAPIC: Enabling interrupts on APIC serial bus\r
2087 IOAPIC not responding.\r
2088 PCI: 00:11.0 init\r
2089 Searching for pci1002,4393.rom\r
2090 Check cmos_layout.bin\r
2091 Check fallback/romstage\r
2092 Check fallback/coreboot_ram\r
2093 Check fallback/payload\r
2094 Check config\r
2095 Check \r
2096 Could not find file 'pci1002,4393.rom'.\r
2097 PCI: 00:12.0 init\r
2098 Searching for pci1002,4397.rom\r
2099 Check cmos_layout.bin\r
2100 Check fallback/romstage\r
2101 Check fallback/coreboot_ram\r
2102 Check fallback/payload\r
2103 Check config\r
2104 Check \r
2105 Could not find file 'pci1002,4397.rom'.\r
2106 PCI: 00:12.2 init\r
2107 Searching for pci1002,4396.rom\r
2108 Check cmos_layout.bin\r
2109 Check fallback/romstage\r
2110 Check fallback/coreboot_ram\r
2111 Check fallback/payload\r
2112 Check config\r
2113 Check \r
2114 Could not find file 'pci1002,4396.rom'.\r
2115 PCI: 00:13.0 init\r
2116 Searching for pci1002,4397.rom\r
2117 Check cmos_layout.bin\r
2118 Check fallback/romstage\r
2119 Check fallback/coreboot_ram\r
2120 Check fallback/payload\r
2121 Check config\r
2122 Check \r
2123 Could not find file 'pci1002,4397.rom'.\r
2124 PCI: 00:13.2 init\r
2125 Searching for pci1002,4396.rom\r
2126 Check cmos_layout.bin\r
2127 Check fallback/romstage\r
2128 Check fallback/coreboot_ram\r
2129 Check fallback/payload\r
2130 Check config\r
2131 Check \r
2132 Could not find file 'pci1002,4396.rom'.\r
2133 PCI: 00:14.0 init\r
2134 Searching for pci1002,4385.rom\r
2135 Check cmos_layout.bin\r
2136 Check fallback/romstage\r
2137 Check fallback/coreboot_ram\r
2138 Check fallback/payload\r
2139 Check config\r
2140 Check \r
2141 Could not find file 'pci1002,4385.rom'.\r
2142 PCI: 00:14.1 init\r
2143 Searching for pci1002,439c.rom\r
2144 Check cmos_layout.bin\r
2145 Check fallback/romstage\r
2146 Check fallback/coreboot_ram\r
2147 Check fallback/payload\r
2148 Check config\r
2149 Check \r
2150 Could not find file 'pci1002,439c.rom'.\r
2151 PCI: 00:14.2 init\r
2152 Searching for pci1002,4383.rom\r
2153 Check cmos_layout.bin\r
2154 Check fallback/romstage\r
2155 Check fallback/coreboot_ram\r
2156 Check fallback/payload\r
2157 Check config\r
2158 Check \r
2159 Could not find file 'pci1002,4383.rom'.\r
2160 PCI: 00:14.3 init\r
2161 Searching for pci1002,439d.rom\r
2162 Check cmos_layout.bin\r
2163 Check fallback/romstage\r
2164 Check fallback/coreboot_ram\r
2165 Check fallback/payload\r
2166 Check config\r
2167 Check \r
2168 Could not find file 'pci1002,439d.rom'.\r
2169 PCI: 00:14.5 init\r
2170 Searching for pci1002,4399.rom\r
2171 Check cmos_layout.bin\r
2172 Check fallback/romstage\r
2173 Check fallback/coreboot_ram\r
2174 Check fallback/payload\r
2175 Check config\r
2176 Check \r
2177 Could not find file 'pci1002,4399.rom'.\r
2178 PCI: 00:16.0 init\r
2179 Searching for pci1002,4397.rom\r
2180 Check cmos_layout.bin\r
2181 Check fallback/romstage\r
2182 Check fallback/coreboot_ram\r
2183 Check fallback/payload\r
2184 Check config\r
2185 Check \r
2186 Could not find file 'pci1002,4397.rom'.\r
2187 PCI: 00:16.2 init\r
2188 Searching for pci1002,4396.rom\r
2189 Check cmos_layout.bin\r
2190 Check fallback/romstage\r
2191 Check fallback/coreboot_ram\r
2192 Check fallback/payload\r
2193 Check config\r
2194 Check \r
2195 Could not find file 'pci1002,4396.rom'.\r
2196 PCI: 00:18.0 init\r
2197 PCI: 00:18.1 init\r
2198 Searching for pci1022,1201.rom\r
2199 Check cmos_layout.bin\r
2200 Check fallback/romstage\r
2201 Check fallback/coreboot_ram\r
2202 Check fallback/payload\r
2203 Check config\r
2204 Check \r
2205 Could not find file 'pci1022,1201.rom'.\r
2206 PCI: 00:18.2 init\r
2207 Searching for pci1022,1202.rom\r
2208 Check cmos_layout.bin\r
2209 Check fallback/romstage\r
2210 Check fallback/coreboot_ram\r
2211 Check fallback/payload\r
2212 Check config\r
2213 Check \r
2214 Could not find file 'pci1022,1202.rom'.\r
2215 PCI: 00:18.3 init\r
2216 NB: Function 3 Misc Control.. done.\r
2217 PCI: 00:18.4 init\r
2218 Searching for pci1022,1204.rom\r
2219 Check cmos_layout.bin\r
2220 Check fallback/romstage\r
2221 Check fallback/coreboot_ram\r
2222 Check fallback/payload\r
2223 Check config\r
2224 Check \r
2225 Could not find file 'pci1022,1204.rom'.\r
2226 Devices initialized\r
2227 Show all devs...After init.\r
2228 Root Device: enabled 1\r
2229 APIC_CLUSTER: 0: enabled 1\r
2230 APIC: 00: enabled 1\r
2231 PCI_DOMAIN: 0000: enabled 1\r
2232 PCI: 00:18.0: enabled 1\r
2233 PCI: 00:00.0: enabled 1\r
2234 PCI: 00:00.1: enabled 0\r
2235 PCI: 00:02.0: enabled 1\r
2236 PCI: 00:03.0: enabled 0\r
2237 PCI: 00:04.0: enabled 0\r
2238 PCI: 00:05.0: enabled 0\r
2239 PCI: 00:06.0: enabled 0\r
2240 PCI: 00:07.0: enabled 0\r
2241 PCI: 00:08.0: enabled 0\r
2242 PCI: 00:09.0: enabled 0\r
2243 PCI: 00:0a.0: enabled 0\r
2244 PCI: 00:0b.0: enabled 0\r
2245 PCI: 00:0c.0: enabled 0\r
2246 PCI: 00:0d.0: enabled 1\r
2247 PCI: 00:11.0: enabled 1\r
2248 PCI: 00:12.0: enabled 1\r
2249 PCI: 00:12.2: enabled 1\r
2250 PCI: 00:13.0: enabled 1\r
2251 PCI: 00:13.2: enabled 1\r
2252 PCI: 00:14.0: enabled 1\r
2253 I2C: 00:50: enabled 1\r
2254 I2C: 00:51: enabled 1\r
2255 I2C: 00:52: enabled 1\r
2256 I2C: 00:53: enabled 1\r
2257 PCI: 00:14.1: enabled 1\r
2258 PCI: 00:14.2: enabled 1\r
2259 PCI: 00:14.3: enabled 1\r
2260 PNP: 002e.0: enabled 0\r
2261 PNP: 002e.1: enabled 0\r
2262 PNP: 002e.2: enabled 1\r
2263 PNP: 002e.3: enabled 1\r
2264 PNP: 002e.5: enabled 1\r
2265 PNP: 002e.6: enabled 0\r
2266 PNP: 002e.7: enabled 0\r
2267 PNP: 002e.8: enabled 0\r
2268 PNP: 002e.9: enabled 0\r
2269 PNP: 002e.a: enabled 0\r
2270 PNP: 002e.b: enabled 1\r
2271 PCI: 00:14.4: enabled 0\r
2272 PCI: 00:14.5: enabled 1\r
2273 PCI: 00:14.6: enabled 0\r
2274 PCI: 00:15.0: enabled 1\r
2275 PCI: 00:15.1: enabled 1\r
2276 PCI: 00:15.2: enabled 1\r
2277 PCI: 00:15.3: enabled 1\r
2278 PCI: 00:16.0: enabled 1\r
2279 PCI: 00:16.2: enabled 1\r
2280 PCI: 00:18.1: enabled 1\r
2281 PCI: 00:18.2: enabled 1\r
2282 PCI: 00:18.3: enabled 1\r
2283 PCI: 00:18.4: enabled 1\r
2284 APIC: 01: enabled 1\r
2285 APIC: 02: enabled 1\r
2286 APIC: 03: enabled 1\r
2287 APIC: 04: enabled 1\r
2288 APIC: 05: enabled 1\r
2289 PCI: 00:00.0: enabled 1\r
2290 PCI: 00:11.0: enabled 1\r
2291 PCI: 00:12.0: enabled 1\r
2292 PCI: 00:12.2: enabled 1\r
2293 PCI: 00:13.0: enabled 1\r
2294 PCI: 00:13.2: enabled 1\r
2295 PCI: 00:14.0: enabled 1\r
2296 PCI: 00:14.1: enabled 1\r
2297 PCI: 00:14.2: enabled 1\r
2298 PCI: 00:14.3: enabled 1\r
2299 PCI: 00:14.4: enabled 1\r
2300 PCI: 00:14.5: enabled 1\r
2301 PCI: 00:16.0: enabled 1\r
2302 PCI: 00:16.2: enabled 1\r
2303 PCI: 00:18.0: enabled 1\r
2304 PCI: 00:18.1: enabled 1\r
2305 PCI: 00:18.2: enabled 1\r
2306 PCI: 00:18.3: enabled 1\r
2307 PCI: 00:18.4: enabled 1\r
2308 POST: 0x89\r
2309 Re-Initializing CBMEM area to 0xcffe0000\r
2310 Initializing CBMEM area to 0xcffe0000 (131072 bytes)\r
2311 Adding CBMEM entry as no. 1\r
2312 Moving GDT to cffe0200...ok\r
2313 High Tables Base is cffe0000.\r
2314 POST: 0x9a\r
2315 SB900 - Early.c - sb_Late_Post - Start.\r
2316 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2317 SB900 - Cfg.c - sb900_cimx_config - End.\r
2318 SB900 - Early.c - sb_Late_Post - End.\r
2319 Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.\r
2320 Adding CBMEM entry as no. 2\r
2321 Writing IRQ routing tables to 0xcffe0400...write_pirq_routing_table done.\r
2322 PIRQ table: 48 bytes.\r
2323 POST: 0x9b\r
2324 Wrote the mp table end at: 000f0410 - 000f055c\r
2325 Adding CBMEM entry as no. 3\r
2326 Wrote the mp table end at: cffe1410 - cffe155c\r
2327 MP table: 348 bytes.\r
2328 POST: 0x9c\r
2329 Adding CBMEM entry as no. 4\r
2330 ACPI: Writing ACPI tables at cffe2400...\r
2331 ACPI:    * HPET at cffe24c8\r
2332 ACPI: added table 1/32, length now 40\r
2333 ACPI:    * MADT at cffe2500\r
2334 ACPI: added table 2/32, length now 44\r
2335 ACPI:    * SRAT at cffe2580\r
2336 SRAT: lapic cpu_index=00, node_id=00, apic_id=00\r
2337 SRAT: lapic cpu_index=01, node_id=00, apic_id=01\r
2338 SRAT: lapic cpu_index=02, node_id=00, apic_id=02\r
2339 SRAT: lapic cpu_index=03, node_id=00, apic_id=03\r
2340 SRAT: lapic cpu_index=04, node_id=00, apic_id=04\r
2341 SRAT: lapic cpu_index=05, node_id=00, apic_id=05\r
2342 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0010 startk=00000000, sizek=00000280\r
2343 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0020 startk=00000300, sizek=0033fd00\r
2344 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0030 startk=00400000, sizek=00480000\r
2345 ACPI: added table 3/32, length now 48\r
2346 ACPI:   * SLIT at cffe2688\r
2347 ACPI: added table 4/32, length now 52\r
2348 ACPI:    * SSDT at cffe26c0\r
2349 ACPI: added table 5/32, length now 56\r
2350 ACPI:    * SSDT for PState at cffe2cf5\r
2351 ACPI:    * DSDT at cffe2cf8\r
2352 ACPI:    * DSDT @ cffe2cf8 Length 2969\r
2353 ACPI:   * FACS at cffe5668\r
2354 ACPI:    * FADT at cffe56a8\r
2355 ACPI_BLK_BASE: 0x0800\r
2356 ACPI: added table 6/32, length now 60\r
2357 ACPI: done.\r
2358 ACPI tables: 13212 bytes.\r
2359 Adding CBMEM entry as no. 5\r
2360 smbios_write_tables: cffed800\r
2361 Root Device (ASUS M5A99X-EVO Mainboard)\r
2362 APIC_CLUSTER: 0 (AMD FAM10 Root Complex)\r
2363 APIC: 00 (socket AM3)\r
2364 PCI_DOMAIN: 0000 (AMD FAM10 Root Complex)\r
2365 PCI: 00:18.0 (AMD FAM10 Northbridge)\r
2366 PCI: 00:00.0 (ATI rd890)\r
2367 PCI: 00:00.1 (ATI rd890)\r
2368 PCI: 00:02.0 (ATI rd890)\r
2369 PCI: 00:03.0 (ATI rd890)\r
2370 PCI: 00:04.0 (ATI rd890)\r
2371 PCI: 00:05.0 (ATI rd890)\r
2372 PCI: 00:06.0 (ATI rd890)\r
2373 PCI: 00:07.0 (ATI rd890)\r
2374 PCI: 00:08.0 (ATI rd890)\r
2375 PCI: 00:09.0 (ATI rd890)\r
2376 PCI: 00:0a.0 (ATI rd890)\r
2377 PCI: 00:0b.0 (ATI rd890)\r
2378 PCI: 00:0c.0 (ATI rd890)\r
2379 PCI: 00:0d.0 (ATI rd890)\r
2380 PCI: 00:11.0 (ATI SB900)\r
2381 PCI: 00:12.0 (ATI SB900)\r
2382 PCI: 00:12.2 (ATI SB900)\r
2383 PCI: 00:13.0 (ATI SB900)\r
2384 PCI: 00:13.2 (ATI SB900)\r
2385 PCI: 00:14.0 (ATI SB900)\r
2386 I2C: 00:50 ()\r
2387 I2C: 00:51 ()\r
2388 I2C: 00:52 ()\r
2389 I2C: 00:53 ()\r
2390 PCI: 00:14.1 (ATI SB900)\r
2391 PCI: 00:14.2 (ATI SB900)\r
2392 PCI: 00:14.3 (ATI SB900)\r
2393 PNP: 002e.0 (ITE IT8721F Super I/O)\r
2394 PNP: 002e.1 (ITE IT8721F Super I/O)\r
2395 PNP: 002e.2 (ITE IT8721F Super I/O)\r
2396 PNP: 002e.3 (ITE IT8721F Super I/O)\r
2397 PNP: 002e.5 (ITE IT8721F Super I/O)\r
2398 PNP: 002e.6 (ITE IT8721F Super I/O)\r
2399 PNP: 002e.7 (ITE IT8721F Super I/O)\r
2400 PNP: 002e.8 (ITE IT8721F Super I/O)\r
2401 PNP: 002e.9 (ITE IT8721F Super I/O)\r
2402 PNP: 002e.a (ITE IT8721F Super I/O)\r
2403 PNP: 002e.b (ITE IT8721F Super I/O)\r
2404 PCI: 00:14.4 (ATI SB900)\r
2405 PCI: 00:14.5 (ATI SB900)\r
2406 PCI: 00:14.6 (ATI SB900)\r
2407 PCI: 00:15.0 (ATI SB900)\r
2408 PCI: 00:15.1 (ATI SB900)\r
2409 PCI: 00:15.2 (ATI SB900)\r
2410 PCI: 00:15.3 (ATI SB900)\r
2411 PCI: 00:16.0 (ATI SB900)\r
2412 PCI: 00:16.2 (ATI SB900)\r
2413 PCI: 00:18.1 (AMD FAM10 Northbridge)\r
2414 PCI: 00:18.2 (AMD FAM10 Northbridge)\r
2415 PCI: 00:18.3 (AMD FAM10 Northbridge)\r
2416 PCI: 00:18.4 (AMD FAM10 Northbridge)\r
2417 APIC: 01 ()\r
2418 APIC: 02 ()\r
2419 APIC: 03 ()\r
2420 APIC: 04 ()\r
2421 APIC: 05 ()\r
2422 PCI: 00:00.0 ()\r
2423 PCI: 00:11.0 ()\r
2424 PCI: 00:12.0 ()\r
2425 PCI: 00:12.2 ()\r
2426 PCI: 00:13.0 ()\r
2427 PCI: 00:13.2 ()\r
2428 PCI: 00:14.0 ()\r
2429 PCI: 00:14.1 ()\r
2430 PCI: 00:14.2 ()\r
2431 PCI: 00:14.3 ()\r
2432 PCI: 00:14.4 ()\r
2433 PCI: 00:14.5 ()\r
2434 PCI: 00:16.0 ()\r
2435 PCI: 00:16.2 ()\r
2436 PCI: 00:18.0 ()\r
2437 PCI: 00:18.1 ()\r
2438 PCI: 00:18.2 ()\r
2439 PCI: 00:18.3 ()\r
2440 PCI: 00:18.4 ()\r
2441 SMBIOS tables: 283 bytes.\r
2442 POST: 0x9d\r
2443 Adding CBMEM entry as no. 6\r
2444 Writing high table forward entry at 0x00000500\r
2445 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 4fdf\r
2446 New low_table_end: 0x00000528\r
2447 Now going to write high coreboot table at 0xcffee000\r
2448 rom_table_end = 0xcffee000\r
2449 Adjust low_table_end from 0x00000528 to 0x00001000 \r
2450 Adjust rom_table_end from 0xcffee000 to 0xcfff0000 \r
2451 Adding high table area\r
2452 coreboot memory table:\r
2453  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
2454  1. 0000000000001000-000000000009ffff: RAM\r
2455  2. 00000000000c0000-00000000cffdffff: RAM\r
2456  3. 00000000cffe0000-00000000cfffffff: CONFIGURATION TABLES\r
2457  4. 00000000e0000000-00000000efffffff: RESERVED\r
2458  5. 0000000100000000-000000021fffffff: RAM\r
2459 Wrote coreboot table at: cffee000, 0x1f4 bytes, checksum e556\r
2460 coreboot table: 524 bytes.\r
2461 POST: 0x9e\r
2462 POST: 0x9d\r
2463 Multiboot Information structure has been written.\r
2464  0. FREE SPACE cfff6000 0000a000\r
2465  1. GDT        cffe0200 00000200\r
2466  2. IRQ TABLE  cffe0400 00001000\r
2467  3. SMP TABLE  cffe1400 00001000\r
2468  4. ACPI       cffe2400 0000b400\r
2469  5. SMBIOS     cffed800 00000800\r
2470  6. COREBOOT   cffee000 00008000\r
2471 Searching for fallback/payload\r
2472 Check cmos_layout.bin\r
2473 Check fallback/romstage\r
2474 Check fallback/coreboot_ram\r
2475 Check fallback/payload\r
2476 Got a payload\r
2477 Loading segment from rom address 0xffc44b38\r
2478   code (compression=1)\r
2479   New segment dstaddr 0xe5480 memsize 0x1ab80 srcaddr 0xffc44b70 filesize 0xcde5\r
2480   (cleaned up) New segment addr 0xe5480 size 0x1ab80 offset 0xffc44b70 filesize 0xcde5\r
2481 Loading segment from rom address 0xffc44b54\r
2482   Entry Point 0x00000000\r
2483 Loading Segment: addr: 0x00000000000e5480 memsz: 0x000000000001ab80 filesz: 0x000000000000cde5\r
2484 lb: [0x0000000000200000, 0x0000000000340000)\r
2485 Post relocation: addr: 0x00000000000e5480 memsz: 0x000000000001ab80 filesz: 0x000000000000cde5\r
2486 using LZMA\r
2487 [ 0x000e5480, 00100000, 0x00100000) <- ffc44b70\r
2488 dest 000e5480, end 00100000, bouncebuffer cfd60000\r
2489 Loaded segments\r
2490 Jumping to boot code at fbff6\r
2491 POST: 0xf8\r
2492 entry    = 0x000fbff6\r
2493 lb_start = 0x00200000\r
2494 lb_size  = 0x00140000\r
2495 adjust   = 0xcfca0000\r
2496 buffer   = 0xcfd60000\r
2497      elf_boot_notes = 0x0023bcf0\r
2498 adjusted_boot_notes = 0xcfedbcf0\r
2499 Start bios (version 1.6.3-20120428_002019-oldx86)\r
2500 Find memory size\r
2501 Attempting to find coreboot table\r
2502 Found coreboot table forwarder.\r
2503 Now attempting to find coreboot memory map\r
2504 Add to e820 map: 00000000 00001000 2\r
2505 Add to e820 map: 00001000 0009f000 1\r
2506 Add to e820 map: 000c0000 cff20000 1\r
2507 Add to e820 map: cffe0000 00020000 2\r
2508 Add to e820 map: e0000000 10000000 2\r
2509 Add to e820 map: 00000000 20000000 1\r
2510 Add to e820 map: 00000000 00004000 1\r
2511 Found mainboard ASUS M5A99X-EVO\r
2512 Found CBFS header at 0xffffefe0\r
2513 Add to e820 map: 000a0000 00050000 -1\r
2514 Add to e820 map: 000f0000 00010000 2\r
2515 Ram Size=0xcffe0000 (0x0000000120000000 high)\r
2516 malloc setup\r
2517 Add to e820 map: cffd0000 00010000 2\r
2518 init ivt\r
2519 init bda\r
2520 Add to e820 map: 0009fc00 00000400 2\r
2521 init pic\r
2522 init timer\r
2523 CPU Mhz=800\r
2524 init timer: 01\r
2525 init timer: 02\r
2526 init timer: 03\r
2527 init timer: 04\r
2528 init timer: 05\r
2529 init timer: 06\r
2530 init timer: 07\r
2531 init timer: 08\r
2532 init timer: 09\r
2533 init timer: 10\r
2534 init timer: 11\r
2535 init timer: 12\r
2536 math cp init\r
2537 PCI probe\r
2538 Searching CBFS for prefix etc/extra-pci-roots\r
2539 Found CBFS file cmos_layout.bin\r
2540 Found CBFS file fallback/romstage\r
2541 Found CBFS file fallback/coreboot_ram\r
2542 Found CBFS file fallback/payload\r
2543 Found CBFS file config\r
2544 Found CBFS file \r
2545 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfe70 (detail=0xcffcfee0)\r
2546 PCI device 00:00.0 (vd=1002:5a14 c=0600)\r
2547 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfdd0 (detail=0xcffcfe40)\r
2548 PCI device 00:11.0 (vd=1002:4393 c=0101)\r
2549 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfd30 (detail=0xcffcfda0)\r
2550 PCI device 00:12.0 (vd=1002:4397 c=0c03)\r
2551 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfc90 (detail=0xcffcfd00)\r
2552 PCI device 00:12.2 (vd=1002:4396 c=0c03)\r
2553 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfbf0 (detail=0xcffcfc60)\r
2554 PCI device 00:13.0 (vd=1002:4397 c=0c03)\r
2555 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfb50 (detail=0xcffcfbc0)\r
2556 PCI device 00:13.2 (vd=1002:4396 c=0c03)\r
2557 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfab0 (detail=0xcffcfb20)\r
2558 PCI device 00:14.0 (vd=1002:4385 c=0c05)\r
2559 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcfa10 (detail=0xcffcfa80)\r
2560 PCI device 00:14.1 (vd=1002:439c c=0101)\r
2561 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf970 (detail=0xcffcf9e0)\r
2562 PCI device 00:14.2 (vd=1002:4383 c=0403)\r
2563 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf8d0 (detail=0xcffcf940)\r
2564 PCI device 00:14.3 (vd=1002:439d c=0601)\r
2565 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf830 (detail=0xcffcf8a0)\r
2566 PCI device 00:14.4 (vd=1002:4384 c=0604)\r
2567 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf790 (detail=0xcffcf800)\r
2568 PCI device 00:14.5 (vd=1002:4399 c=0c03)\r
2569 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf6f0 (detail=0xcffcf760)\r
2570 PCI device 00:16.0 (vd=1002:4397 c=0c03)\r
2571 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf650 (detail=0xcffcf6c0)\r
2572 PCI device 00:16.2 (vd=1002:4396 c=0c03)\r
2573 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf5b0 (detail=0xcffcf620)\r
2574 PCI device 00:18.0 (vd=1022:1200 c=0600)\r
2575 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf510 (detail=0xcffcf580)\r
2576 PCI device 00:18.1 (vd=1022:1201 c=0600)\r
2577 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf470 (detail=0xcffcf4e0)\r
2578 PCI device 00:18.2 (vd=1022:1202 c=0600)\r
2579 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf3d0 (detail=0xcffcf440)\r
2580 PCI device 00:18.3 (vd=1022:1203 c=0600)\r
2581 pmm_malloc zone=0x000f03f0 handle=ffffffff size=112 align=10 ret=0xcffcf330 (detail=0xcffcf3a0)\r
2582 PCI device 00:18.4 (vd=1022:1204 c=0600)\r
2583 Found 19 PCI devices (max PCI bus is 01)\r
2584 Searching CBFS for prefix bootorder\r
2585 Found CBFS file cmos_layout.bin\r
2586 Found CBFS file fallback/romstage\r
2587 Found CBFS file fallback/coreboot_ram\r
2588 Found CBFS file fallback/payload\r
2589 Found CBFS file config\r
2590 Found CBFS file \r
2591 Found 6 cpu(s) max supported 6 cpu(s)\r
2592 init bios32\r
2593 [wurm] pmm_setup\r
2594 init PMM\r
2595 [wurm] pnp_setup\r
2596 init PNPBIOS table\r
2597 [wurm] kbd_setup\r
2598 init keyboard\r
2599 [wurm] mouse_setup\r
2600 init mouse\r
2601 [wurm] init_bios_tables\r
2602 Relocating coreboot bios tables\r
2603 pmm_malloc zone=0x000f03ec handle=ffffffff size=48 align=10 ret=0x000fdbc0 (detail=0xcffcf300)\r
2604 Copying PIR from 0xcffe0400 to 0x000fdbc0\r
2605 pmm_malloc zone=0x000f03ec handle=ffffffff size=348 align=10 ret=0x000fda60 (detail=0xcffcf2d0)\r
2606 Copying MPTABLE from 0xcffe1400/cffe1410 to 0x000fda60\r
2607 pmm_malloc zone=0x000f03ec handle=ffffffff size=20 align=10 ret=0x000fda40 (detail=0xcffcf2a0)\r
2608 Copying ACPI RSDP from 0xcffe2400 to 0x000fda40\r
2609 pmm_malloc zone=0x000f03ec handle=ffffffff size=31 align=10 ret=0x000fda20 (detail=0xcffcf270)\r
2610 Copying SMBIOS entry point from 0xcffed800 to 0x000fda20\r
2611 [wurm] vga_setup\r
2612 Scan for VGA option rom\r
2613 Searching CBFS for prefix etc/optionroms-checksum\r
2614 Found CBFS file cmos_layout.bin\r
2615 Found CBFS file fallback/romstage\r
2616 Found CBFS file fallback/coreboot_ram\r
2617 Found CBFS file fallback/payload\r
2618 Found CBFS file config\r
2619 Found CBFS file \r
2620 Searching CBFS for prefix etc/s3-resume-vga-init\r
2621 Found CBFS file cmos_layout.bin\r
2622 Found CBFS file fallback/romstage\r
2623 Found CBFS file fallback/coreboot_ram\r
2624 Found CBFS file fallback/payload\r
2625 Found CBFS file config\r
2626 Found CBFS file \r
2627 Searching CBFS for prefix etc/screen-and-debug\r
2628 Found CBFS file cmos_layout.bin\r
2629 Found CBFS file fallback/romstage\r
2630 Found CBFS file fallback/coreboot_ram\r
2631 Found CBFS file fallback/payload\r
2632 Found CBFS file config\r
2633 Found CBFS file \r
2634 Searching CBFS for prefix vgaroms/\r
2635 Found CBFS file cmos_layout.bin\r
2636 Found CBFS file fallback/romstage\r
2637 Found CBFS file fallback/coreboot_ram\r
2638 Found CBFS file fallback/payload\r
2639 Found CBFS file config\r
2640 Found CBFS file \r
2641 init usb\r
2642 pmm_malloc zone=0x000f03f0 handle=ffffffff size=72 align=10 ret=0xcffcf1f0 (detail=0xcffcf240)\r
2643 EHCI init on dev 00:12.2 (regs=0xd4008420)\r
2644 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffce000 (detail=0xcffcf1c0)\r
2645 /cffce000\ Start thread\r
2646 |cffce000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=4096 align=1000 ret=0xcffdf000 (detail=0xcffcf190)\r
2647 |cffce000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffdefc0 (detail=0xcffcf160)\r
2648 |cffce000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffdef80 (detail=0xcffcf130)\r
2649 |cffce000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffcd000 (detail=0xcffcf100)\r
2650 /cffcd000\ Start thread\r
2651 |cffce000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffcc000 (detail=0xcffcf0d0)\r
2652 /cffcc000\ Start thread\r
2653 |cffce000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffcb000 (detail=0xcffcf0a0)\r
2654 /cffcb000\ Start thread\r
2655 |cffce000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffca000 (detail=0xcffcf070)\r
2656 /cffca000\ Start thread\r
2657 |cffce000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc9000 (detail=0xcffcf040)\r
2658 /cffc9000\ Start thread\r
2659 pmm_malloc zone=0x000f03f0 handle=ffffffff size=72 align=10 ret=0xcffc8fb0 (detail=0xcffcf010)\r
2660 EHCI init on dev 00:13.2 (regs=0xd4008520)\r
2661 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc7000 (detail=0xcffc8f80)\r
2662 /cffc7000\ Start thread\r
2663 |cffc7000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=4096 align=1000 ret=0xcffdd000 (detail=0xcffc8f50)\r
2664 |cffc7000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffdef40 (detail=0xcffc8f20)\r
2665 |cffc7000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffdef00 (detail=0xcffc8ef0)\r
2666 |cffc7000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc6000 (detail=0xcffc8ec0)\r
2667 /cffc6000\ Start thread\r
2668 |cffc7000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc5000 (detail=0xcffc8e90)\r
2669 /cffc5000\ Start thread\r
2670 |cffc7000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc4000 (detail=0xcffc8e60)\r
2671 /cffc4000\ Start thread\r
2672 |cffc7000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc3000 (detail=0xcffc8e30)\r
2673 /cffc3000\ Start thread\r
2674 |cffc7000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc2000 (detail=0xcffc8e00)\r
2675 /cffc2000\ Start thread\r
2676 pmm_malloc zone=0x000f03f0 handle=ffffffff size=24 align=10 ret=0xcffc8db0 (detail=0xcffc8dd0)\r
2677 OHCI init on dev 00:14.5 (regs=0xd4006000)\r
2678 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc1000 (detail=0xcffc8d80)\r
2679 /cffc1000\ Start thread\r
2680 |cffc1000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=256 align=100 ret=0xcffdee00 (detail=0xcffc8d50)\r
2681 |cffc1000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=16 align=10 ret=0xcffdeff0 (detail=0xcffc8d20)\r
2682 pmm_malloc zone=0x000f03f0 handle=ffffffff size=72 align=10 ret=0xcffc8ca0 (detail=0xcffc8cf0)\r
2683 EHCI init on dev 00:16.2 (regs=0xd4008620)\r
2684 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffc0000 (detail=0xcffc8c70)\r
2685 /cffc0000\ Start thread\r
2686 |cffc0000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=4096 align=1000 ret=0xcffdc000 (detail=0xcffc8c40)\r
2687 |cffc0000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffdedc0 (detail=0xcffc8c10)\r
2688 |cffc0000| pmm_malloc zone=0x000f03f4 handle=ffffffff size=48 align=40 ret=0xcffded80 (detail=0xcffc8be0)\r
2689 |cffc0000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffbf000 (detail=0xcffc8bb0)\r
2690 /cffbf000\ Start thread\r
2691 |cffc0000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffbe000 (detail=0xcffc8b80)\r
2692 /cffbe000\ Start thread\r
2693 |cffc0000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffbd000 (detail=0xcffc8b50)\r
2694 /cffbd000\ Start thread\r
2695 |cffc0000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffbc000 (detail=0xcffc8b20)\r
2696 /cffbc000\ Start thread\r
2697 init ps2port\r
2698 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffbb000 (detail=0xcffc8af0)\r
2699 /cffbb000\ Start thread\r
2700 |cffbb000| i8042_flush\r
2701 |cffbb000| i8042_command cmd=1aa\r
2702 |cffbb000| i8042_wait_write\r
2703 |cffbb000| i8042_wait_read\r
2704 |cffbb000| i8042 param=55\r
2705 |cffbb000| i8042_command cmd=1ab\r
2706 |cffbb000| i8042_wait_write\r
2707 |cffbb000| i8042_wait_read\r
2708 |cffbb000| i8042 param=0\r
2709 |cffbb000| Searching CBFS for prefix etc/ps2-keyboard-spinup\r
2710 |cffbb000| Found CBFS file cmos_layout.bin\r
2711 |cffbb000| Found CBFS file fallback/romstage\r
2712 |cffbb000| Found CBFS file fallback/coreboot_ram\r
2713 |cffbb000| Found CBFS file fallback/payload\r
2714 |cffbb000| Found CBFS file config\r
2715 |cffbb000| Found CBFS file \r
2716 |cffbb000| ps2_command aux=0 cmd=2ff\r
2717 |cffbb000| i8042 ctr old=30 new=30\r
2718 |cffbb000| i8042_command cmd=1060\r
2719 |cffbb000| i8042_wait_write\r
2720 |cffbb000| i8042_wait_write\r
2721 init serial\r
2722 Found 2 serial ports\r
2723 init floppy drives\r
2724 init hard drives\r
2725 pmm_malloc zone=0x000f03ec handle=ffffffff size=16 align=10 ret=0x000fda10 (detail=0xcffc8ac0)\r
2726 ATA controller 1 at 20/40/0 (irq 0 dev 88)\r
2727 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffba000 (detail=0xcffc8a90)\r
2728 /cffba000\ Start thread\r
2729 |cffba000| powerup iobase=20 st=50\r
2730 |cffba000| powerup iobase=20 st=50\r
2731 |cffba000| ata_detect ata0-0: sc=55 sn=0 dh=a0\r
2732 |cffba000| powerup iobase=20 st=50\r
2733 |cffba000| powerup iobase=20 st=0\r
2734 |cffba000| ata_detect ata0-1: sc=55 sn=0 dh=b0\r
2735 pmm_free 0xcffba000 (detail=0xcffc8a90)\r
2736 \cffba000/ End thread\r
2737 pmm_malloc zone=0x000f03ec handle=ffffffff size=16 align=10 ret=0x000fda00 (detail=0xcffc8a90)\r
2738 ATA controller 2 at 28/44/0 (irq 0 dev 88)\r
2739 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffba000 (detail=0xcffc8a60)\r
2740 /cffba000\ Start thread\r
2741 |cffba000| powerup iobase=28 st=7f\r
2742 |cffba000| powerup iobase=28 st=7f\r
2743 |cffba000| ata_detect ata1-0: sc=ff sn=ff dh=ff\r
2744 |cffba000| powerup iobase=28 st=7f\r
2745 |cffba000| powerup iobase=28 st=7f\r
2746 |cffba000| ata_detect ata1-1: sc=ff sn=ff dh=ff\r
2747 pmm_free 0xcffba000 (detail=0xcffc8a60)\r
2748 \cffba000/ End thread\r
2749 pmm_malloc zone=0x000f03ec handle=ffffffff size=16 align=10 ret=0x000fd9f0 (detail=0xcffc8a60)\r
2750 ATA controller 3 at 1f0/3f4/0 (irq 14 dev a1)\r
2751 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffba000 (detail=0xcffc8a30)\r
2752 /cffba000\ Start thread\r
2753 |cffba000| powerup iobase=1f0 st=7f\r
2754 |cffba000| powerup iobase=1f0 st=7f\r
2755 |cffba000| ata_detect ata2-0: sc=ff sn=ff dh=ff\r
2756 |cffba000| powerup iobase=1f0 st=7f\r
2757 |cffba000| powerup iobase=1f0 st=7f\r
2758 |cffba000| ata_detect ata2-1: sc=ff sn=ff dh=ff\r
2759 pmm_free 0xcffba000 (detail=0xcffc8a30)\r
2760 \cffba000/ End thread\r
2761 pmm_malloc zone=0x000f03ec handle=ffffffff size=16 align=10 ret=0x000fd9e0 (detail=0xcffc8a30)\r
2762 ATA controller 4 at 170/374/0 (irq 15 dev a1)\r
2763 pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffba000 (detail=0xcffc8a00)\r
2764 /cffba000\ Start thread\r
2765 |cffba000| powerup iobase=170 st=7f\r
2766 |cffba000| powerup iobase=170 st=7f\r
2767 |cffba000| ata_detect ata3-0: sc=ff sn=ff dh=ff\r
2768 |cffba000| powerup iobase=170 st=7f\r
2769 |cffba000| powerup iobase=170 st=7f\r
2770 |cffba000| ata_detect ata3-1: sc=ff sn=ff dh=ff\r
2771 pmm_free 0xcffba000 (detail=0xcffc8a00)\r
2772 \cffba000/ End thread\r
2773 init ahci\r
2774 Searching CBFS for prefix img/\r
2775 Found CBFS file cmos_layout.bin\r
2776 Found CBFS file fallback/romstage\r
2777 Found CBFS file fallback/coreboot_ram\r
2778 Found CBFS file fallback/payload\r
2779 Found CBFS file config\r
2780 Found CBFS file \r
2781 |cffcc000| pmm_free 0xcffcd000 (detail=0xcffcf100)\r
2782 \cffcd000/ End thread\r
2783 |cffcb000| pmm_free 0xcffcc000 (detail=0xcffcf0d0)\r
2784 \cffcc000/ End thread\r
2785 |cffca000| pmm_free 0xcffcb000 (detail=0xcffcf0a0)\r
2786 \cffcb000/ End thread\r
2787 |cffc9000| pmm_free 0xcffca000 (detail=0xcffcf070)\r
2788 \cffca000/ End thread\r
2789 |cffce000| pmm_free 0xcffc9000 (detail=0xcffcf040)\r
2790 \cffc9000/ End thread\r
2791 |cffc5000| pmm_free 0xcffc6000 (detail=0xcffc8ec0)\r
2792 \cffc6000/ End thread\r
2793 |cffc4000| pmm_free 0xcffc5000 (detail=0xcffc8e90)\r
2794 \cffc5000/ End thread\r
2795 |cffc3000| pmm_free 0xcffc4000 (detail=0xcffc8e60)\r
2796 \cffc4000/ End thread\r
2797 |cffc2000| pmm_free 0xcffc3000 (detail=0xcffc8e30)\r
2798 \cffc3000/ End thread\r
2799 |cffc7000| pmm_free 0xcffc2000 (detail=0xcffc8e00)\r
2800 \cffc2000/ End thread\r
2801 |cffbe000| pmm_free 0xcffbf000 (detail=0xcffc8bb0)\r
2802 \cffbf000/ End thread\r
2803 |cffbd000| pmm_free 0xcffbe000 (detail=0xcffc8b80)\r
2804 \cffbe000/ End thread\r
2805 |cffbc000| pmm_free 0xcffbd000 (detail=0xcffc8b50)\r
2806 \cffbd000/ End thread\r
2807 |cffc0000| pmm_free 0xcffbc000 (detail=0xcffc8b20)\r
2808 \cffbc000/ End thread\r
2809 |cffbb000| i8042_command cmd=1060\r
2810 |cffbb000| i8042_wait_write\r
2811 |cffbb000| i8042_wait_write\r
2812 |cffbb000| ps2_sendbyte aux=0 cmd=ff\r
2813 |cffbb000| i8042_kbd_write c=255\r
2814 |cffbb000| i8042_wait_write\r
2815 |cffce000| pmm_free 0xcffdf000 (detail=0xcffcf190)\r
2816 |cffce000| pmm_free 0xcffdefc0 (detail=0xcffcf160)\r
2817 |cffce000| pmm_free 0xcffdef80 (detail=0xcffcf130)\r
2818 |cffce000| pmm_free 0xcffcf1f0 (detail=0xcffcf240)\r
2819 |cffc7000| pmm_free 0xcffce000 (detail=0xcffcf1c0)\r
2820 \cffce000/ End thread\r
2821 |cffc7000| pmm_free 0xcffdd000 (detail=0xcffc8f50)\r
2822 |cffc7000| pmm_free 0xcffdef40 (detail=0xcffc8f20)\r
2823 |cffc7000| pmm_free 0xcffdef00 (detail=0xcffc8ef0)\r
2824 |cffc7000| pmm_free 0xcffc8fb0 (detail=0xcffcf010)\r
2825 |cffc1000| pmm_free 0xcffc7000 (detail=0xcffc8f80)\r
2826 \cffc7000/ End thread\r
2827 |cffc1000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffce000 (detail=0xcffcf240)\r
2828 /cffce000\ Start thread\r
2829 |cffc1000| pmm_free 0xcffce000 (detail=0xcffcf240)\r
2830 \cffce000/ End thread\r
2831 |cffc1000| pmm_malloc zone=0x000f03f0 handle=ffffffff size=4096 align=1000 ret=0xcffce000 (detail=0xcffcf240)\r
2832 /cffce000\ Start thread\r
2833 |cffc1000| pmm_free 0xcffce000 (detail=0xcffcf240)\r
2834 \cffce000/ End thread\r
2835 |cffc1000| pmm_free 0xcffdee00 (detail=0xcffc8d50)\r
2836 |cffc1000| pmm_free 0xcffdeff0 (detail=0xcffc8d20)\r
2837 |cffc0000| pmm_free 0xcffc1000 (detail=0xcffc8d80)\r
2838 \cffc1000/ End thread\r
2839 |cffc0000| pmm_free 0xcffdc000 (detail=0xcffc8c40)\r
2840 |cffc0000| pmm_free 0xcffdedc0 (detail=0xcffc8c10)\r
2841 |cffc0000| pmm_free 0xcffded80 (detail=0xcffc8be0)\r
2842 |cffc0000| pmm_free 0xcffc8ca0 (detail=0xcffc8cf0)\r
2843 |cffbb000| pmm_free 0xcffc0000 (detail=0xcffc8c70)\r
2844 \cffc0000/ End thread\r
2845 |cffbb000| ps2 read fe\r
2846 |cffbb000| Got ps2 nak (status=51)\r
2847 |cffbb000| i8042_command cmd=1060\r
2848 |cffbb000| i8042_wait_write\r
2849 |cffbb000| i8042_wait_write\r
2850 |cffbb000| ps2 command 2ff failed (aux=0)\r
2851 pmm_free 0xcffbb000 (detail=0xcffc8af0)\r
2852 \cffbb000/ End thread\r
2853 All threads complete.\r
2854 [wurm] optionrom_setup\r
2855 Scan for option roms\r
2856 Attempting to init PCI bdf 00:00.0 (vd 1002:5a14)\r
2857 Searching CBFS for prefix pci1002,5a14.rom\r
2858 Found CBFS file cmos_layout.bin\r
2859 Found CBFS file fallback/romstage\r
2860 Found CBFS file fallback/coreboot_ram\r
2861 Found CBFS file fallback/payload\r
2862 Found CBFS file config\r
2863 Found CBFS file \r
2864 Attempting to map option rom on dev 00:00.0\r
2865 Option rom sizing returned 0 0\r
2866 Attempting to init PCI bdf 00:12.0 (vd 1002:4397)\r
2867 Searching CBFS for prefix pci1002,4397.rom\r
2868 Found CBFS file cmos_layout.bin\r
2869 Found CBFS file fallback/romstage\r
2870 Found CBFS file fallback/coreboot_ram\r
2871 Found CBFS file fallback/payload\r
2872 Found CBFS file config\r
2873 Found CBFS file \r
2874 Attempting to map option rom on dev 00:12.0\r
2875 Option rom sizing returned 0 0\r
2876 Attempting to init PCI bdf 00:12.2 (vd 1002:4396)\r
2877 Searching CBFS for prefix pci1002,4396.rom\r
2878 Found CBFS file cmos_layout.bin\r
2879 Found CBFS file fallback/romstage\r
2880 Found CBFS file fallback/coreboot_ram\r
2881 Found CBFS file fallback/payload\r
2882 Found CBFS file config\r
2883 Found CBFS file \r
2884 Attempting to map option rom on dev 00:12.2\r
2885 Option rom sizing returned 0 0\r
2886 Attempting to init PCI bdf 00:13.0 (vd 1002:4397)\r
2887 Searching CBFS for prefix pci1002,4397.rom\r
2888 Found CBFS file cmos_layout.bin\r
2889 Found CBFS file fallback/romstage\r
2890 Found CBFS file fallback/coreboot_ram\r
2891 Found CBFS file fallback/payload\r
2892 Found CBFS file config\r
2893 Found CBFS file \r
2894 Attempting to map option rom on dev 00:13.0\r
2895 Option rom sizing returned 0 0\r
2896 Attempting to init PCI bdf 00:13.2 (vd 1002:4396)\r
2897 Searching CBFS for prefix pci1002,4396.rom\r
2898 Found CBFS file cmos_layout.bin\r
2899 Found CBFS file fallback/romstage\r
2900 Found CBFS file fallback/coreboot_ram\r
2901 Found CBFS file fallback/payload\r
2902 Found CBFS file config\r
2903 Found CBFS file \r
2904 Attempting to map option rom on dev 00:13.2\r
2905 Option rom sizing returned 0 0\r
2906 Attempting to init PCI bdf 00:14.0 (vd 1002:4385)\r
2907 Searching CBFS for prefix pci1002,4385.rom\r
2908 Found CBFS file cmos_layout.bin\r
2909 Found CBFS file fallback/romstage\r
2910 Found CBFS file fallback/coreboot_ram\r
2911 Found CBFS file fallback/payload\r
2912 Found CBFS file config\r
2913 Found CBFS file \r
2914 Attempting to map option rom on dev 00:14.0\r
2915 Option rom sizing returned 0 0\r
2916 Attempting to init PCI bdf 00:14.2 (vd 1002:4383)\r
2917 Searching CBFS for prefix pci1002,4383.rom\r
2918 Found CBFS file cmos_layout.bin\r
2919 Found CBFS file fallback/romstage\r
2920 Found CBFS file fallback/coreboot_ram\r
2921 Found CBFS file fallback/payload\r
2922 Found CBFS file config\r
2923 Found CBFS file \r
2924 Attempting to map option rom on dev 00:14.2\r
2925 Option rom sizing returned 0 0\r
2926 Attempting to init PCI bdf 00:14.3 (vd 1002:439d)\r
2927 Searching CBFS for prefix pci1002,439d.rom\r
2928 Found CBFS file cmos_layout.bin\r
2929 Found CBFS file fallback/romstage\r
2930 Found CBFS file fallback/coreboot_ram\r
2931 Found CBFS file fallback/payload\r
2932 Found CBFS file config\r
2933 Found CBFS file \r
2934 Attempting to map option rom on dev 00:14.3\r
2935 Option rom sizing returned 0 0\r
2936 Attempting to init PCI bdf 00:14.4 (vd 1002:4384)\r
2937 Searching CBFS for prefix pci1002,4384.rom\r
2938 Found CBFS file cmos_layout.bin\r
2939 Found CBFS file fallback/romstage\r
2940 Found CBFS file fallback/coreboot_ram\r
2941 Found CBFS file fallback/payload\r
2942 Found CBFS file config\r
2943 Found CBFS file \r
2944 Attempting to map option rom on dev 00:14.4\r
2945 Skipping non-normal pci device (type=81)\r
2946 Attempting to init PCI bdf 00:14.5 (vd 1002:4399)\r
2947 Searching CBFS for prefix pci1002,4399.rom\r
2948 Found CBFS file cmos_layout.bin\r
2949 Found CBFS file fallback/romstage\r
2950 Found CBFS file fallback/coreboot_ram\r
2951 Found CBFS file fallback/payload\r
2952 Found CBFS file config\r
2953 Found CBFS file \r
2954 Attempting to map option rom on dev 00:14.5\r
2955 Option rom sizing returned 0 0\r
2956 Attempting to init PCI bdf 00:16.0 (vd 1002:4397)\r
2957 Searching CBFS for prefix pci1002,4397.rom\r
2958 Found CBFS file cmos_layout.bin\r
2959 Found CBFS file fallback/romstage\r
2960 Found CBFS file fallback/coreboot_ram\r
2961 Found CBFS file fallback/payload\r
2962 Found CBFS file config\r
2963 Found CBFS file \r
2964 Attempting to map option rom on dev 00:16.0\r
2965 Option rom sizing returned 0 0\r
2966 Attempting to init PCI bdf 00:16.2 (vd 1002:4396)\r
2967 Searching CBFS for prefix pci1002,4396.rom\r
2968 Found CBFS file cmos_layout.bin\r
2969 Found CBFS file fallback/romstage\r
2970 Found CBFS file fallback/coreboot_ram\r
2971 Found CBFS file fallback/payload\r
2972 Found CBFS file config\r
2973 Found CBFS file \r
2974 Attempting to map option rom on dev 00:16.2\r
2975 Option rom sizing returned 0 0\r
2976 Attempting to init PCI bdf 00:18.0 (vd 1022:1200)\r
2977 Searching CBFS for prefix pci1022,1200.rom\r
2978 Found CBFS file cmos_layout.bin\r
2979 Found CBFS file fallback/romstage\r
2980 Found CBFS file fallback/coreboot_ram\r
2981 Found CBFS file fallback/payload\r
2982 Found CBFS file config\r
2983 Found CBFS file \r
2984 Attempting to map option rom on dev 00:18.0\r
2985 Option rom sizing returned 0 0\r
2986 Attempting to init PCI bdf 00:18.1 (vd 1022:1201)\r
2987 Searching CBFS for prefix pci1022,1201.rom\r
2988 Found CBFS file cmos_layout.bin\r
2989 Found CBFS file fallback/romstage\r
2990 Found CBFS file fallback/coreboot_ram\r
2991 Found CBFS file fallback/payload\r
2992 Found CBFS file config\r
2993 Found CBFS file \r
2994 Attempting to map option rom on dev 00:18.1\r
2995 Option rom sizing returned 0 0\r
2996 Attempting to init PCI bdf 00:18.2 (vd 1022:1202)\r
2997 Searching CBFS for prefix pci1022,1202.rom\r
2998 Found CBFS file cmos_layout.bin\r
2999 Found CBFS file fallback/romstage\r
3000 Found CBFS file fallback/coreboot_ram\r
3001 Found CBFS file fallback/payload\r
3002 Found CBFS file config\r
3003 Found CBFS file \r
3004 Attempting to map option rom on dev 00:18.2\r
3005 Option rom sizing returned 0 0\r
3006 Attempting to init PCI bdf 00:18.3 (vd 1022:1203)\r
3007 Searching CBFS for prefix pci1022,1203.rom\r
3008 Found CBFS file cmos_layout.bin\r
3009 Found CBFS file fallback/romstage\r
3010 Found CBFS file fallback/coreboot_ram\r
3011 Found CBFS file fallback/payload\r
3012 Found CBFS file config\r
3013 Found CBFS file \r
3014 Attempting to map option rom on dev 00:18.3\r
3015 Option rom sizing returned 0 0\r
3016 Attempting to init PCI bdf 00:18.4 (vd 1022:1204)\r
3017 Searching CBFS for prefix pci1022,1204.rom\r
3018 Found CBFS file cmos_layout.bin\r
3019 Found CBFS file fallback/romstage\r
3020 Found CBFS file fallback/coreboot_ram\r
3021 Found CBFS file fallback/payload\r
3022 Found CBFS file config\r
3023 Found CBFS file \r
3024 Attempting to map option rom on dev 00:18.4\r
3025 Option rom sizing returned 0 0\r
3026 Searching CBFS for prefix genroms/\r
3027 Found CBFS file cmos_layout.bin\r
3028 Found CBFS file fallback/romstage\r
3029 Found CBFS file fallback/coreboot_ram\r
3030 Found CBFS file fallback/payload\r
3031 Found CBFS file config\r
3032 Found CBFS file \r
3033 [wurm] boot_prep\r
3034 [wurm] bp1\r
3035 enter handle_16:\r
3036    a=00000100  b=00000000  c=00000000  d=00000000 ds=0000 es=0000 ss=0000\r
3037   si=00000000 di=00000000 bp=00000000 sp=00006d68 cs=f000 ip=e984  f=0202\r
3038 Press F12 for boot menu.\r
3039 \r
3040 Searching CBFS for prefix etc/boot-menu-wait\r
3041 Found CBFS file cmos_layout.bin\r
3042 Found CBFS file fallback/romstage\r
3043 Found CBFS file fallback/coreboot_ram\r
3044 Found CBFS file fallback/payload\r
3045 Found CBFS file config\r
3046 Found CBFS file \r
3047 Checking for bootsplash\r
3048 Searching CBFS for prefix bootsplash.jpg\r
3049 Found CBFS file cmos_layout.bin\r
3050 Found CBFS file fallback/romstage\r
3051 Found CBFS file fallback/coreboot_ram\r
3052 Found CBFS file fallback/payload\r
3053 Found CBFS file config\r
3054 Found CBFS file \r
3055 Searching CBFS for prefix bootsplash.bmp\r
3056 Found CBFS file cmos_layout.bin\r
3057 Found CBFS file fallback/romstage\r
3058 Found CBFS file fallback/coreboot_ram\r
3059 Found CBFS file fallback/payload\r
3060 Found CBFS file config\r
3061 Found CBFS file \r
3062 [wurm] bp2\r
3063 [wurm] bp3\r
3064 [wurm] bp4\r
3065 [wurm] bp5\r
3066 [wurm] cdemu_setup\r
3067 [wurm] pmm_finalize\r
3068 finalize PMM\r
3069 [wurm] malloc_finalize\r
3070 malloc finalize\r
3071 Add to e820 map: 0009fc00 00000400 2\r
3072 Add to e820 map: cffd0000 00010000 1\r
3073 Returned 65536 bytes of ZoneHigh\r
3074 [wurm] memmap_finalize\r
3075 e820 map has 7 items:\r
3076   0: 0000000000000000 - 000000000009fc00 = 1 RAM\r
3077   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED\r
3078   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED\r
3079   3: 0000000000100000 - 00000000cffe0000 = 1 RAM\r
3080   4: 00000000cffe0000 - 00000000d0000000 = 2 RESERVED\r
3081   5: 00000000e0000000 - 00000000f0000000 = 2 RESERVED\r
3082   6: 0000000100000000 - 0000000220000000 = 1 RAM\r
3083 [wurm] make_bios_readonly\r
3084 [wurm] startBoot\r
3085 Jump to int19\r
3086 enter handle_19:\r
3087   NULL\r
3088 Booting from Floppy...\r
3089 enter handle_13:\r
3090    a=00000201  b=00000000  c=00000001  d=00000000 ds=0000 es=07c0 ss=0000\r
3091   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be9d  f=0202\r
3092 invalid handle_legacy_disk:841:\r
3093    a=00000201  b=00000000  c=00000001  d=00000000 ds=0000 es=07c0 ss=0000\r
3094   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be9d  f=0202\r
3095 Boot failed: could not read the boot disk\r
3096 \r
3097 enter handle_18:\r
3098   NULL\r
3099 Booting from Hard Disk...\r
3100 enter handle_13:\r
3101    a=00000201  b=00000000  c=00000001  d=00000080 ds=0000 es=07c0 ss=0000\r
3102   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be9d  f=0202\r
3103 invalid handle_legacy_disk:841:\r
3104    a=00000201  b=00000000  c=00000001  d=00000080 ds=0000 es=07c0 ss=0000\r
3105   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be9d  f=0202\r
3106 Boot failed: could not read the boot disk\r
3107 \r
3108 enter handle_18:\r
3109   NULL\r
3110 No bootable device.\r