Try to hard-reboot processor on rerun of post under coreboot.
[seabios.git] / src / pci.h
1 #ifndef __PCI_H
2 #define __PCI_H
3
4 #include "types.h" // u32
5
6 static inline u8 pci_bdf_to_bus(u16 bdf) {
7     return bdf >> 8;
8 }
9 static inline u8 pci_bdf_to_devfn(u16 bdf) {
10     return bdf & 0xff;
11 }
12 static inline u16 pci_bdf_to_busdev(u16 bdf) {
13     return bdf & ~0x07;
14 }
15 static inline u8 pci_bdf_to_dev(u16 bdf) {
16     return (bdf >> 3) & 0x1f;
17 }
18 static inline u8 pci_bdf_to_fn(u16 bdf) {
19     return bdf & 0x07;
20 }
21 static inline u16 pci_to_bdf(int bus, int dev, int fn) {
22     return (bus<<8) | (dev<<3) | fn;
23 }
24 static inline u16 pci_bus_devfn_to_bdf(int bus, u16 devfn) {
25     return (bus << 8) | devfn;
26 }
27
28 static inline u32 pci_vd(u16 vendor, u16 device) {
29     return (device << 16) | vendor;
30 }
31 static inline u16 pci_vd_to_ven(u32 vd) {
32     return vd & 0xffff;
33 }
34 static inline u16 pci_vd_to_dev(u32 vd) {
35     return vd >> 16;
36 }
37
38 void pci_config_writel(u16 bdf, u32 addr, u32 val);
39 void pci_config_writew(u16 bdf, u32 addr, u16 val);
40 void pci_config_writeb(u16 bdf, u32 addr, u8 val);
41 u32 pci_config_readl(u16 bdf, u32 addr);
42 u16 pci_config_readw(u16 bdf, u32 addr);
43 u8 pci_config_readb(u16 bdf, u32 addr);
44 void pci_config_maskw(u16 bdf, u32 addr, u16 off, u16 on);
45
46 int pci_find_vga(void);
47 int pci_find_device(u16 vendid, u16 devid);
48 int pci_find_class(u16 classid);
49
50 int pci_next(int bdf, int *pmax);
51 #define foreachpci(BDF, MAX)                    \
52     for (MAX=0x0100, BDF=pci_next(0, &MAX)      \
53          ; BDF >= 0                             \
54          ; BDF=pci_next(BDF+1, &MAX))
55
56 #define foreachpci_in_bus(BDF, MAX, BUS)                                \
57     for (MAX = pci_bus_devfn_to_bdf(BUS, 0) + 0x0100,                   \
58          BDF = pci_next(pci_bus_devfn_to_bdf(BUS, 0), &MAX)             \
59          ; BDF >= 0 && BDF < pci_bus_devfn_to_bdf(BUS, 0) + 0x0100      \
60          ; MAX = pci_bus_devfn_to_bdf(BUS, 0) + 0x0100,                 \
61            BDF = pci_next(BDF + 1, &MAX))
62
63 #define PCI_ANY_ID      (~0)
64 struct pci_device_id {
65     u32 vendid;
66     u32 devid;
67     u32 class;
68     u32 class_mask;
69     void (*func)(u16 bdf, void *arg);
70 };
71
72 #define PCI_DEVICE(vendor_id, device_id, init_func)     \
73     {                                                   \
74         .vendid = (vendor_id),                          \
75         .devid = (device_id),                           \
76         .class = PCI_ANY_ID,                            \
77         .class_mask = 0,                                \
78         .func = (init_func)                             \
79     }
80
81 #define PCI_DEVICE_CLASS(vendor_id, device_id, class_code, init_func)   \
82     {                                                                   \
83         .vendid = (vendor_id),                                          \
84         .devid = (device_id),                                           \
85         .class = (class_code),                                          \
86         .class_mask = ~0,                                               \
87         .func = (init_func)                                             \
88     }
89
90 #define PCI_DEVICE_END                          \
91     {                                           \
92         .vendid = 0,                            \
93     }
94
95 int pci_init_device(const struct pci_device_id *table, u16 bdf, void *arg);
96 int pci_find_init_device(const struct pci_device_id *ids, void *arg);
97 void pci_reboot(void);
98
99 // pirtable.c
100 void create_pirtable(void);
101
102
103 /****************************************************************
104  * PIR table
105  ****************************************************************/
106
107 extern u16 PirOffset;
108
109 struct link_info {
110     u8 link;
111     u16 bitmap;
112 } PACKED;
113
114 struct pir_slot {
115     u8 bus;
116     u8 dev;
117     struct link_info links[4];
118     u8 slot_nr;
119     u8 reserved;
120 } PACKED;
121
122 struct pir_header {
123     u32 signature;
124     u16 version;
125     u16 size;
126     u8 router_bus;
127     u8 router_devfunc;
128     u16 exclusive_irqs;
129     u32 compatible_devid;
130     u32 miniport_data;
131     u8 reserved[11];
132     u8 checksum;
133     struct pir_slot slots[0];
134 } PACKED;
135
136 #define PIR_SIGNATURE 0x52495024 // $PIR
137
138
139 #endif