Add PMM stubs.
[seabios.git] / src / config.h
1 #ifndef __CONFIG_H
2 #define __CONFIG_H
3
4 // Configuration definitions.
5
6 //#define CONFIG_APPNAME  "QEMU"
7 //#define CONFIG_CPUNAME8 "QEMUCPU "
8 //#define CONFIG_APPNAME6 "QEMU  "
9 //#define CONFIG_APPNAME4 "QEMU"
10 #define CONFIG_APPNAME  "Bochs"
11 #define CONFIG_CPUNAME8 "BOCHSCPU"
12 #define CONFIG_APPNAME6 "BOCHS "
13 #define CONFIG_APPNAME4 "BXPC"
14
15 // Configure for use with KVM.
16 #define CONFIG_KVM 0
17 // Configure as a coreboot payload.
18 #define CONFIG_COREBOOT 0
19
20 // Control how verbose debug output is.
21 #define CONFIG_DEBUG_LEVEL 1
22
23 // Send debugging information to serial port
24 #define CONFIG_DEBUG_SERIAL 0
25
26 // Support for int13 floppy drive access
27 #define CONFIG_FLOPPY_SUPPORT 1
28 // Support for IDE disk code
29 #define CONFIG_ATA 1
30 // Use 32bit PIO accesses on ATA (minor optimization on PCI transfers)
31 #define CONFIG_ATA_PIO32 0
32 // Support for booting from a CD
33 #define CONFIG_CDROM_BOOT 1
34 // Support for emulating a boot CD as a floppy/harddrive
35 #define CONFIG_CDROM_EMU 1
36 // Support int 1a/b1 PCI BIOS calls
37 #define CONFIG_PCIBIOS 1
38 // Support int 15/53 APM BIOS calls
39 #define CONFIG_APMBIOS 1
40 // Support PnP BIOS entry point.
41 #define CONFIG_PNPBIOS 1
42 // Support Post Memory Manager (PMM) entry point.
43 #define CONFIG_PMM 0
44 // Support int 19/18 system bootup support
45 #define CONFIG_BOOT 1
46 // Support an interactive boot menu at end of post.
47 #define CONFIG_BOOTMENU 1
48 // Amount of time (in ms) to wait at menu before selecting normal boot.
49 #define CONFIG_BOOTMENU_WAIT 2500
50 // Support int 14 serial port calls
51 #define CONFIG_SERIAL 1
52 // Support int 17 parallel port calls
53 #define CONFIG_LPT 1
54 // Support int 16 keyboard calls
55 #define CONFIG_KEYBOARD 1
56 // Support calling int155f on each keyboard event
57 #define CONFIG_KBD_CALL_INT15_4F 1
58 // Disable A20 on 16bit boot
59 #define CONFIG_DISABLE_A20 0
60 // Support for int15c2 mouse calls
61 #define CONFIG_PS2_MOUSE 1
62 // If the target machine has multiple independent root buses, the
63 // extra buses may be specified here.
64 #define CONFIG_PCI_ROOT1 0x00
65 #define CONFIG_PCI_ROOT2 0x00
66 // Support searching coreboot flash format.
67 #define CONFIG_COREBOOT_FLASH 0
68 // Support the lzma decompression algorighm.
69 #define CONFIG_LZMA 1
70 // Support finding and running option roms during post.
71 #define CONFIG_OPTIONROMS 1
72 // Set if option roms are already copied to 0xc0000-0xf0000
73 #define CONFIG_OPTIONROMS_DEPLOYED 1
74 // When option roms are not pre-deployed, SeaBIOS can copy an optionrom
75 // from flash for up to 2 devices.
76 #define OPTIONROM_VENDEV_1 0x00000000
77 #define OPTIONROM_MEM_1 0x00000000
78 #define OPTIONROM_VENDEV_2 0x00000000
79 #define OPTIONROM_MEM_2 0x00000000
80
81 // Support generation of a PIR table in 0xf000 segment (for emulators)
82 #define CONFIG_PIRTABLE 1
83 // Support generation of MPTable (for emulators)
84 #define CONFIG_MPTABLE 1
85 // Support generation of SM BIOS tables (for emulators)
86 #define CONFIG_SMBIOS 1
87 // Support finding a UUID (for smbios) via "magic" outl sequence.
88 #define CONFIG_UUID_BACKDOOR 1
89 // Support generation of ACPI tables (for emulators)
90 #define CONFIG_ACPI 1
91 // Support bios callbacks specific to via vgabios.
92 #define CONFIG_VGAHOOKS 0
93 // Support S3 resume handler.
94 #define CONFIG_S3_RESUME 1
95 // Run the vga rom during S3 resume.
96 #define CONFIG_S3_RESUME_VGA_INIT 0
97 // define it if the (emulated) hardware supports SMM mode
98 #define CONFIG_USE_SMM 1
99 // Maximum number of map entries in the e820 map
100 #define CONFIG_MAX_E820 32
101 // Space to reserve in f-segment for run-time built bios tables.
102 #define CONFIG_MAX_BIOSTABLE 2048
103 // Space to reserve in high-memory for tables
104 #define CONFIG_MAX_HIGHTABLE (64*1024)
105
106 #define CONFIG_MAX_ATA_INTERFACES 4
107 #define CONFIG_MAX_ATA_DEVICES  (CONFIG_MAX_ATA_INTERFACES*2)
108
109 #define CONFIG_MODEL_ID      0xFC
110 #define CONFIG_SUBMODEL_ID   0x00
111 #define CONFIG_BIOS_REVISION 0x01
112
113 // Various memory addresses used by the code.
114 #define BUILD_STACK_ADDR          0x7c00
115 #define BUILD_S3RESUME_STACK_ADDR 0x1000
116 #define BUILD_AP_BOOT_ADDR        0x10000
117 #define BUILD_ROM_START           0xc0000
118 #define BUILD_BIOS_ADDR           0xf0000
119 #define BUILD_BIOS_SIZE           0x10000
120 // 32KB for shadow ram copying (works around emulator deficiencies)
121 #define BUILD_BIOS_TMP_ADDR       0x30000
122
123 #define BUILD_APIC_ADDR           0xfee00000
124 #define BUILD_IOAPIC_ADDR         0xfec00000
125
126 #define BUILD_SMM_INIT_ADDR       0x38000
127 #define BUILD_SMM_ADDR            0xa8000
128 #define BUILD_SMM_SIZE            0x8000
129
130 // Important real-mode segments
131 #define SEG_IVT      0x0000
132 #define SEG_BDA      0x0040
133 #define SEG_BIOS     0xf000
134
135 // Segment definitions in protected mode (see rombios32_gdt in misc.c)
136 #define SEG32_MODE32_CS    (1 << 3)
137 #define SEG32_MODE32_DS    (2 << 3)
138 #define SEG32_MODE16_CS    (3 << 3)
139 #define SEG32_MODE16_DS    (4 << 3)
140 #define SEG32_MODE16BIG_CS (5 << 3)
141 #define SEG32_MODE16BIG_DS (6 << 3)
142
143 // Debugging levels.  If non-zero and CONFIG_DEBUG_LEVEL is greater
144 // than the specified value, then the corresponding irq handler will
145 // report every enter event.
146 #define DEBUG_ISR_02 1
147 #define DEBUG_HDL_05 1
148 #define DEBUG_ISR_08 20
149 #define DEBUG_ISR_09 9
150 #define DEBUG_ISR_0e 9
151 #define DEBUG_HDL_10 20
152 #define DEBUG_HDL_11 1
153 #define DEBUG_HDL_12 1
154 #define DEBUG_HDL_13 10
155 #define DEBUG_HDL_14 1
156 #define DEBUG_HDL_15 9
157 #define DEBUG_HDL_16 9
158 #define DEBUG_HDL_17 1
159 #define DEBUG_HDL_18 1
160 #define DEBUG_HDL_19 1
161 #define DEBUG_HDL_1a 9
162 #define DEBUG_HDL_40 1
163 #define DEBUG_ISR_70 9
164 #define DEBUG_ISR_74 9
165 #define DEBUG_ISR_75 1
166 #define DEBUG_ISR_76 10
167 #define DEBUG_ISR_hwpic1 5
168 #define DEBUG_ISR_hwpic2 5
169 #define DEBUG_HDL_pnp 1
170 #define DEBUG_HDL_pmm 1
171
172 #endif // config.h