Remove CONFIG_KVM compile option.
[seabios.git] / src / config.h
1 #ifndef __CONFIG_H
2 #define __CONFIG_H
3
4 // Configuration definitions.
5
6 //#define CONFIG_APPNAME  "QEMU"
7 //#define CONFIG_CPUNAME8 "QEMUCPU "
8 //#define CONFIG_APPNAME6 "QEMU  "
9 //#define CONFIG_APPNAME4 "QEMU"
10 #define CONFIG_APPNAME  "Bochs"
11 #define CONFIG_CPUNAME8 "BOCHSCPU"
12 #define CONFIG_APPNAME6 "BOCHS "
13 #define CONFIG_APPNAME4 "BXPC"
14
15 // Configure as a coreboot payload.
16 #define CONFIG_COREBOOT 0
17
18 // Control how verbose debug output is.
19 #define CONFIG_DEBUG_LEVEL 1
20 // Send debugging information to serial port
21 #define CONFIG_DEBUG_SERIAL 0
22 // Screen writes are also sent to debug ports.
23 #define CONFIG_SCREEN_AND_DEBUG 1
24
25 // Support int13 disk/floppy drive functions
26 #define CONFIG_DRIVES 1
27 // Support floppy drive access
28 #define CONFIG_FLOPPY 1
29 // Support USB devices
30 #define CONFIG_USB 1
31 // Support USB UHCI controllers
32 #define CONFIG_USB_UHCI 1
33 // Support USB keyboards
34 #define CONFIG_USB_KEYBOARD 1
35 // Support for IDE disk code
36 #define CONFIG_ATA 1
37 // Use 32bit PIO accesses on ATA (minor optimization on PCI transfers)
38 #define CONFIG_ATA_PIO32 0
39 // Support for booting from a CD
40 #define CONFIG_CDROM_BOOT 1
41 // Support for emulating a boot CD as a floppy/harddrive
42 #define CONFIG_CDROM_EMU 1
43 // Support int 1a/b1 PCI BIOS calls
44 #define CONFIG_PCIBIOS 1
45 // Support int 15/53 APM BIOS calls
46 #define CONFIG_APMBIOS 1
47 // Support PnP BIOS entry point.
48 #define CONFIG_PNPBIOS 1
49 // Support Post Memory Manager (PMM) entry point.
50 #define CONFIG_PMM 1
51 // Support int 19/18 system bootup support
52 #define CONFIG_BOOT 1
53 // Support an interactive boot menu at end of post.
54 #define CONFIG_BOOTMENU 1
55 // Amount of time (in ms) to wait at menu before selecting normal boot.
56 #define CONFIG_BOOTMENU_WAIT 2500
57 // Support int 14 serial port calls
58 #define CONFIG_SERIAL 1
59 // Support int 17 parallel port calls
60 #define CONFIG_LPT 1
61 // Support int 16 keyboard calls
62 #define CONFIG_KEYBOARD 1
63 // Support calling int155f on each keyboard event
64 #define CONFIG_KBD_CALL_INT15_4F 1
65 // Disable A20 on 16bit boot
66 #define CONFIG_DISABLE_A20 0
67 // Support for int15c2 mouse calls
68 #define CONFIG_PS2_MOUSE 1
69 // If the target machine has multiple independent root buses, the
70 // extra buses may be specified here.
71 #define CONFIG_PCI_ROOT1 0x00
72 #define CONFIG_PCI_ROOT2 0x00
73 // Support searching coreboot flash format.
74 #define CONFIG_COREBOOT_FLASH 0
75 // Support floppy images in the coreboot flash.
76 #define CONFIG_FLASH_FLOPPY 1
77 // Support the lzma decompression algorighm.
78 #define CONFIG_LZMA 1
79 // Support finding and running option roms during post.
80 #define CONFIG_OPTIONROMS 1
81 // Set if option roms are already copied to 0xc0000-0xf0000
82 #define CONFIG_OPTIONROMS_DEPLOYED 1
83 // When option roms are not pre-deployed, SeaBIOS can copy an optionrom
84 // from flash for up to 2 devices.
85 #define OPTIONROM_VENDEV_1 0x00000000
86 #define OPTIONROM_MEM_1 0x00000000
87 #define OPTIONROM_VENDEV_2 0x00000000
88 #define OPTIONROM_MEM_2 0x00000000
89
90 // Support generation of a PIR table in 0xf000 segment (for emulators)
91 #define CONFIG_PIRTABLE 1
92 // Support generation of MPTable (for emulators)
93 #define CONFIG_MPTABLE 1
94 // Support generation of SM BIOS tables (for emulators)
95 #define CONFIG_SMBIOS 1
96 // Support finding a UUID (for smbios) via "magic" outl sequence.
97 #define CONFIG_UUID_BACKDOOR 1
98 // Support generation of ACPI tables (for emulators)
99 #define CONFIG_ACPI 1
100 // Support bios callbacks specific to via vgabios.
101 #define CONFIG_VGAHOOKS 0
102 // Support S3 resume handler.
103 #define CONFIG_S3_RESUME 1
104 // Run the vga rom during S3 resume.
105 #define CONFIG_S3_RESUME_VGA_INIT 0
106 // define it if the (emulated) hardware supports SMM mode
107 #define CONFIG_USE_SMM 1
108 // Maximum number of map entries in the e820 map
109 #define CONFIG_MAX_E820 32
110 // Space to reserve in f-segment for run-time built bios tables.
111 #define CONFIG_MAX_BIOSTABLE 2048
112 // Space to reserve in high-memory for tables
113 #define CONFIG_MAX_HIGHTABLE (64*1024)
114
115 // Maximum number of ATA controllers to support
116 #define CONFIG_MAX_ATA_INTERFACES 4
117 // Maximum number of internal drives supported
118 #define CONFIG_MAX_DRIVES 8
119 // Largest supported externaly facing drive id
120 #define CONFIG_MAX_EXTDRIVE 16
121
122 #define CONFIG_MODEL_ID      0xFC
123 #define CONFIG_SUBMODEL_ID   0x00
124 #define CONFIG_BIOS_REVISION 0x01
125
126 // Various memory addresses used by the code.
127 #define BUILD_STACK_ADDR          0x7c00
128 #define BUILD_S3RESUME_STACK_ADDR 0x1000
129 #define BUILD_AP_BOOT_ADDR        0x10000
130 #define BUILD_EBDA_MINIMUM        0x90000
131 #define BUILD_LOWRAM_END          0xa0000
132 #define BUILD_ROM_START           0xc0000
133 #define BUILD_BIOS_ADDR           0xf0000
134 #define BUILD_BIOS_SIZE           0x10000
135 // 32KB for shadow ram copying (works around emulator deficiencies)
136 #define BUILD_BIOS_TMP_ADDR       0x30000
137
138 #define BUILD_APIC_ADDR           0xfee00000
139 #define BUILD_IOAPIC_ADDR         0xfec00000
140
141 #define BUILD_SMM_INIT_ADDR       0x38000
142 #define BUILD_SMM_ADDR            0xa8000
143 #define BUILD_SMM_SIZE            0x8000
144
145 // Important real-mode segments
146 #define SEG_IVT      0x0000
147 #define SEG_BDA      0x0040
148 #define SEG_BIOS     0xf000
149
150 // Segment definitions in protected mode (see rombios32_gdt in misc.c)
151 #define SEG32_MODE32_CS    (1 << 3)
152 #define SEG32_MODE32_DS    (2 << 3)
153 #define SEG32_MODE16_CS    (3 << 3)
154 #define SEG32_MODE16_DS    (4 << 3)
155 #define SEG32_MODE16BIG_CS (5 << 3)
156 #define SEG32_MODE16BIG_DS (6 << 3)
157
158 // Debugging levels.  If non-zero and CONFIG_DEBUG_LEVEL is greater
159 // than the specified value, then the corresponding irq handler will
160 // report every enter event.
161 #define DEBUG_ISR_02 1
162 #define DEBUG_HDL_05 1
163 #define DEBUG_ISR_08 20
164 #define DEBUG_ISR_09 9
165 #define DEBUG_ISR_0e 9
166 #define DEBUG_HDL_10 20
167 #define DEBUG_HDL_11 1
168 #define DEBUG_HDL_12 1
169 #define DEBUG_HDL_13 10
170 #define DEBUG_HDL_14 1
171 #define DEBUG_HDL_15 9
172 #define DEBUG_HDL_16 9
173 #define DEBUG_HDL_17 1
174 #define DEBUG_HDL_18 1
175 #define DEBUG_HDL_19 1
176 #define DEBUG_HDL_1a 9
177 #define DEBUG_HDL_40 1
178 #define DEBUG_ISR_70 9
179 #define DEBUG_ISR_74 9
180 #define DEBUG_ISR_75 1
181 #define DEBUG_ISR_76 10
182 #define DEBUG_ISR_hwpic1 5
183 #define DEBUG_ISR_hwpic2 5
184 #define DEBUG_HDL_pnp 1
185 #define DEBUG_HDL_pmm 1
186
187 #endif // config.h