72c7d71217aee031e0ee36fa961d289da4983d45
[seabios.git] / src / config.h
1 #ifndef __CONFIG_H
2 #define __CONFIG_H
3
4 // Configuration definitions.
5
6 //#define CONFIG_APPNAME  "QEMU"
7 //#define CONFIG_CPUNAME8 "QEMUCPU "
8 //#define CONFIG_APPNAME6 "QEMU  "
9 //#define CONFIG_APPNAME4 "QEMU"
10 #define CONFIG_APPNAME  "Bochs"
11 #define CONFIG_CPUNAME8 "BOCHSCPU"
12 #define CONFIG_APPNAME6 "BOCHS "
13 #define CONFIG_APPNAME4 "BXPC"
14
15 // Configure for use with KVM.
16 #define CONFIG_KVM 0
17 // Configure as a coreboot payload.
18 #define CONFIG_COREBOOT 0
19
20 // Control how verbose debug output is.
21 #define CONFIG_DEBUG_LEVEL 1
22 // Send debugging information to serial port
23 #define CONFIG_DEBUG_SERIAL 0
24 // Screen writes are also sent to debug ports.
25 #define CONFIG_SCREEN_AND_DEBUG 1
26
27 // Support int13 disk/floppy drive functions
28 #define CONFIG_DRIVES 1
29 // Support floppy drive access
30 #define CONFIG_FLOPPY 1
31 // Support for IDE disk code
32 #define CONFIG_ATA 1
33 // Use 32bit PIO accesses on ATA (minor optimization on PCI transfers)
34 #define CONFIG_ATA_PIO32 0
35 // Support for booting from a CD
36 #define CONFIG_CDROM_BOOT 1
37 // Support for emulating a boot CD as a floppy/harddrive
38 #define CONFIG_CDROM_EMU 1
39 // Support int 1a/b1 PCI BIOS calls
40 #define CONFIG_PCIBIOS 1
41 // Support int 15/53 APM BIOS calls
42 #define CONFIG_APMBIOS 1
43 // Support PnP BIOS entry point.
44 #define CONFIG_PNPBIOS 1
45 // Support Post Memory Manager (PMM) entry point.
46 #define CONFIG_PMM 1
47 // Support int 19/18 system bootup support
48 #define CONFIG_BOOT 1
49 // Support an interactive boot menu at end of post.
50 #define CONFIG_BOOTMENU 1
51 // Amount of time (in ms) to wait at menu before selecting normal boot.
52 #define CONFIG_BOOTMENU_WAIT 2500
53 // Support int 14 serial port calls
54 #define CONFIG_SERIAL 1
55 // Support int 17 parallel port calls
56 #define CONFIG_LPT 1
57 // Support int 16 keyboard calls
58 #define CONFIG_KEYBOARD 1
59 // Support calling int155f on each keyboard event
60 #define CONFIG_KBD_CALL_INT15_4F 1
61 // Disable A20 on 16bit boot
62 #define CONFIG_DISABLE_A20 0
63 // Support for int15c2 mouse calls
64 #define CONFIG_PS2_MOUSE 1
65 // If the target machine has multiple independent root buses, the
66 // extra buses may be specified here.
67 #define CONFIG_PCI_ROOT1 0x00
68 #define CONFIG_PCI_ROOT2 0x00
69 // Support searching coreboot flash format.
70 #define CONFIG_COREBOOT_FLASH 0
71 // Support the lzma decompression algorighm.
72 #define CONFIG_LZMA 1
73 // Support finding and running option roms during post.
74 #define CONFIG_OPTIONROMS 1
75 // Set if option roms are already copied to 0xc0000-0xf0000
76 #define CONFIG_OPTIONROMS_DEPLOYED 1
77 // When option roms are not pre-deployed, SeaBIOS can copy an optionrom
78 // from flash for up to 2 devices.
79 #define OPTIONROM_VENDEV_1 0x00000000
80 #define OPTIONROM_MEM_1 0x00000000
81 #define OPTIONROM_VENDEV_2 0x00000000
82 #define OPTIONROM_MEM_2 0x00000000
83
84 // Support generation of a PIR table in 0xf000 segment (for emulators)
85 #define CONFIG_PIRTABLE 1
86 // Support generation of MPTable (for emulators)
87 #define CONFIG_MPTABLE 1
88 // Support generation of SM BIOS tables (for emulators)
89 #define CONFIG_SMBIOS 1
90 // Support finding a UUID (for smbios) via "magic" outl sequence.
91 #define CONFIG_UUID_BACKDOOR 1
92 // Support generation of ACPI tables (for emulators)
93 #define CONFIG_ACPI 1
94 // Support bios callbacks specific to via vgabios.
95 #define CONFIG_VGAHOOKS 0
96 // Support S3 resume handler.
97 #define CONFIG_S3_RESUME 1
98 // Run the vga rom during S3 resume.
99 #define CONFIG_S3_RESUME_VGA_INIT 0
100 // define it if the (emulated) hardware supports SMM mode
101 #define CONFIG_USE_SMM 1
102 // Maximum number of map entries in the e820 map
103 #define CONFIG_MAX_E820 32
104 // Space to reserve in f-segment for run-time built bios tables.
105 #define CONFIG_MAX_BIOSTABLE 2048
106 // Space to reserve in high-memory for tables
107 #define CONFIG_MAX_HIGHTABLE (64*1024)
108
109 // Maximum number of ATA controllers to support
110 #define CONFIG_MAX_ATA_INTERFACES 4
111 // Maximum number of internal drives supported
112 #define CONFIG_MAX_DRIVES 8
113 // Largest supported externaly facing drive id
114 #define CONFIG_MAX_EXTDRIVE 16
115
116 #define CONFIG_MODEL_ID      0xFC
117 #define CONFIG_SUBMODEL_ID   0x00
118 #define CONFIG_BIOS_REVISION 0x01
119
120 // Various memory addresses used by the code.
121 #define BUILD_STACK_ADDR          0x7c00
122 #define BUILD_S3RESUME_STACK_ADDR 0x1000
123 #define BUILD_AP_BOOT_ADDR        0x10000
124 #define BUILD_ROM_START           0xc0000
125 #define BUILD_BIOS_ADDR           0xf0000
126 #define BUILD_BIOS_SIZE           0x10000
127 // 32KB for shadow ram copying (works around emulator deficiencies)
128 #define BUILD_BIOS_TMP_ADDR       0x30000
129
130 #define BUILD_APIC_ADDR           0xfee00000
131 #define BUILD_IOAPIC_ADDR         0xfec00000
132
133 #define BUILD_SMM_INIT_ADDR       0x38000
134 #define BUILD_SMM_ADDR            0xa8000
135 #define BUILD_SMM_SIZE            0x8000
136
137 // Important real-mode segments
138 #define SEG_IVT      0x0000
139 #define SEG_BDA      0x0040
140 #define SEG_BIOS     0xf000
141
142 // Segment definitions in protected mode (see rombios32_gdt in misc.c)
143 #define SEG32_MODE32_CS    (1 << 3)
144 #define SEG32_MODE32_DS    (2 << 3)
145 #define SEG32_MODE16_CS    (3 << 3)
146 #define SEG32_MODE16_DS    (4 << 3)
147 #define SEG32_MODE16BIG_CS (5 << 3)
148 #define SEG32_MODE16BIG_DS (6 << 3)
149
150 // Debugging levels.  If non-zero and CONFIG_DEBUG_LEVEL is greater
151 // than the specified value, then the corresponding irq handler will
152 // report every enter event.
153 #define DEBUG_ISR_02 1
154 #define DEBUG_HDL_05 1
155 #define DEBUG_ISR_08 20
156 #define DEBUG_ISR_09 9
157 #define DEBUG_ISR_0e 9
158 #define DEBUG_HDL_10 20
159 #define DEBUG_HDL_11 1
160 #define DEBUG_HDL_12 1
161 #define DEBUG_HDL_13 10
162 #define DEBUG_HDL_14 1
163 #define DEBUG_HDL_15 9
164 #define DEBUG_HDL_16 9
165 #define DEBUG_HDL_17 1
166 #define DEBUG_HDL_18 1
167 #define DEBUG_HDL_19 1
168 #define DEBUG_HDL_1a 9
169 #define DEBUG_HDL_40 1
170 #define DEBUG_ISR_70 9
171 #define DEBUG_ISR_74 9
172 #define DEBUG_ISR_75 1
173 #define DEBUG_ISR_76 10
174 #define DEBUG_ISR_hwpic1 5
175 #define DEBUG_ISR_hwpic2 5
176 #define DEBUG_HDL_pnp 1
177 #define DEBUG_HDL_pmm 1
178
179 #endif // config.h