0ff1b63d71e8f286ac425183a33620b70487f7be
[seabios.git] / src / acpi.c
1 // Support for generating ACPI tables (on emulators)
2 //
3 // Copyright (C) 2008-2010  Kevin O'Connor <kevin@koconnor.net>
4 // Copyright (C) 2006 Fabrice Bellard
5 //
6 // This file may be distributed under the terms of the GNU LGPLv3 license.
7
8 #include "acpi.h" // struct rsdp_descriptor
9 #include "util.h" // memcpy
10 #include "pci.h" // pci_find_init_device
11 #include "biosvar.h" // GET_EBDA
12 #include "pci_ids.h" // PCI_VENDOR_ID_INTEL
13 #include "pci_regs.h" // PCI_INTERRUPT_LINE
14 #include "paravirt.h"
15
16 /****************************************************/
17 /* ACPI tables init */
18
19 /* Table structure from Linux kernel (the ACPI tables are under the
20    BSD license) */
21
22 struct acpi_table_header         /* ACPI common table header */
23 {
24     ACPI_TABLE_HEADER_DEF
25 } PACKED;
26
27 /*
28  * ACPI 1.0 Root System Description Table (RSDT)
29  */
30 #define RSDT_SIGNATURE 0x54445352 // RSDT
31 struct rsdt_descriptor_rev1
32 {
33     ACPI_TABLE_HEADER_DEF       /* ACPI common table header */
34     u32 table_offset_entry[0];  /* Array of pointers to other */
35     /* ACPI tables */
36 } PACKED;
37
38 /*
39  * ACPI 1.0 Firmware ACPI Control Structure (FACS)
40  */
41 #define FACS_SIGNATURE 0x53434146 // FACS
42 struct facs_descriptor_rev1
43 {
44     u32 signature;           /* ACPI Signature */
45     u32 length;                 /* Length of structure, in bytes */
46     u32 hardware_signature;     /* Hardware configuration signature */
47     u32 firmware_waking_vector; /* ACPI OS waking vector */
48     u32 global_lock;            /* Global Lock */
49     u32 S4bios_f        : 1;    /* Indicates if S4BIOS support is present */
50     u32 reserved1       : 31;   /* Must be 0 */
51     u8  resverved3 [40];        /* Reserved - must be zero */
52 } PACKED;
53
54
55 /*
56  * Differentiated System Description Table (DSDT)
57  */
58 #define DSDT_SIGNATURE 0x54445344 // DSDT
59
60 /*
61  * MADT values and structures
62  */
63
64 /* Values for MADT PCATCompat */
65
66 #define DUAL_PIC                0
67 #define MULTIPLE_APIC           1
68
69
70 /* Master MADT */
71
72 #define APIC_SIGNATURE 0x43495041 // APIC
73 struct multiple_apic_table
74 {
75     ACPI_TABLE_HEADER_DEF     /* ACPI common table header */
76     u32 local_apic_address;     /* Physical address of local APIC */
77 #if 0
78     u32 PCATcompat      : 1;    /* A one indicates system also has dual 8259s */
79     u32 reserved1       : 31;
80 #else
81     u32 flags;
82 #endif
83 } PACKED;
84
85
86 /* Values for Type in APIC sub-headers */
87
88 #define APIC_PROCESSOR          0
89 #define APIC_IO                 1
90 #define APIC_XRUPT_OVERRIDE     2
91 #define APIC_NMI                3
92 #define APIC_LOCAL_NMI          4
93 #define APIC_ADDRESS_OVERRIDE   5
94 #define APIC_IO_SAPIC           6
95 #define APIC_LOCAL_SAPIC        7
96 #define APIC_XRUPT_SOURCE       8
97 #define APIC_RESERVED           9           /* 9 and greater are reserved */
98
99 /*
100  * MADT sub-structures (Follow MULTIPLE_APIC_DESCRIPTION_TABLE)
101  */
102 #define ACPI_SUB_HEADER_DEF   /* Common ACPI sub-structure header */\
103     u8  type;                               \
104     u8  length;
105
106 /* Sub-structures for MADT */
107
108 struct madt_processor_apic
109 {
110     ACPI_SUB_HEADER_DEF
111     u8  processor_id;           /* ACPI processor id */
112     u8  local_apic_id;          /* Processor's local APIC id */
113 #if 0
114     u32 processor_enabled: 1;   /* Processor is usable if set */
115     u32 reserved2       : 31;   /* Reserved, must be zero */
116 #else
117     u32 flags;
118 #endif
119 } PACKED;
120
121 struct madt_io_apic
122 {
123     ACPI_SUB_HEADER_DEF
124     u8  io_apic_id;             /* I/O APIC ID */
125     u8  reserved;               /* Reserved - must be zero */
126     u32 address;                /* APIC physical address */
127     u32 interrupt;              /* Global system interrupt where INTI
128                                  * lines start */
129 } PACKED;
130
131 /* IRQs 5,9,10,11 */
132 #define PCI_ISA_IRQ_MASK    0x0e20
133
134 struct madt_intsrcovr {
135     ACPI_SUB_HEADER_DEF
136     u8  bus;
137     u8  source;
138     u32 gsi;
139     u16 flags;
140 } PACKED;
141
142 /*
143  * ACPI 2.0 Generic Address Space definition.
144  */
145 struct acpi_20_generic_address {
146     u8  address_space_id;
147     u8  register_bit_width;
148     u8  register_bit_offset;
149     u8  reserved;
150     u64 address;
151 } PACKED;
152
153 /*
154  * HPET Description Table
155  */
156 struct acpi_20_hpet {
157     ACPI_TABLE_HEADER_DEF                    /* ACPI common table header */
158     u32           timer_block_id;
159     struct acpi_20_generic_address addr;
160     u8            hpet_number;
161     u16           min_tick;
162     u8            page_protect;
163 } PACKED;
164
165 #define HPET_ID         0x000
166 #define HPET_PERIOD     0x004
167
168 /*
169  * SRAT (NUMA topology description) table
170  */
171
172 #define SRAT_PROCESSOR          0
173 #define SRAT_MEMORY             1
174
175 struct system_resource_affinity_table
176 {
177     ACPI_TABLE_HEADER_DEF
178     u32    reserved1;
179     u32    reserved2[2];
180 } PACKED;
181
182 struct srat_processor_affinity
183 {
184     ACPI_SUB_HEADER_DEF
185     u8     proximity_lo;
186     u8     local_apic_id;
187     u32    flags;
188     u8     local_sapic_eid;
189     u8     proximity_hi[3];
190     u32    reserved;
191 } PACKED;
192
193 struct srat_memory_affinity
194 {
195     ACPI_SUB_HEADER_DEF
196     u8     proximity[4];
197     u16    reserved1;
198     u32    base_addr_low,base_addr_high;
199     u32    length_low,length_high;
200     u32    reserved2;
201     u32    flags;
202     u32    reserved3[2];
203 } PACKED;
204
205 #include "acpi-dsdt.hex"
206
207 static void
208 build_header(struct acpi_table_header *h, u32 sig, int len, u8 rev)
209 {
210     h->signature = sig;
211     h->length = cpu_to_le32(len);
212     h->revision = rev;
213     memcpy(h->oem_id, CONFIG_APPNAME6, 6);
214     memcpy(h->oem_table_id, CONFIG_APPNAME4, 4);
215     memcpy(h->oem_table_id + 4, (void*)&sig, 4);
216     h->oem_revision = cpu_to_le32(1);
217     memcpy(h->asl_compiler_id, CONFIG_APPNAME4, 4);
218     h->asl_compiler_revision = cpu_to_le32(1);
219     h->checksum -= checksum(h, len);
220 }
221
222 #define PIIX4_ACPI_ENABLE       0xf1
223 #define PIIX4_ACPI_DISABLE      0xf0
224 #define PIIX4_GPE0_BLK          0xafe0
225 #define PIIX4_GPE0_BLK_LEN      4
226
227 static void piix4_fadt_init(struct pci_device *pci, void *arg)
228 {
229     struct fadt_descriptor_rev1 *fadt = arg;
230     fadt->acpi_enable = PIIX4_ACPI_ENABLE;
231     fadt->acpi_disable = PIIX4_ACPI_DISABLE;
232     fadt->gpe0_blk = cpu_to_le32(PIIX4_GPE0_BLK);
233     fadt->gpe0_blk_len = PIIX4_GPE0_BLK_LEN;
234 }
235
236 static const struct pci_device_id fadt_init_tbl[] = {
237     /* PIIX4 Power Management device (for ACPI) */
238     PCI_DEVICE(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82371AB_3,
239                piix4_fadt_init),
240
241     PCI_DEVICE_END
242 };
243
244 static void fill_dsdt(struct fadt_descriptor_rev1 *fadt, void *dsdt)
245 {
246     if (fadt->dsdt) {
247         free((void *)le32_to_cpu(fadt->dsdt));
248     }
249     fadt->dsdt = cpu_to_le32((u32)dsdt);
250     fadt->checksum -= checksum(fadt, sizeof(*fadt));
251     dprintf(1, "ACPI DSDT=%p\n", dsdt);
252 }
253
254 static void *
255 build_fadt(struct pci_device *pci)
256 {
257     struct fadt_descriptor_rev1 *fadt = malloc_high(sizeof(*fadt));
258     struct facs_descriptor_rev1 *facs = memalign_high(64, sizeof(*facs));
259
260     if (!fadt || !facs) {
261         warn_noalloc();
262         return NULL;
263     }
264
265     /* FACS */
266     memset(facs, 0, sizeof(*facs));
267     facs->signature = FACS_SIGNATURE;
268     facs->length = cpu_to_le32(sizeof(*facs));
269
270     /* FADT */
271     memset(fadt, 0, sizeof(*fadt));
272     fadt->firmware_ctrl = cpu_to_le32((u32)facs);
273     fadt->dsdt = 0;  /* dsdt will be filled later in acpi_bios_init()
274                         by fill_dsdt() */
275     fadt->model = 1;
276     fadt->reserved1 = 0;
277     int pm_sci_int = pci_config_readb(pci->bdf, PCI_INTERRUPT_LINE);
278     fadt->sci_int = cpu_to_le16(pm_sci_int);
279     fadt->smi_cmd = cpu_to_le32(PORT_SMI_CMD);
280     fadt->pm1a_evt_blk = cpu_to_le32(PORT_ACPI_PM_BASE);
281     fadt->pm1a_cnt_blk = cpu_to_le32(PORT_ACPI_PM_BASE + 0x04);
282     fadt->pm_tmr_blk = cpu_to_le32(PORT_ACPI_PM_BASE + 0x08);
283     fadt->pm1_evt_len = 4;
284     fadt->pm1_cnt_len = 2;
285     fadt->pm_tmr_len = 4;
286     fadt->plvl2_lat = cpu_to_le16(0xfff); // C2 state not supported
287     fadt->plvl3_lat = cpu_to_le16(0xfff); // C3 state not supported
288     pci_init_device(fadt_init_tbl, pci, fadt);
289     /* WBINVD + PROC_C1 + SLP_BUTTON + FIX_RTC + RTC_S4 */
290     fadt->flags = cpu_to_le32((1 << 0) | (1 << 2) | (1 << 5) | (1 << 6) | (1 << 7));
291
292     build_header((void*)fadt, FACP_SIGNATURE, sizeof(*fadt), 1);
293
294     return fadt;
295 }
296
297 static void*
298 build_madt(void)
299 {
300     int madt_size = (sizeof(struct multiple_apic_table)
301                      + sizeof(struct madt_processor_apic) * MaxCountCPUs
302                      + sizeof(struct madt_io_apic)
303                      + sizeof(struct madt_intsrcovr) * 16);
304     struct multiple_apic_table *madt = malloc_high(madt_size);
305     if (!madt) {
306         warn_noalloc();
307         return NULL;
308     }
309     memset(madt, 0, madt_size);
310     madt->local_apic_address = cpu_to_le32(BUILD_APIC_ADDR);
311     madt->flags = cpu_to_le32(1);
312     struct madt_processor_apic *apic = (void*)&madt[1];
313     int i;
314     for (i=0; i<MaxCountCPUs; i++) {
315         apic->type = APIC_PROCESSOR;
316         apic->length = sizeof(*apic);
317         apic->processor_id = i;
318         apic->local_apic_id = i;
319         if (i < CountCPUs)
320             apic->flags = cpu_to_le32(1);
321         else
322             apic->flags = cpu_to_le32(0);
323         apic++;
324     }
325     struct madt_io_apic *io_apic = (void*)apic;
326     io_apic->type = APIC_IO;
327     io_apic->length = sizeof(*io_apic);
328     io_apic->io_apic_id = CountCPUs;
329     io_apic->address = cpu_to_le32(BUILD_IOAPIC_ADDR);
330     io_apic->interrupt = cpu_to_le32(0);
331
332     struct madt_intsrcovr *intsrcovr = (void*)&io_apic[1];
333     if (qemu_cfg_irq0_override()) {
334         memset(intsrcovr, 0, sizeof(*intsrcovr));
335         intsrcovr->type   = APIC_XRUPT_OVERRIDE;
336         intsrcovr->length = sizeof(*intsrcovr);
337         intsrcovr->source = 0;
338         intsrcovr->gsi    = 2;
339         intsrcovr->flags  = 0; /* conforms to bus specifications */
340         intsrcovr++;
341     }
342     for (i = 1; i < 16; i++) {
343         if (!(PCI_ISA_IRQ_MASK & (1 << i)))
344             /* No need for a INT source override structure. */
345             continue;
346         memset(intsrcovr, 0, sizeof(*intsrcovr));
347         intsrcovr->type   = APIC_XRUPT_OVERRIDE;
348         intsrcovr->length = sizeof(*intsrcovr);
349         intsrcovr->source = i;
350         intsrcovr->gsi    = i;
351         intsrcovr->flags  = 0xd; /* active high, level triggered */
352         intsrcovr++;
353     }
354
355     build_header((void*)madt, APIC_SIGNATURE, (void*)intsrcovr - (void*)madt, 1);
356     return madt;
357 }
358
359 // Encode a hex value
360 static inline char getHex(u32 val) {
361     val &= 0x0f;
362     return (val <= 9) ? ('0' + val) : ('A' + val - 10);
363 }
364
365 // Encode a length in an SSDT.
366 static u8 *
367 encodeLen(u8 *ssdt_ptr, int length, int bytes)
368 {
369     switch (bytes) {
370     default:
371     case 4: ssdt_ptr[3] = ((length >> 20) & 0xff);
372     case 3: ssdt_ptr[2] = ((length >> 12) & 0xff);
373     case 2: ssdt_ptr[1] = ((length >> 4) & 0xff);
374             ssdt_ptr[0] = (((bytes-1) & 0x3) << 6) | (length & 0x0f);
375             break;
376     case 1: ssdt_ptr[0] = length & 0x3f;
377     }
378     return ssdt_ptr + bytes;
379 }
380
381 #include "ssdt-proc.hex"
382
383 /* 0x5B 0x83 ProcessorOp PkgLength NameString ProcID */
384 #define SD_OFFSET_CPUHEX (*ssdt_proc_name - *ssdt_proc_start + 2)
385 #define SD_OFFSET_CPUID1 (*ssdt_proc_name - *ssdt_proc_start + 4)
386 #define SD_OFFSET_CPUID2 (*ssdt_proc_id - *ssdt_proc_start)
387 #define SD_SIZEOF (*ssdt_proc_end - *ssdt_proc_start)
388 #define SD_PROC (ssdp_proc_aml + *ssdt_proc_start)
389
390 #define SSDT_SIGNATURE 0x54445353 // SSDT
391 static void*
392 build_ssdt(void)
393 {
394     int acpi_cpus = MaxCountCPUs > 0xff ? 0xff : MaxCountCPUs;
395     // length = ScopeOp + procs + NTYF method + CPON package
396     int length = ((1+3+4)
397                   + (acpi_cpus * SD_SIZEOF)
398                   + (1+2+5+(12*acpi_cpus))
399                   + (6+2+1+(1*acpi_cpus)));
400     u8 *ssdt = malloc_high(sizeof(struct acpi_table_header) + length);
401     if (! ssdt) {
402         warn_noalloc();
403         return NULL;
404     }
405     u8 *ssdt_ptr = ssdt + sizeof(struct acpi_table_header);
406
407     // build Scope(_SB_) header
408     *(ssdt_ptr++) = 0x10; // ScopeOp
409     ssdt_ptr = encodeLen(ssdt_ptr, length-1, 3);
410     *(ssdt_ptr++) = '_';
411     *(ssdt_ptr++) = 'S';
412     *(ssdt_ptr++) = 'B';
413     *(ssdt_ptr++) = '_';
414
415     // build Processor object for each processor
416     int i;
417     for (i=0; i<acpi_cpus; i++) {
418         memcpy(ssdt_ptr, SD_PROC, SD_SIZEOF);
419         ssdt_ptr[SD_OFFSET_CPUHEX] = getHex(i >> 4);
420         ssdt_ptr[SD_OFFSET_CPUHEX+1] = getHex(i);
421         ssdt_ptr[SD_OFFSET_CPUID1] = i;
422         ssdt_ptr[SD_OFFSET_CPUID2] = i;
423         ssdt_ptr += SD_SIZEOF;
424     }
425
426     // build "Method(NTFY, 2) {If (LEqual(Arg0, 0x00)) {Notify(CP00, Arg1)} ...}"
427     *(ssdt_ptr++) = 0x14; // MethodOp
428     ssdt_ptr = encodeLen(ssdt_ptr, 2+5+(12*acpi_cpus), 2);
429     *(ssdt_ptr++) = 'N';
430     *(ssdt_ptr++) = 'T';
431     *(ssdt_ptr++) = 'F';
432     *(ssdt_ptr++) = 'Y';
433     *(ssdt_ptr++) = 0x02;
434     for (i=0; i<acpi_cpus; i++) {
435         *(ssdt_ptr++) = 0xA0; // IfOp
436         ssdt_ptr = encodeLen(ssdt_ptr, 11, 1);
437         *(ssdt_ptr++) = 0x93; // LEqualOp
438         *(ssdt_ptr++) = 0x68; // Arg0Op
439         *(ssdt_ptr++) = 0x0A; // BytePrefix
440         *(ssdt_ptr++) = i;
441         *(ssdt_ptr++) = 0x86; // NotifyOp
442         *(ssdt_ptr++) = 'C';
443         *(ssdt_ptr++) = 'P';
444         *(ssdt_ptr++) = getHex(i >> 4);
445         *(ssdt_ptr++) = getHex(i);
446         *(ssdt_ptr++) = 0x69; // Arg1Op
447     }
448
449     // build "Name(CPON, Package() { One, One, ..., Zero, Zero, ... })"
450     *(ssdt_ptr++) = 0x08; // NameOp
451     *(ssdt_ptr++) = 'C';
452     *(ssdt_ptr++) = 'P';
453     *(ssdt_ptr++) = 'O';
454     *(ssdt_ptr++) = 'N';
455     *(ssdt_ptr++) = 0x12; // PackageOp
456     ssdt_ptr = encodeLen(ssdt_ptr, 2+1+(1*acpi_cpus), 2);
457     *(ssdt_ptr++) = acpi_cpus;
458     for (i=0; i<acpi_cpus; i++)
459         *(ssdt_ptr++) = (i < CountCPUs) ? 0x01 : 0x00;
460
461     build_header((void*)ssdt, SSDT_SIGNATURE, ssdt_ptr - ssdt, 1);
462
463     //hexdump(ssdt, ssdt_ptr - ssdt);
464
465     return ssdt;
466 }
467
468 #define HPET_SIGNATURE 0x54455048 // HPET
469 static void*
470 build_hpet(void)
471 {
472     struct acpi_20_hpet *hpet;
473     const void *hpet_base = (void *)BUILD_HPET_ADDRESS;
474     u32 hpet_vendor = readl(hpet_base + HPET_ID) >> 16;
475     u32 hpet_period = readl(hpet_base + HPET_PERIOD);
476
477     if (hpet_vendor == 0 || hpet_vendor == 0xffff ||
478         hpet_period == 0 || hpet_period > 100000000)
479         return NULL;
480
481     hpet = malloc_high(sizeof(*hpet));
482     if (!hpet) {
483         warn_noalloc();
484         return NULL;
485     }
486
487     memset(hpet, 0, sizeof(*hpet));
488     /* Note timer_block_id value must be kept in sync with value advertised by
489      * emulated hpet
490      */
491     hpet->timer_block_id = cpu_to_le32(0x8086a201);
492     hpet->addr.address = cpu_to_le32(BUILD_HPET_ADDRESS);
493     build_header((void*)hpet, HPET_SIGNATURE, sizeof(*hpet), 1);
494
495     return hpet;
496 }
497
498 static void
499 acpi_build_srat_memory(struct srat_memory_affinity *numamem,
500                        u64 base, u64 len, int node, int enabled)
501 {
502     numamem->type = SRAT_MEMORY;
503     numamem->length = sizeof(*numamem);
504     memset(numamem->proximity, 0 ,4);
505     numamem->proximity[0] = node;
506     numamem->flags = cpu_to_le32(!!enabled);
507     numamem->base_addr_low = base & 0xFFFFFFFF;
508     numamem->base_addr_high = base >> 32;
509     numamem->length_low = len & 0xFFFFFFFF;
510     numamem->length_high = len >> 32;
511 }
512
513 #define SRAT_SIGNATURE 0x54415253 // SRAT
514 static void *
515 build_srat(void)
516 {
517     int nb_numa_nodes = qemu_cfg_get_numa_nodes();
518
519     if (nb_numa_nodes == 0)
520         return NULL;
521
522     u64 *numadata = malloc_tmphigh(sizeof(u64) * (MaxCountCPUs + nb_numa_nodes));
523     if (!numadata) {
524         warn_noalloc();
525         return NULL;
526     }
527
528     qemu_cfg_get_numa_data(numadata, MaxCountCPUs + nb_numa_nodes);
529
530     struct system_resource_affinity_table *srat;
531     int srat_size = sizeof(*srat) +
532         sizeof(struct srat_processor_affinity) * MaxCountCPUs +
533         sizeof(struct srat_memory_affinity) * (nb_numa_nodes + 2);
534
535     srat = malloc_high(srat_size);
536     if (!srat) {
537         warn_noalloc();
538         free(numadata);
539         return NULL;
540     }
541
542     memset(srat, 0, srat_size);
543     srat->reserved1=1;
544     struct srat_processor_affinity *core = (void*)(srat + 1);
545     int i;
546     u64 curnode;
547
548     for (i = 0; i < MaxCountCPUs; ++i) {
549         core->type = SRAT_PROCESSOR;
550         core->length = sizeof(*core);
551         core->local_apic_id = i;
552         curnode = *numadata++;
553         core->proximity_lo = curnode;
554         memset(core->proximity_hi, 0, 3);
555         core->local_sapic_eid = 0;
556         if (i < CountCPUs)
557             core->flags = cpu_to_le32(1);
558         else
559             core->flags = 0;
560         core++;
561     }
562
563
564     /* the memory map is a bit tricky, it contains at least one hole
565      * from 640k-1M and possibly another one from 3.5G-4G.
566      */
567     struct srat_memory_affinity *numamem = (void*)core;
568     int slots = 0;
569     u64 mem_len, mem_base, next_base = 0;
570
571     acpi_build_srat_memory(numamem, 0, 640*1024, 0, 1);
572     next_base = 1024 * 1024;
573     numamem++;
574     slots++;
575     for (i = 1; i < nb_numa_nodes + 1; ++i) {
576         mem_base = next_base;
577         mem_len = *numadata++;
578         if (i == 1)
579             mem_len -= 1024 * 1024;
580         next_base = mem_base + mem_len;
581
582         /* Cut out the PCI hole */
583         if (mem_base <= RamSize && next_base > RamSize) {
584             mem_len -= next_base - RamSize;
585             if (mem_len > 0) {
586                 acpi_build_srat_memory(numamem, mem_base, mem_len, i-1, 1);
587                 numamem++;
588                 slots++;
589             }
590             mem_base = 1ULL << 32;
591             mem_len = next_base - RamSize;
592             next_base += (1ULL << 32) - RamSize;
593         }
594         acpi_build_srat_memory(numamem, mem_base, mem_len, i-1, 1);
595         numamem++;
596         slots++;
597     }
598     for (; slots < nb_numa_nodes + 2; slots++) {
599         acpi_build_srat_memory(numamem, 0, 0, 0, 0);
600         numamem++;
601     }
602
603     build_header((void*)srat, SRAT_SIGNATURE, srat_size, 1);
604
605     free(numadata);
606     return srat;
607 }
608
609 static const struct pci_device_id acpi_find_tbl[] = {
610     /* PIIX4 Power Management device. */
611     PCI_DEVICE(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82371AB_3, NULL),
612
613     PCI_DEVICE_END,
614 };
615
616 struct rsdp_descriptor *RsdpAddr;
617
618 #define MAX_ACPI_TABLES 20
619 void
620 acpi_bios_init(void)
621 {
622     if (! CONFIG_ACPI)
623         return;
624
625     dprintf(3, "init ACPI tables\n");
626
627     // This code is hardcoded for PIIX4 Power Management device.
628     struct pci_device *pci = pci_find_init_device(acpi_find_tbl, NULL);
629     if (!pci)
630         // Device not found
631         return;
632
633     // Build ACPI tables
634     u32 tables[MAX_ACPI_TABLES], tbl_idx = 0;
635
636 #define ACPI_INIT_TABLE(X)                                   \
637     do {                                                     \
638         tables[tbl_idx] = (u32)(X);                          \
639         if (tables[tbl_idx])                                 \
640             tbl_idx++;                                       \
641     } while(0)
642
643     struct fadt_descriptor_rev1 *fadt = build_fadt(pci);
644     ACPI_INIT_TABLE(fadt);
645     ACPI_INIT_TABLE(build_ssdt());
646     ACPI_INIT_TABLE(build_madt());
647     ACPI_INIT_TABLE(build_hpet());
648     ACPI_INIT_TABLE(build_srat());
649
650     u16 i, external_tables = qemu_cfg_acpi_additional_tables();
651
652     for (i = 0; i < external_tables; i++) {
653         u16 len = qemu_cfg_next_acpi_table_len();
654         void *addr = malloc_high(len);
655         if (!addr) {
656             warn_noalloc();
657             continue;
658         }
659         struct acpi_table_header *header =
660             qemu_cfg_next_acpi_table_load(addr, len);
661         if (header->signature == DSDT_SIGNATURE) {
662             if (fadt) {
663                 fill_dsdt(fadt, addr);
664             }
665         } else {
666             ACPI_INIT_TABLE(header);
667         }
668         if (tbl_idx == MAX_ACPI_TABLES) {
669             warn_noalloc();
670             break;
671         }
672     }
673     if (fadt && !fadt->dsdt) {
674         /* default DSDT */
675         void *dsdt = malloc_high(sizeof(AmlCode));
676         if (!dsdt) {
677             warn_noalloc();
678             return;
679         }
680         memcpy(dsdt, AmlCode, sizeof(AmlCode));
681         fill_dsdt(fadt, dsdt);
682     }
683
684     // Build final rsdt table
685     struct rsdt_descriptor_rev1 *rsdt;
686     size_t rsdt_len = sizeof(*rsdt) + sizeof(u32) * tbl_idx;
687     rsdt = malloc_high(rsdt_len);
688     if (!rsdt) {
689         warn_noalloc();
690         return;
691     }
692     memset(rsdt, 0, rsdt_len);
693     memcpy(rsdt->table_offset_entry, tables, sizeof(u32) * tbl_idx);
694     build_header((void*)rsdt, RSDT_SIGNATURE, rsdt_len, 1);
695
696     // Build rsdp pointer table
697     struct rsdp_descriptor *rsdp = malloc_fseg(sizeof(*rsdp));
698     if (!rsdp) {
699         warn_noalloc();
700         return;
701     }
702     memset(rsdp, 0, sizeof(*rsdp));
703     rsdp->signature = RSDP_SIGNATURE;
704     memcpy(rsdp->oem_id, CONFIG_APPNAME6, 6);
705     rsdp->rsdt_physical_address = cpu_to_le32((u32)rsdt);
706     rsdp->checksum -= checksum(rsdp, 20);
707     RsdpAddr = rsdp;
708     dprintf(1, "ACPI tables: RSDP=%p RSDT=%p\n", rsdp, rsdt);
709 }
710
711 u32
712 find_resume_vector(void)
713 {
714     dprintf(4, "rsdp=%p\n", RsdpAddr);
715     if (!RsdpAddr || RsdpAddr->signature != RSDP_SIGNATURE)
716         return 0;
717     struct rsdt_descriptor_rev1 *rsdt = (void*)RsdpAddr->rsdt_physical_address;
718     dprintf(4, "rsdt=%p\n", rsdt);
719     if (!rsdt || rsdt->signature != RSDT_SIGNATURE)
720         return 0;
721     void *end = (void*)rsdt + rsdt->length;
722     int i;
723     for (i=0; (void*)&rsdt->table_offset_entry[i] < end; i++) {
724         struct fadt_descriptor_rev1 *fadt = (void*)rsdt->table_offset_entry[i];
725         if (!fadt || fadt->signature != FACP_SIGNATURE)
726             continue;
727         dprintf(4, "fadt=%p\n", fadt);
728         struct facs_descriptor_rev1 *facs = (void*)fadt->firmware_ctrl;
729         dprintf(4, "facs=%p\n", facs);
730         if (! facs || facs->signature != FACS_SIGNATURE)
731             return 0;
732         // Found it.
733         dprintf(4, "resume addr=%d\n", facs->firmware_waking_vector);
734         return facs->firmware_waking_vector;
735     }
736     return 0;
737 }