Merge branch 'isr_test' of git://github.com/theStack/ppcskel into isr_test
[ppcskel.git] / irq.h
1 #ifndef __IRQ_H__
2 #define __IRQ_H__
3
4 #include "types.h"
5
6 #ifdef CAN_HAZ_IRQ
7 #define IRQ_TIMER       0
8 #define IRQ_NAND        1
9 #define IRQ_AES         2
10 #define IRQ_SHA1        3
11 #define IRQ_EHCI        4
12 #define IRQ_OHCI0       5
13 #define IRQ_OHCI1       6
14 #define IRQ_SDHC        7
15 #define IRQ_WIFI        8
16 #define IRQ_GPIO1B      10
17 #define IRQ_GPIO1       11
18 #define IRQ_RESET       17
19 #define IRQ_PPCIPC      30
20 #define IRQ_IPC         31
21
22 #define IRQF_TIMER      (1<<IRQ_TIMER)
23 #define IRQF_NAND       (1<<IRQ_NAND)
24 #define IRQF_AES        (1<<IRQ_AES)
25 #define IRQF_SDHC       (1<<IRQ_SDHC)
26 #define IRQF_GPIO1B     (1<<IRQ_GPIO1B)
27 #define IRQF_GPIO1      (1<<IRQ_GPIO1)
28 #define IRQF_RESET      (1<<IRQ_RESET)
29 #define IRQF_IPC        (1<<IRQ_IPC)
30 #define IRQF_OHCI0      (1<<IRQ_OHCI0)
31 #define IRQF_OHCI1      (1<<IRQ_OHCI1)
32
33 #define IRQF_ALL        ( \
34         IRQF_TIMER|IRQF_NAND|IRQF_GPIO1B|IRQF_GPIO1| \
35         IRQF_RESET|IRQF_IPC|IRQF_AES|IRQF_SDHC| \
36         IRQF_OHCI0|IRQF_OHCI1 \
37         )
38
39 /* broadway.h? :o */
40 /* broadway processor interface registers */
41 #define BW_PI_IRQFLAG (0x0c003000)
42 #define BW_PI_IRQMASK (0x0c003004)
43
44
45 /* stolen from libogc - gc/ogc/machine/processor.h */
46 #define _CPU_ISR_Enable() \
47         { register u32 _val = 0; \
48           __asm__ __volatile__ ( \
49                 "mfmsr %0\n" \
50                 "ori %0,%0,0x8000\n" \
51                 "mtmsr %0" \
52                 : "=&r" ((_val)) : "0" ((_val)) \
53           ); \
54         }
55
56 #define _CPU_ISR_Disable( _isr_cookie ) \
57   { register u32 _disable_mask = 0; \
58         _isr_cookie = 0; \
59     __asm__ __volatile__ ( \
60           "mfmsr %0\n" \
61           "rlwinm %1,%0,0,17,15\n" \
62           "mtmsr %1\n" \
63           "extrwi %0,%0,1,16" \
64           : "=&r" ((_isr_cookie)), "=&r" ((_disable_mask)) \
65           : "0" ((_isr_cookie)), "1" ((_disable_mask)) \
66         ); \
67   }
68
69 #define _CPU_ISR_Restore( _isr_cookie )  \
70   { register u32 _enable_mask = 0; \
71         __asm__ __volatile__ ( \
72     "    cmpwi %0,0\n" \
73         "    beq 1f\n" \
74         "    mfmsr %1\n" \
75         "    ori %1,%1,0x8000\n" \
76         "    mtmsr %1\n" \
77         "1:" \
78         : "=r"((_isr_cookie)),"=&r" ((_enable_mask)) \
79         : "0"((_isr_cookie)),"1" ((_enable_mask)) \
80         ); \
81   }
82
83 void irq_initialize(void);
84 void irq_shutdown(void);
85
86 void irq_handler(void);
87
88 void irq_enable(u32 irq);
89 void irq_disable(u32 irq);
90
91 u32 irq_kill(void);
92 void irq_restore(u32 cookie);
93
94 /* TODO: port to ppc 
95 static inline void irq_wait(void)
96 {
97         u32 data = 0;
98         __asm__ volatile ( "mcr\tp15, 0, %0, c7, c0, 4" : : "r" (data) );
99 }
100 */
101
102 //void irq_set_alarm(u32 ms, u8 enable);
103 #endif
104
105 #else
106 // stub functions allow us to avoid sprinkling other code with ifdefs
107 static inline u32 irq_kill(void) {
108         return 0;
109 }
110
111 static inline void irq_restore(u32 cookie) {
112         (void)cookie;
113 }
114 #endif
115
116