Merge pull request #1412 from esdrubal/stackframe
[mono.git] / mono / mini / mini-x86.c
1 /*
2  * mini-x86.c: x86 backend for the Mono code generator
3  *
4  * Authors:
5  *   Paolo Molaro (lupus@ximian.com)
6  *   Dietmar Maurer (dietmar@ximian.com)
7  *   Patrik Torstensson
8  *
9  * Copyright 2003 Ximian, Inc.
10  * Copyright 2003-2011 Novell Inc.
11  * Copyright 2011 Xamarin Inc.
12  */
13 #include "mini.h"
14 #include <string.h>
15 #include <math.h>
16 #ifdef HAVE_UNISTD_H
17 #include <unistd.h>
18 #endif
19
20 #include <mono/metadata/abi-details.h>
21 #include <mono/metadata/appdomain.h>
22 #include <mono/metadata/debug-helpers.h>
23 #include <mono/metadata/threads.h>
24 #include <mono/metadata/profiler-private.h>
25 #include <mono/metadata/mono-debug.h>
26 #include <mono/metadata/gc-internal.h>
27 #include <mono/utils/mono-math.h>
28 #include <mono/utils/mono-counters.h>
29 #include <mono/utils/mono-mmap.h>
30 #include <mono/utils/mono-memory-model.h>
31 #include <mono/utils/mono-hwcap-x86.h>
32
33 #include "trace.h"
34 #include "mini-x86.h"
35 #include "cpu-x86.h"
36 #include "ir-emit.h"
37 #include "mini-gc.h"
38
39 #ifndef TARGET_WIN32
40 #ifdef MONO_XEN_OPT
41 static gboolean optimize_for_xen = TRUE;
42 #else
43 #define optimize_for_xen 0
44 #endif
45 #endif
46
47 /* This mutex protects architecture specific caches */
48 #define mono_mini_arch_lock() mono_mutex_lock (&mini_arch_mutex)
49 #define mono_mini_arch_unlock() mono_mutex_unlock (&mini_arch_mutex)
50 static mono_mutex_t mini_arch_mutex;
51
52 #define ALIGN_TO(val,align) ((((guint64)val) + ((align) - 1)) & ~((align) - 1))
53
54 #define ARGS_OFFSET 8
55
56 #ifdef TARGET_WIN32
57 /* Under windows, the default pinvoke calling convention is stdcall */
58 #define CALLCONV_IS_STDCALL(sig) ((((sig)->call_convention) == MONO_CALL_STDCALL) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_DEFAULT) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
59 #else
60 #define CALLCONV_IS_STDCALL(sig) (((sig)->call_convention) == MONO_CALL_STDCALL || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
61 #endif
62
63 #define X86_IS_CALLEE_SAVED_REG(reg) (((reg) == X86_EBX) || ((reg) == X86_EDI) || ((reg) == X86_ESI))
64
65 MonoBreakpointInfo
66 mono_breakpoint_info [MONO_BREAKPOINT_ARRAY_SIZE];
67
68 static guint8*
69 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target);
70
71 #ifdef __native_client_codegen__
72
73 /* Default alignment for Native Client is 32-byte. */
74 gint8 nacl_align_byte = -32; /* signed version of 0xe0 */
75
76 /* mono_arch_nacl_pad: Add pad bytes of alignment instructions at code,       */
77 /* Check that alignment doesn't cross an alignment boundary.        */
78 guint8 *
79 mono_arch_nacl_pad (guint8 *code, int pad)
80 {
81         const int kMaxPadding = 7;    /* see x86-codegen.h: x86_padding() */
82
83         if (pad == 0) return code;
84         /* assertion: alignment cannot cross a block boundary */
85         g_assert(((uintptr_t)code & (~kNaClAlignmentMask)) ==
86                          (((uintptr_t)code + pad - 1) & (~kNaClAlignmentMask)));
87         while (pad >= kMaxPadding) {
88                 x86_padding (code, kMaxPadding);
89                 pad -= kMaxPadding;
90         }
91         if (pad != 0) x86_padding (code, pad);
92         return code;
93 }
94
95 guint8 *
96 mono_arch_nacl_skip_nops (guint8 *code)
97 {
98         x86_skip_nops (code);
99         return code;
100 }
101
102 #endif /* __native_client_codegen__ */
103
104 /*
105  * The code generated for sequence points reads from this location, which is
106  * made read-only when single stepping is enabled.
107  */
108 static gpointer ss_trigger_page;
109
110 /* Enabled breakpoints read from this trigger page */
111 static gpointer bp_trigger_page;
112
113 const char*
114 mono_arch_regname (int reg)
115 {
116         switch (reg) {
117         case X86_EAX: return "%eax";
118         case X86_EBX: return "%ebx";
119         case X86_ECX: return "%ecx";
120         case X86_EDX: return "%edx";
121         case X86_ESP: return "%esp";    
122         case X86_EBP: return "%ebp";
123         case X86_EDI: return "%edi";
124         case X86_ESI: return "%esi";
125         }
126         return "unknown";
127 }
128
129 const char*
130 mono_arch_fregname (int reg)
131 {
132         switch (reg) {
133         case 0:
134                 return "%fr0";
135         case 1:
136                 return "%fr1";
137         case 2:
138                 return "%fr2";
139         case 3:
140                 return "%fr3";
141         case 4:
142                 return "%fr4";
143         case 5:
144                 return "%fr5";
145         case 6:
146                 return "%fr6";
147         case 7:
148                 return "%fr7";
149         default:
150                 return "unknown";
151         }
152 }
153
154 const char *
155 mono_arch_xregname (int reg)
156 {
157         switch (reg) {
158         case 0:
159                 return "%xmm0";
160         case 1:
161                 return "%xmm1";
162         case 2:
163                 return "%xmm2";
164         case 3:
165                 return "%xmm3";
166         case 4:
167                 return "%xmm4";
168         case 5:
169                 return "%xmm5";
170         case 6:
171                 return "%xmm6";
172         case 7:
173                 return "%xmm7";
174         default:
175                 return "unknown";
176         }
177 }
178
179 void 
180 mono_x86_patch (unsigned char* code, gpointer target)
181 {
182         x86_patch (code, (unsigned char*)target);
183 }
184
185 typedef enum {
186         ArgInIReg,
187         ArgInFloatSSEReg,
188         ArgInDoubleSSEReg,
189         ArgOnStack,
190         ArgValuetypeInReg,
191         ArgOnFloatFpStack,
192         ArgOnDoubleFpStack,
193         /* gsharedvt argument passed by addr */
194         ArgGSharedVt,
195         ArgNone
196 } ArgStorage;
197
198 typedef struct {
199         gint16 offset;
200         gint8  reg;
201         ArgStorage storage;
202         int nslots;
203         gboolean is_pair;
204
205         /* Only if storage == ArgValuetypeInReg */
206         ArgStorage pair_storage [2];
207         gint8 pair_regs [2];
208 } ArgInfo;
209
210 typedef struct {
211         int nargs;
212         guint32 stack_usage;
213         guint32 reg_usage;
214         guint32 freg_usage;
215         gboolean need_stack_align;
216         guint32 stack_align_amount;
217         gboolean vtype_retaddr;
218         /* The index of the vret arg in the argument list */
219         int vret_arg_index;
220         int vret_arg_offset;
221         /* Argument space popped by the callee */
222         int callee_stack_pop;
223         ArgInfo ret;
224         ArgInfo sig_cookie;
225         ArgInfo args [1];
226 } CallInfo;
227
228 #define FLOAT_PARAM_REGS 0
229
230 static const guint32 thiscall_param_regs [] = { X86_ECX, X86_NREG };
231
232 static const guint32 *callconv_param_regs(MonoMethodSignature *sig)
233 {
234         if (!sig->pinvoke)
235                 return NULL;
236
237         switch (sig->call_convention) {
238         case MONO_CALL_THISCALL:
239                  return thiscall_param_regs;
240         default:
241                  return NULL;
242         }
243 }
244
245 #if defined(TARGET_WIN32) || defined(__APPLE__) || defined(__FreeBSD__)
246 #define SMALL_STRUCTS_IN_REGS
247 static X86_Reg_No return_regs [] = { X86_EAX, X86_EDX };
248 #endif
249
250 static void inline
251 add_general (guint32 *gr, const guint32 *param_regs, guint32 *stack_size, ArgInfo *ainfo)
252 {
253     ainfo->offset = *stack_size;
254
255     if (!param_regs || param_regs [*gr] == X86_NREG) {
256                 ainfo->storage = ArgOnStack;
257                 ainfo->nslots = 1;
258                 (*stack_size) += sizeof (gpointer);
259     }
260     else {
261                 ainfo->storage = ArgInIReg;
262                 ainfo->reg = param_regs [*gr];
263                 (*gr) ++;
264     }
265 }
266
267 static void inline
268 add_general_pair (guint32 *gr, const guint32 *param_regs , guint32 *stack_size, ArgInfo *ainfo)
269 {
270         ainfo->offset = *stack_size;
271
272         g_assert(!param_regs || param_regs[*gr] == X86_NREG);
273
274         ainfo->storage = ArgOnStack;
275         (*stack_size) += sizeof (gpointer) * 2;
276         ainfo->nslots = 2;
277 }
278
279 static void inline
280 add_float (guint32 *gr, guint32 *stack_size, ArgInfo *ainfo, gboolean is_double)
281 {
282     ainfo->offset = *stack_size;
283
284     if (*gr >= FLOAT_PARAM_REGS) {
285                 ainfo->storage = ArgOnStack;
286                 (*stack_size) += is_double ? 8 : 4;
287                 ainfo->nslots = is_double ? 2 : 1;
288     }
289     else {
290                 /* A double register */
291                 if (is_double)
292                         ainfo->storage = ArgInDoubleSSEReg;
293                 else
294                         ainfo->storage = ArgInFloatSSEReg;
295                 ainfo->reg = *gr;
296                 (*gr) += 1;
297     }
298 }
299
300
301 static void
302 add_valuetype (MonoGenericSharingContext *gsctx, MonoMethodSignature *sig, ArgInfo *ainfo, MonoType *type,
303                gboolean is_return,
304                guint32 *gr, const guint32 *param_regs, guint32 *fr, guint32 *stack_size)
305 {
306         guint32 size;
307         MonoClass *klass;
308
309         klass = mono_class_from_mono_type (type);
310         size = mini_type_stack_size_full (gsctx, &klass->byval_arg, NULL, sig->pinvoke);
311
312 #ifdef SMALL_STRUCTS_IN_REGS
313         if (sig->pinvoke && is_return) {
314                 MonoMarshalType *info;
315
316                 /*
317                  * the exact rules are not very well documented, the code below seems to work with the 
318                  * code generated by gcc 3.3.3 -mno-cygwin.
319                  */
320                 info = mono_marshal_load_type_info (klass);
321                 g_assert (info);
322
323                 ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
324
325                 /* Special case structs with only a float member */
326                 if (info->num_fields == 1) {
327                         int ftype = mini_replace_type (info->fields [0].field->type)->type;
328                         if ((info->native_size == 8) && (ftype == MONO_TYPE_R8)) {
329                                 ainfo->storage = ArgValuetypeInReg;
330                                 ainfo->pair_storage [0] = ArgOnDoubleFpStack;
331                                 return;
332                         }
333                         if ((info->native_size == 4) && (ftype == MONO_TYPE_R4)) {
334                                 ainfo->storage = ArgValuetypeInReg;
335                                 ainfo->pair_storage [0] = ArgOnFloatFpStack;
336                                 return;
337                         }
338                 }
339                 if ((info->native_size == 1) || (info->native_size == 2) || (info->native_size == 4) || (info->native_size == 8)) {
340                         ainfo->storage = ArgValuetypeInReg;
341                         ainfo->pair_storage [0] = ArgInIReg;
342                         ainfo->pair_regs [0] = return_regs [0];
343                         if (info->native_size > 4) {
344                                 ainfo->pair_storage [1] = ArgInIReg;
345                                 ainfo->pair_regs [1] = return_regs [1];
346                         }
347                         return;
348                 }
349         }
350 #endif
351
352         if (param_regs && param_regs [*gr] != X86_NREG && !is_return) {
353                 g_assert (size <= 4);
354                 ainfo->storage = ArgValuetypeInReg;
355                 ainfo->reg = param_regs [*gr];
356                 (*gr)++;
357                 return;
358         }
359
360         ainfo->offset = *stack_size;
361         ainfo->storage = ArgOnStack;
362         *stack_size += ALIGN_TO (size, sizeof (gpointer));
363         ainfo->nslots = ALIGN_TO (size, sizeof (gpointer)) / sizeof (gpointer);
364 }
365
366 /*
367  * get_call_info:
368  *
369  *  Obtain information about a call according to the calling convention.
370  * For x86 ELF, see the "System V Application Binary Interface Intel386 
371  * Architecture Processor Supplment, Fourth Edition" document for more
372  * information.
373  * For x86 win32, see ???.
374  */
375 static CallInfo*
376 get_call_info_internal (MonoGenericSharingContext *gsctx, CallInfo *cinfo, MonoMethodSignature *sig)
377 {
378         guint32 i, gr, fr, pstart;
379         const guint32 *param_regs;
380         MonoType *ret_type;
381         int n = sig->hasthis + sig->param_count;
382         guint32 stack_size = 0;
383         gboolean is_pinvoke = sig->pinvoke;
384
385         gr = 0;
386         fr = 0;
387         cinfo->nargs = n;
388
389         param_regs = callconv_param_regs(sig);
390
391         /* return value */
392         {
393                 ret_type = mini_type_get_underlying_type (gsctx, sig->ret);
394                 switch (ret_type->type) {
395                 case MONO_TYPE_BOOLEAN:
396                 case MONO_TYPE_I1:
397                 case MONO_TYPE_U1:
398                 case MONO_TYPE_I2:
399                 case MONO_TYPE_U2:
400                 case MONO_TYPE_CHAR:
401                 case MONO_TYPE_I4:
402                 case MONO_TYPE_U4:
403                 case MONO_TYPE_I:
404                 case MONO_TYPE_U:
405                 case MONO_TYPE_PTR:
406                 case MONO_TYPE_FNPTR:
407                 case MONO_TYPE_CLASS:
408                 case MONO_TYPE_OBJECT:
409                 case MONO_TYPE_SZARRAY:
410                 case MONO_TYPE_ARRAY:
411                 case MONO_TYPE_STRING:
412                         cinfo->ret.storage = ArgInIReg;
413                         cinfo->ret.reg = X86_EAX;
414                         break;
415                 case MONO_TYPE_U8:
416                 case MONO_TYPE_I8:
417                         cinfo->ret.storage = ArgInIReg;
418                         cinfo->ret.reg = X86_EAX;
419                         cinfo->ret.is_pair = TRUE;
420                         break;
421                 case MONO_TYPE_R4:
422                         cinfo->ret.storage = ArgOnFloatFpStack;
423                         break;
424                 case MONO_TYPE_R8:
425                         cinfo->ret.storage = ArgOnDoubleFpStack;
426                         break;
427                 case MONO_TYPE_GENERICINST:
428                         if (!mono_type_generic_inst_is_valuetype (ret_type)) {
429                                 cinfo->ret.storage = ArgInIReg;
430                                 cinfo->ret.reg = X86_EAX;
431                                 break;
432                         }
433                         if (mini_is_gsharedvt_type_gsctx (gsctx, ret_type)) {
434                                 cinfo->ret.storage = ArgOnStack;
435                                 cinfo->vtype_retaddr = TRUE;
436                                 break;
437                         }
438                         /* Fall through */
439                 case MONO_TYPE_VALUETYPE:
440                 case MONO_TYPE_TYPEDBYREF: {
441                         guint32 tmp_gr = 0, tmp_fr = 0, tmp_stacksize = 0;
442
443                         add_valuetype (gsctx, sig, &cinfo->ret, ret_type, TRUE, &tmp_gr, NULL, &tmp_fr, &tmp_stacksize);
444                         if (cinfo->ret.storage == ArgOnStack) {
445                                 cinfo->vtype_retaddr = TRUE;
446                                 /* The caller passes the address where the value is stored */
447                         }
448                         break;
449                 }
450                 case MONO_TYPE_VAR:
451                 case MONO_TYPE_MVAR:
452                         g_assert (mini_is_gsharedvt_type_gsctx (gsctx, ret_type));
453                         cinfo->ret.storage = ArgOnStack;
454                         cinfo->vtype_retaddr = TRUE;
455                         break;
456                 case MONO_TYPE_VOID:
457                         cinfo->ret.storage = ArgNone;
458                         break;
459                 default:
460                         g_error ("Can't handle as return value 0x%x", ret_type->type);
461                 }
462         }
463
464         pstart = 0;
465         /*
466          * To simplify get_this_arg_reg () and LLVM integration, emit the vret arg after
467          * the first argument, allowing 'this' to be always passed in the first arg reg.
468          * Also do this if the first argument is a reference type, since virtual calls
469          * are sometimes made using calli without sig->hasthis set, like in the delegate
470          * invoke wrappers.
471          */
472         if (cinfo->vtype_retaddr && !is_pinvoke && (sig->hasthis || (sig->param_count > 0 && MONO_TYPE_IS_REFERENCE (mini_type_get_underlying_type (gsctx, sig->params [0]))))) {
473                 if (sig->hasthis) {
474                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
475                 } else {
476                         add_general (&gr, param_regs, &stack_size, &cinfo->args [sig->hasthis + 0]);
477                         pstart = 1;
478                 }
479                 cinfo->vret_arg_offset = stack_size;
480                 add_general (&gr, NULL, &stack_size, &cinfo->ret);
481                 cinfo->vret_arg_index = 1;
482         } else {
483                 /* this */
484                 if (sig->hasthis)
485                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
486
487                 if (cinfo->vtype_retaddr)
488                         add_general (&gr, NULL, &stack_size, &cinfo->ret);
489         }
490
491         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == 0)) {
492                 fr = FLOAT_PARAM_REGS;
493                 
494                 /* Emit the signature cookie just before the implicit arguments */
495                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
496         }
497
498         for (i = pstart; i < sig->param_count; ++i) {
499                 ArgInfo *ainfo = &cinfo->args [sig->hasthis + i];
500                 MonoType *ptype;
501
502                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sig->sentinelpos)) {
503                         /* We allways pass the sig cookie on the stack for simplicity */
504                         /* 
505                          * Prevent implicit arguments + the sig cookie from being passed 
506                          * in registers.
507                          */
508                         fr = FLOAT_PARAM_REGS;
509
510                         /* Emit the signature cookie just before the implicit arguments */
511                         add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
512                 }
513
514                 if (sig->params [i]->byref) {
515                         add_general (&gr, param_regs, &stack_size, ainfo);
516                         continue;
517                 }
518                 ptype = mini_type_get_underlying_type (gsctx, sig->params [i]);
519                 switch (ptype->type) {
520                 case MONO_TYPE_BOOLEAN:
521                 case MONO_TYPE_I1:
522                 case MONO_TYPE_U1:
523                         add_general (&gr, param_regs, &stack_size, ainfo);
524                         break;
525                 case MONO_TYPE_I2:
526                 case MONO_TYPE_U2:
527                 case MONO_TYPE_CHAR:
528                         add_general (&gr, param_regs, &stack_size, ainfo);
529                         break;
530                 case MONO_TYPE_I4:
531                 case MONO_TYPE_U4:
532                         add_general (&gr, param_regs, &stack_size, ainfo);
533                         break;
534                 case MONO_TYPE_I:
535                 case MONO_TYPE_U:
536                 case MONO_TYPE_PTR:
537                 case MONO_TYPE_FNPTR:
538                 case MONO_TYPE_CLASS:
539                 case MONO_TYPE_OBJECT:
540                 case MONO_TYPE_STRING:
541                 case MONO_TYPE_SZARRAY:
542                 case MONO_TYPE_ARRAY:
543                         add_general (&gr, param_regs, &stack_size, ainfo);
544                         break;
545                 case MONO_TYPE_GENERICINST:
546                         if (!mono_type_generic_inst_is_valuetype (ptype)) {
547                                 add_general (&gr, param_regs, &stack_size, ainfo);
548                                 break;
549                         }
550                         if (mini_is_gsharedvt_type_gsctx (gsctx, ptype)) {
551                                 /* gsharedvt arguments are passed by ref */
552                                 add_general (&gr, param_regs, &stack_size, ainfo);
553                                 g_assert (ainfo->storage == ArgOnStack);
554                                 ainfo->storage = ArgGSharedVt;
555                                 break;
556                         }
557                         /* Fall through */
558                 case MONO_TYPE_VALUETYPE:
559                 case MONO_TYPE_TYPEDBYREF:
560                         add_valuetype (gsctx, sig, ainfo, ptype, FALSE, &gr, param_regs, &fr, &stack_size);
561                         break;
562                 case MONO_TYPE_U8:
563                 case MONO_TYPE_I8:
564                         add_general_pair (&gr, param_regs, &stack_size, ainfo);
565                         break;
566                 case MONO_TYPE_R4:
567                         add_float (&fr, &stack_size, ainfo, FALSE);
568                         break;
569                 case MONO_TYPE_R8:
570                         add_float (&fr, &stack_size, ainfo, TRUE);
571                         break;
572                 case MONO_TYPE_VAR:
573                 case MONO_TYPE_MVAR:
574                         /* gsharedvt arguments are passed by ref */
575                         g_assert (mini_is_gsharedvt_type_gsctx (gsctx, ptype));
576                         add_general (&gr, param_regs, &stack_size, ainfo);
577                         g_assert (ainfo->storage == ArgOnStack);
578                         ainfo->storage = ArgGSharedVt;
579                         break;
580                 default:
581                         g_error ("unexpected type 0x%x", ptype->type);
582                         g_assert_not_reached ();
583                 }
584         }
585
586         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n > 0) && (sig->sentinelpos == sig->param_count)) {
587                 fr = FLOAT_PARAM_REGS;
588                 
589                 /* Emit the signature cookie just before the implicit arguments */
590                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
591         }
592
593         if (mono_do_x86_stack_align && (stack_size % MONO_ARCH_FRAME_ALIGNMENT) != 0) {
594                 cinfo->need_stack_align = TRUE;
595                 cinfo->stack_align_amount = MONO_ARCH_FRAME_ALIGNMENT - (stack_size % MONO_ARCH_FRAME_ALIGNMENT);
596                 stack_size += cinfo->stack_align_amount;
597         }
598
599         if (cinfo->vtype_retaddr) {
600                 /* if the function returns a struct on stack, the called method already does a ret $0x4 */
601                 cinfo->callee_stack_pop = 4;
602         }
603
604         cinfo->stack_usage = stack_size;
605         cinfo->reg_usage = gr;
606         cinfo->freg_usage = fr;
607         return cinfo;
608 }
609
610 static CallInfo*
611 get_call_info (MonoGenericSharingContext *gsctx, MonoMemPool *mp, MonoMethodSignature *sig)
612 {
613         int n = sig->hasthis + sig->param_count;
614         CallInfo *cinfo;
615
616         if (mp)
617                 cinfo = mono_mempool_alloc0 (mp, sizeof (CallInfo) + (sizeof (ArgInfo) * n));
618         else
619                 cinfo = g_malloc0 (sizeof (CallInfo) + (sizeof (ArgInfo) * n));
620
621         return get_call_info_internal (gsctx, cinfo, sig);
622 }
623
624 /*
625  * mono_arch_get_argument_info:
626  * @csig:  a method signature
627  * @param_count: the number of parameters to consider
628  * @arg_info: an array to store the result infos
629  *
630  * Gathers information on parameters such as size, alignment and
631  * padding. arg_info should be large enought to hold param_count + 1 entries. 
632  *
633  * Returns the size of the argument area on the stack.
634  * This should be signal safe, since it is called from
635  * mono_arch_find_jit_info ().
636  * FIXME: The metadata calls might not be signal safe.
637  */
638 int
639 mono_arch_get_argument_info (MonoGenericSharingContext *gsctx, MonoMethodSignature *csig, int param_count, MonoJitArgumentInfo *arg_info)
640 {
641         int len, k, args_size = 0;
642         int size, pad;
643         guint32 align;
644         int offset = 8;
645         CallInfo *cinfo;
646
647         /* Avoid g_malloc as it is not signal safe */
648         len = sizeof (CallInfo) + (sizeof (ArgInfo) * (csig->param_count + 1));
649         cinfo = (CallInfo*)g_newa (guint8*, len);
650         memset (cinfo, 0, len);
651
652         cinfo = get_call_info_internal (gsctx, cinfo, csig);
653
654         arg_info [0].offset = offset;
655
656         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
657                 args_size += sizeof (gpointer);
658                 offset += 4;
659         }
660
661         if (csig->hasthis) {
662                 args_size += sizeof (gpointer);
663                 offset += 4;
664         }
665
666         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && csig->hasthis) {
667                 /* Emitted after this */
668                 args_size += sizeof (gpointer);
669                 offset += 4;
670         }
671
672         arg_info [0].size = args_size;
673
674         for (k = 0; k < param_count; k++) {
675                 size = mini_type_stack_size_full (NULL, csig->params [k], &align, csig->pinvoke);
676
677                 /* ignore alignment for now */
678                 align = 1;
679
680                 args_size += pad = (align - (args_size & (align - 1))) & (align - 1);   
681                 arg_info [k].pad = pad;
682                 args_size += size;
683                 arg_info [k + 1].pad = 0;
684                 arg_info [k + 1].size = size;
685                 offset += pad;
686                 arg_info [k + 1].offset = offset;
687                 offset += size;
688
689                 if (k == 0 && cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && !csig->hasthis) {
690                         /* Emitted after the first arg */
691                         args_size += sizeof (gpointer);
692                         offset += 4;
693                 }
694         }
695
696         if (mono_do_x86_stack_align && !CALLCONV_IS_STDCALL (csig))
697                 align = MONO_ARCH_FRAME_ALIGNMENT;
698         else
699                 align = 4;
700         args_size += pad = (align - (args_size & (align - 1))) & (align - 1);
701         arg_info [k].pad = pad;
702
703         return args_size;
704 }
705
706 gboolean
707 mono_arch_tail_call_supported (MonoCompile *cfg, MonoMethodSignature *caller_sig, MonoMethodSignature *callee_sig)
708 {
709         MonoType *callee_ret;
710         CallInfo *c1, *c2;
711         gboolean res;
712
713         if (cfg->compile_aot && !cfg->full_aot)
714                 /* OP_TAILCALL doesn't work with AOT */
715                 return FALSE;
716
717         c1 = get_call_info (NULL, NULL, caller_sig);
718         c2 = get_call_info (NULL, NULL, callee_sig);
719         /*
720          * Tail calls with more callee stack usage than the caller cannot be supported, since
721          * the extra stack space would be left on the stack after the tail call.
722          */
723         res = c1->stack_usage >= c2->stack_usage;
724         callee_ret = mini_replace_type (callee_sig->ret);
725         if (callee_ret && MONO_TYPE_ISSTRUCT (callee_ret) && c2->ret.storage != ArgValuetypeInReg)
726                 /* An address on the callee's stack is passed as the first argument */
727                 res = FALSE;
728
729         g_free (c1);
730         g_free (c2);
731
732         return res;
733 }
734
735 /*
736  * Initialize the cpu to execute managed code.
737  */
738 void
739 mono_arch_cpu_init (void)
740 {
741         /* spec compliance requires running with double precision */
742 #ifndef _MSC_VER
743         guint16 fpcw;
744
745         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
746         fpcw &= ~X86_FPCW_PRECC_MASK;
747         fpcw |= X86_FPCW_PREC_DOUBLE;
748         __asm__  __volatile__ ("fldcw %0\n": : "m" (fpcw));
749         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
750 #else
751         _control87 (_PC_53, MCW_PC);
752 #endif
753 }
754
755 /*
756  * Initialize architecture specific code.
757  */
758 void
759 mono_arch_init (void)
760 {
761         mono_mutex_init_recursive (&mini_arch_mutex);
762
763         ss_trigger_page = mono_valloc (NULL, mono_pagesize (), MONO_MMAP_READ);
764         bp_trigger_page = mono_valloc (NULL, mono_pagesize (), MONO_MMAP_READ|MONO_MMAP_32BIT);
765         mono_mprotect (bp_trigger_page, mono_pagesize (), 0);
766
767         mono_aot_register_jit_icall ("mono_x86_throw_exception", mono_x86_throw_exception);
768         mono_aot_register_jit_icall ("mono_x86_throw_corlib_exception", mono_x86_throw_corlib_exception);
769 #if defined(ENABLE_GSHAREDVT)
770         mono_aot_register_jit_icall ("mono_x86_start_gsharedvt_call", mono_x86_start_gsharedvt_call);
771 #endif
772 }
773
774 /*
775  * Cleanup architecture specific code.
776  */
777 void
778 mono_arch_cleanup (void)
779 {
780         if (ss_trigger_page)
781                 mono_vfree (ss_trigger_page, mono_pagesize ());
782         if (bp_trigger_page)
783                 mono_vfree (bp_trigger_page, mono_pagesize ());
784         mono_mutex_destroy (&mini_arch_mutex);
785 }
786
787 /*
788  * This function returns the optimizations supported on this cpu.
789  */
790 guint32
791 mono_arch_cpu_optimizations (guint32 *exclude_mask)
792 {
793 #if !defined(__native_client__)
794         guint32 opts = 0;
795
796         *exclude_mask = 0;
797
798         if (mono_hwcap_x86_has_cmov) {
799                 opts |= MONO_OPT_CMOV;
800
801                 if (mono_hwcap_x86_has_fcmov)
802                         opts |= MONO_OPT_FCMOV;
803                 else
804                         *exclude_mask |= MONO_OPT_FCMOV;
805         } else {
806                 *exclude_mask |= MONO_OPT_CMOV;
807         }
808
809         if (mono_hwcap_x86_has_sse2)
810                 opts |= MONO_OPT_SSE2;
811         else
812                 *exclude_mask |= MONO_OPT_SSE2;
813
814 #ifdef MONO_ARCH_SIMD_INTRINSICS
815                 /*SIMD intrinsics require at least SSE2.*/
816                 if (!mono_hwcap_x86_has_sse2)
817                         *exclude_mask |= MONO_OPT_SIMD;
818 #endif
819
820         return opts;
821 #else
822         return MONO_OPT_CMOV | MONO_OPT_FCMOV | MONO_OPT_SSE2;
823 #endif
824 }
825
826 /*
827  * This function test for all SSE functions supported.
828  *
829  * Returns a bitmask corresponding to all supported versions.
830  * 
831  */
832 guint32
833 mono_arch_cpu_enumerate_simd_versions (void)
834 {
835         guint32 sse_opts = 0;
836
837         if (mono_hwcap_x86_has_sse1)
838                 sse_opts |= SIMD_VERSION_SSE1;
839
840         if (mono_hwcap_x86_has_sse2)
841                 sse_opts |= SIMD_VERSION_SSE2;
842
843         if (mono_hwcap_x86_has_sse3)
844                 sse_opts |= SIMD_VERSION_SSE3;
845
846         if (mono_hwcap_x86_has_ssse3)
847                 sse_opts |= SIMD_VERSION_SSSE3;
848
849         if (mono_hwcap_x86_has_sse41)
850                 sse_opts |= SIMD_VERSION_SSE41;
851
852         if (mono_hwcap_x86_has_sse42)
853                 sse_opts |= SIMD_VERSION_SSE42;
854
855         if (mono_hwcap_x86_has_sse4a)
856                 sse_opts |= SIMD_VERSION_SSE4a;
857
858         return sse_opts;
859 }
860
861 /*
862  * Determine whenever the trap whose info is in SIGINFO is caused by
863  * integer overflow.
864  */
865 gboolean
866 mono_arch_is_int_overflow (void *sigctx, void *info)
867 {
868         MonoContext ctx;
869         guint8* ip;
870
871         mono_sigctx_to_monoctx (sigctx, &ctx);
872
873         ip = (guint8*)ctx.eip;
874
875         if ((ip [0] == 0xf7) && (x86_modrm_mod (ip [1]) == 0x3) && (x86_modrm_reg (ip [1]) == 0x7)) {
876                 gint32 reg;
877
878                 /* idiv REG */
879                 switch (x86_modrm_rm (ip [1])) {
880                 case X86_EAX:
881                         reg = ctx.eax;
882                         break;
883                 case X86_ECX:
884                         reg = ctx.ecx;
885                         break;
886                 case X86_EDX:
887                         reg = ctx.edx;
888                         break;
889                 case X86_EBX:
890                         reg = ctx.ebx;
891                         break;
892                 case X86_ESI:
893                         reg = ctx.esi;
894                         break;
895                 case X86_EDI:
896                         reg = ctx.edi;
897                         break;
898                 default:
899                         g_assert_not_reached ();
900                         reg = -1;
901                 }
902
903                 if (reg == -1)
904                         return TRUE;
905         }
906                         
907         return FALSE;
908 }
909
910 GList *
911 mono_arch_get_allocatable_int_vars (MonoCompile *cfg)
912 {
913         GList *vars = NULL;
914         int i;
915
916         for (i = 0; i < cfg->num_varinfo; i++) {
917                 MonoInst *ins = cfg->varinfo [i];
918                 MonoMethodVar *vmv = MONO_VARINFO (cfg, i);
919
920                 /* unused vars */
921                 if (vmv->range.first_use.abs_pos >= vmv->range.last_use.abs_pos)
922                         continue;
923
924                 if ((ins->flags & (MONO_INST_IS_DEAD|MONO_INST_VOLATILE|MONO_INST_INDIRECT)) || 
925                     (ins->opcode != OP_LOCAL && ins->opcode != OP_ARG))
926                         continue;
927
928                 /* we dont allocate I1 to registers because there is no simply way to sign extend 
929                  * 8bit quantities in caller saved registers on x86 */
930                 if (mono_is_regsize_var (ins->inst_vtype) && (ins->inst_vtype->type != MONO_TYPE_I1)) {
931                         g_assert (MONO_VARINFO (cfg, i)->reg == -1);
932                         g_assert (i == vmv->idx);
933                         vars = g_list_prepend (vars, vmv);
934                 }
935         }
936
937         vars = mono_varlist_sort (cfg, vars, 0);
938
939         return vars;
940 }
941
942 GList *
943 mono_arch_get_global_int_regs (MonoCompile *cfg)
944 {
945         GList *regs = NULL;
946
947         /* we can use 3 registers for global allocation */
948         regs = g_list_prepend (regs, (gpointer)X86_EBX);
949         regs = g_list_prepend (regs, (gpointer)X86_ESI);
950         regs = g_list_prepend (regs, (gpointer)X86_EDI);
951
952         return regs;
953 }
954
955 /*
956  * mono_arch_regalloc_cost:
957  *
958  *  Return the cost, in number of memory references, of the action of 
959  * allocating the variable VMV into a register during global register
960  * allocation.
961  */
962 guint32
963 mono_arch_regalloc_cost (MonoCompile *cfg, MonoMethodVar *vmv)
964 {
965         MonoInst *ins = cfg->varinfo [vmv->idx];
966
967         if (cfg->method->save_lmf)
968                 /* The register is already saved */
969                 return (ins->opcode == OP_ARG) ? 1 : 0;
970         else
971                 /* push+pop+possible load if it is an argument */
972                 return (ins->opcode == OP_ARG) ? 3 : 2;
973 }
974
975 static void
976 set_needs_stack_frame (MonoCompile *cfg, gboolean flag)
977 {
978         static int inited = FALSE;
979         static int count = 0;
980
981         if (cfg->arch.need_stack_frame_inited) {
982                 g_assert (cfg->arch.need_stack_frame == flag);
983                 return;
984         }
985
986         cfg->arch.need_stack_frame = flag;
987         cfg->arch.need_stack_frame_inited = TRUE;
988
989         if (flag)
990                 return;
991
992         if (!inited) {
993                 mono_counters_register ("Could eliminate stack frame", MONO_COUNTER_INT|MONO_COUNTER_JIT, &count);
994                 inited = TRUE;
995         }
996         ++count;
997
998         //g_print ("will eliminate %s.%s.%s\n", cfg->method->klass->name_space, cfg->method->klass->name, cfg->method->name);
999 }
1000
1001 static gboolean
1002 needs_stack_frame (MonoCompile *cfg)
1003 {
1004         MonoMethodSignature *sig;
1005         MonoMethodHeader *header;
1006         gboolean result = FALSE;
1007
1008 #if defined(__APPLE__)
1009         /*OSX requires stack frame code to have the correct alignment. */
1010         return TRUE;
1011 #endif
1012
1013         if (cfg->arch.need_stack_frame_inited)
1014                 return cfg->arch.need_stack_frame;
1015
1016         header = cfg->header;
1017         sig = mono_method_signature (cfg->method);
1018
1019         if (cfg->disable_omit_fp)
1020                 result = TRUE;
1021         else if (cfg->flags & MONO_CFG_HAS_ALLOCA)
1022                 result = TRUE;
1023         else if (cfg->method->save_lmf)
1024                 result = TRUE;
1025         else if (cfg->stack_offset)
1026                 result = TRUE;
1027         else if (cfg->param_area)
1028                 result = TRUE;
1029         else if (cfg->flags & (MONO_CFG_HAS_CALLS | MONO_CFG_HAS_ALLOCA | MONO_CFG_HAS_TAIL))
1030                 result = TRUE;
1031         else if (header->num_clauses)
1032                 result = TRUE;
1033         else if (sig->param_count + sig->hasthis)
1034                 result = TRUE;
1035         else if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1036                 result = TRUE;
1037         else if ((mono_jit_trace_calls != NULL && mono_trace_eval (cfg->method)) ||
1038                 (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE))
1039                 result = TRUE;
1040
1041         set_needs_stack_frame (cfg, result);
1042
1043         return cfg->arch.need_stack_frame;
1044 }
1045
1046 /*
1047  * Set var information according to the calling convention. X86 version.
1048  * The locals var stuff should most likely be split in another method.
1049  */
1050 void
1051 mono_arch_allocate_vars (MonoCompile *cfg)
1052 {
1053         MonoMethodSignature *sig;
1054         MonoMethodHeader *header;
1055         MonoInst *inst;
1056         guint32 locals_stack_size, locals_stack_align;
1057         int i, offset;
1058         gint32 *offsets;
1059         CallInfo *cinfo;
1060
1061         header = cfg->header;
1062         sig = mono_method_signature (cfg->method);
1063
1064         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1065
1066         cfg->frame_reg = X86_EBP;
1067         offset = 0;
1068
1069         if (cfg->has_atomic_add_i4 || cfg->has_atomic_exchange_i4) {
1070                 /* The opcode implementations use callee-saved regs as scratch regs by pushing and pop-ing them, but that is not async safe */
1071                 cfg->used_int_regs |= (1 << X86_EBX) | (1 << X86_EDI) | (1 << X86_ESI);
1072         }
1073
1074         /* Reserve space to save LMF and caller saved registers */
1075
1076         if (cfg->method->save_lmf) {
1077                 /* The LMF var is allocated normally */
1078         } else {
1079                 if (cfg->used_int_regs & (1 << X86_EBX)) {
1080                         offset += 4;
1081                 }
1082
1083                 if (cfg->used_int_regs & (1 << X86_EDI)) {
1084                         offset += 4;
1085                 }
1086
1087                 if (cfg->used_int_regs & (1 << X86_ESI)) {
1088                         offset += 4;
1089                 }
1090         }
1091
1092         switch (cinfo->ret.storage) {
1093         case ArgValuetypeInReg:
1094                 /* Allocate a local to hold the result, the epilog will copy it to the correct place */
1095                 offset += 8;
1096                 cfg->ret->opcode = OP_REGOFFSET;
1097                 cfg->ret->inst_basereg = X86_EBP;
1098                 cfg->ret->inst_offset = - offset;
1099                 break;
1100         default:
1101                 break;
1102         }
1103
1104         /* Allocate locals */
1105         offsets = mono_allocate_stack_slots (cfg, TRUE, &locals_stack_size, &locals_stack_align);
1106         if (locals_stack_size > MONO_ARCH_MAX_FRAME_SIZE) {
1107                 char *mname = mono_method_full_name (cfg->method, TRUE);
1108                 cfg->exception_type = MONO_EXCEPTION_INVALID_PROGRAM;
1109                 cfg->exception_message = g_strdup_printf ("Method %s stack is too big.", mname);
1110                 g_free (mname);
1111                 return;
1112         }
1113         if (locals_stack_align) {
1114                 int prev_offset = offset;
1115
1116                 offset += (locals_stack_align - 1);
1117                 offset &= ~(locals_stack_align - 1);
1118
1119                 while (prev_offset < offset) {
1120                         prev_offset += 4;
1121                         mini_gc_set_slot_type_from_fp (cfg, - prev_offset, SLOT_NOREF);
1122                 }
1123         }
1124         cfg->locals_min_stack_offset = - (offset + locals_stack_size);
1125         cfg->locals_max_stack_offset = - offset;
1126         /*
1127          * EBP is at alignment 8 % MONO_ARCH_FRAME_ALIGNMENT, so if we
1128          * have locals larger than 8 bytes we need to make sure that
1129          * they have the appropriate offset.
1130          */
1131         if (MONO_ARCH_FRAME_ALIGNMENT > 8 && locals_stack_align > 8)
1132                 offset += MONO_ARCH_FRAME_ALIGNMENT - sizeof (gpointer) * 2;
1133         for (i = cfg->locals_start; i < cfg->num_varinfo; i++) {
1134                 if (offsets [i] != -1) {
1135                         MonoInst *inst = cfg->varinfo [i];
1136                         inst->opcode = OP_REGOFFSET;
1137                         inst->inst_basereg = X86_EBP;
1138                         inst->inst_offset = - (offset + offsets [i]);
1139                         //printf ("allocated local %d to ", i); mono_print_tree_nl (inst);
1140                 }
1141         }
1142         offset += locals_stack_size;
1143
1144
1145         /*
1146          * Allocate arguments+return value
1147          */
1148
1149         switch (cinfo->ret.storage) {
1150         case ArgOnStack:
1151                 if (cfg->vret_addr) {
1152                         /* 
1153                          * In the new IR, the cfg->vret_addr variable represents the
1154                          * vtype return value.
1155                          */
1156                         cfg->vret_addr->opcode = OP_REGOFFSET;
1157                         cfg->vret_addr->inst_basereg = cfg->frame_reg;
1158                         cfg->vret_addr->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1159                         if (G_UNLIKELY (cfg->verbose_level > 1)) {
1160                                 printf ("vret_addr =");
1161                                 mono_print_ins (cfg->vret_addr);
1162                         }
1163                 } else {
1164                         cfg->ret->opcode = OP_REGOFFSET;
1165                         cfg->ret->inst_basereg = X86_EBP;
1166                         cfg->ret->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1167                 }
1168                 break;
1169         case ArgValuetypeInReg:
1170                 break;
1171         case ArgInIReg:
1172                 cfg->ret->opcode = OP_REGVAR;
1173                 cfg->ret->inst_c0 = cinfo->ret.reg;
1174                 cfg->ret->dreg = cinfo->ret.reg;
1175                 break;
1176         case ArgNone:
1177         case ArgOnFloatFpStack:
1178         case ArgOnDoubleFpStack:
1179                 break;
1180         default:
1181                 g_assert_not_reached ();
1182         }
1183
1184         if (sig->call_convention == MONO_CALL_VARARG) {
1185                 g_assert (cinfo->sig_cookie.storage == ArgOnStack);
1186                 cfg->sig_cookie = cinfo->sig_cookie.offset + ARGS_OFFSET;
1187         }
1188
1189         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1190                 ArgInfo *ainfo = &cinfo->args [i];
1191                 inst = cfg->args [i];
1192                 if (inst->opcode != OP_REGVAR) {
1193                         inst->opcode = OP_REGOFFSET;
1194                         inst->inst_basereg = X86_EBP;
1195                 }
1196                 inst->inst_offset = ainfo->offset + ARGS_OFFSET;
1197         }
1198
1199         cfg->stack_offset = offset;
1200 }
1201
1202 void
1203 mono_arch_create_vars (MonoCompile *cfg)
1204 {
1205         MonoType *sig_ret;
1206         MonoMethodSignature *sig;
1207         CallInfo *cinfo;
1208
1209         sig = mono_method_signature (cfg->method);
1210
1211         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1212         sig_ret = mini_replace_type (sig->ret);
1213
1214         if (cinfo->ret.storage == ArgValuetypeInReg)
1215                 cfg->ret_var_is_local = TRUE;
1216         if ((cinfo->ret.storage != ArgValuetypeInReg) && (MONO_TYPE_ISSTRUCT (sig_ret) || mini_is_gsharedvt_variable_type (cfg, sig_ret))) {
1217                 cfg->vret_addr = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_ARG);
1218         }
1219
1220         if (cfg->method->save_lmf) {
1221                 cfg->create_lmf_var = TRUE;
1222                 cfg->lmf_ir = TRUE;
1223 #ifndef HOST_WIN32
1224                 cfg->lmf_ir_mono_lmf = TRUE;
1225 #endif
1226         }
1227
1228         cfg->arch_eh_jit_info = 1;
1229 }
1230
1231 /*
1232  * It is expensive to adjust esp for each individual fp argument pushed on the stack
1233  * so we try to do it just once when we have multiple fp arguments in a row.
1234  * We don't use this mechanism generally because for int arguments the generated code
1235  * is slightly bigger and new generation cpus optimize away the dependency chains
1236  * created by push instructions on the esp value.
1237  * fp_arg_setup is the first argument in the execution sequence where the esp register
1238  * is modified.
1239  */
1240 static G_GNUC_UNUSED int
1241 collect_fp_stack_space (MonoMethodSignature *sig, int start_arg, int *fp_arg_setup)
1242 {
1243         int fp_space = 0;
1244         MonoType *t;
1245
1246         for (; start_arg < sig->param_count; ++start_arg) {
1247                 t = mini_replace_type (sig->params [start_arg]);
1248                 if (!t->byref && t->type == MONO_TYPE_R8) {
1249                         fp_space += sizeof (double);
1250                         *fp_arg_setup = start_arg;
1251                 } else {
1252                         break;
1253                 }
1254         }
1255         return fp_space;
1256 }
1257
1258 static void
1259 emit_sig_cookie (MonoCompile *cfg, MonoCallInst *call, CallInfo *cinfo)
1260 {
1261         MonoMethodSignature *tmp_sig;
1262         int sig_reg;
1263
1264         /*
1265          * mono_ArgIterator_Setup assumes the signature cookie is 
1266          * passed first and all the arguments which were before it are
1267          * passed on the stack after the signature. So compensate by 
1268          * passing a different signature.
1269          */
1270         tmp_sig = mono_metadata_signature_dup (call->signature);
1271         tmp_sig->param_count -= call->signature->sentinelpos;
1272         tmp_sig->sentinelpos = 0;
1273         memcpy (tmp_sig->params, call->signature->params + call->signature->sentinelpos, tmp_sig->param_count * sizeof (MonoType*));
1274
1275         if (cfg->compile_aot) {
1276                 sig_reg = mono_alloc_ireg (cfg);
1277                 MONO_EMIT_NEW_SIGNATURECONST (cfg, sig_reg, tmp_sig);
1278                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->sig_cookie.offset, sig_reg);
1279         } else {
1280                 MONO_EMIT_NEW_STORE_MEMBASE_IMM (cfg, OP_STORE_MEMBASE_IMM, X86_ESP, cinfo->sig_cookie.offset, tmp_sig);
1281         }
1282 }
1283
1284 #ifdef ENABLE_LLVM
1285 LLVMCallInfo*
1286 mono_arch_get_llvm_call_info (MonoCompile *cfg, MonoMethodSignature *sig)
1287 {
1288         int i, n;
1289         CallInfo *cinfo;
1290         ArgInfo *ainfo;
1291         LLVMCallInfo *linfo;
1292         MonoType *t, *sig_ret;
1293
1294         n = sig->param_count + sig->hasthis;
1295
1296         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1297         sig_ret = sig->ret;
1298
1299         linfo = mono_mempool_alloc0 (cfg->mempool, sizeof (LLVMCallInfo) + (sizeof (LLVMArgInfo) * n));
1300
1301         /*
1302          * LLVM always uses the native ABI while we use our own ABI, the
1303          * only difference is the handling of vtypes:
1304          * - we only pass/receive them in registers in some cases, and only 
1305          *   in 1 or 2 integer registers.
1306          */
1307         if (cinfo->ret.storage == ArgValuetypeInReg) {
1308                 if (sig->pinvoke) {
1309                         cfg->exception_message = g_strdup ("pinvoke + vtypes");
1310                         cfg->disable_llvm = TRUE;
1311                         return linfo;
1312                 }
1313
1314                 cfg->exception_message = g_strdup ("vtype ret in call");
1315                 cfg->disable_llvm = TRUE;
1316                 /*
1317                 linfo->ret.storage = LLVMArgVtypeInReg;
1318                 for (j = 0; j < 2; ++j)
1319                         linfo->ret.pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, cinfo->ret.pair_storage [j]);
1320                 */
1321         }
1322
1323         if (mini_type_is_vtype (cfg, sig_ret) && cinfo->ret.storage == ArgInIReg) {
1324                 /* Vtype returned using a hidden argument */
1325                 linfo->ret.storage = LLVMArgVtypeRetAddr;
1326                 linfo->vret_arg_index = cinfo->vret_arg_index;
1327         }
1328
1329         if (mini_type_is_vtype (cfg, sig_ret) && cinfo->ret.storage != ArgInIReg) {
1330                 // FIXME:
1331                 cfg->exception_message = g_strdup ("vtype ret in call");
1332                 cfg->disable_llvm = TRUE;
1333         }
1334
1335         for (i = 0; i < n; ++i) {
1336                 ainfo = cinfo->args + i;
1337
1338                 if (i >= sig->hasthis)
1339                         t = sig->params [i - sig->hasthis];
1340                 else
1341                         t = &mono_defaults.int_class->byval_arg;
1342
1343                 linfo->args [i].storage = LLVMArgNone;
1344
1345                 switch (ainfo->storage) {
1346                 case ArgInIReg:
1347                         linfo->args [i].storage = LLVMArgInIReg;
1348                         break;
1349                 case ArgInDoubleSSEReg:
1350                 case ArgInFloatSSEReg:
1351                         linfo->args [i].storage = LLVMArgInFPReg;
1352                         break;
1353                 case ArgOnStack:
1354                         if (mini_type_is_vtype (cfg, t)) {
1355                                 if (mono_class_value_size (mono_class_from_mono_type (t), NULL) == 0)
1356                                 /* LLVM seems to allocate argument space for empty structures too */
1357                                         linfo->args [i].storage = LLVMArgNone;
1358                                 else
1359                                         linfo->args [i].storage = LLVMArgVtypeByVal;
1360                         } else {
1361                                 linfo->args [i].storage = LLVMArgInIReg;
1362                                 if (t->byref) {
1363                                         if (t->type == MONO_TYPE_R4)
1364                                                 linfo->args [i].storage = LLVMArgInFPReg;
1365                                         else if (t->type == MONO_TYPE_R8)
1366                                                 linfo->args [i].storage = LLVMArgInFPReg;
1367                                 }
1368                         }
1369                         break;
1370                 case ArgValuetypeInReg:
1371                         if (sig->pinvoke) {
1372                                 cfg->exception_message = g_strdup ("pinvoke + vtypes");
1373                                 cfg->disable_llvm = TRUE;
1374                                 return linfo;
1375                         }
1376
1377                         cfg->exception_message = g_strdup ("vtype arg");
1378                         cfg->disable_llvm = TRUE;
1379                         /*
1380                         linfo->args [i].storage = LLVMArgVtypeInReg;
1381                         for (j = 0; j < 2; ++j)
1382                                 linfo->args [i].pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, ainfo->pair_storage [j]);
1383                         */
1384                         break;
1385                 case ArgGSharedVt:
1386                         linfo->args [i].storage = LLVMArgGSharedVt;
1387                         break;
1388                 default:
1389                         cfg->exception_message = g_strdup ("ainfo->storage");
1390                         cfg->disable_llvm = TRUE;
1391                         break;
1392                 }
1393         }
1394
1395         return linfo;
1396 }
1397 #endif
1398
1399 static void
1400 emit_gc_param_slot_def (MonoCompile *cfg, int sp_offset, MonoType *t)
1401 {
1402         if (cfg->compute_gc_maps) {
1403                 MonoInst *def;
1404
1405                 /* Needs checking if the feature will be enabled again */
1406                 g_assert_not_reached ();
1407
1408                 /* On x86, the offsets are from the sp value before the start of the call sequence */
1409                 if (t == NULL)
1410                         t = &mono_defaults.int_class->byval_arg;
1411                 EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF (cfg, def, sp_offset, t);
1412         }
1413 }
1414
1415 void
1416 mono_arch_emit_call (MonoCompile *cfg, MonoCallInst *call)
1417 {
1418         MonoType *sig_ret;
1419         MonoInst *arg, *in;
1420         MonoMethodSignature *sig;
1421         int i, j, n;
1422         CallInfo *cinfo;
1423         int sentinelpos = 0, sp_offset = 0;
1424
1425         sig = call->signature;
1426         n = sig->param_count + sig->hasthis;
1427         sig_ret = mini_replace_type (sig->ret);
1428
1429         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1430         call->call_info = cinfo;
1431
1432         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1433                 sentinelpos = sig->sentinelpos + (sig->hasthis ? 1 : 0);
1434
1435         if (sig_ret && MONO_TYPE_ISSTRUCT (sig_ret)) {
1436                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1437                         /*
1438                          * Tell the JIT to use a more efficient calling convention: call using
1439                          * OP_CALL, compute the result location after the call, and save the 
1440                          * result there.
1441                          */
1442                         call->vret_in_reg = TRUE;
1443 #if defined(__APPLE__)
1444                         if (cinfo->ret.pair_storage [0] == ArgOnDoubleFpStack || cinfo->ret.pair_storage [0] == ArgOnFloatFpStack)
1445                                 call->vret_in_reg_fp = TRUE;
1446 #endif
1447                         if (call->vret_var)
1448                                 NULLIFY_INS (call->vret_var);
1449                 }
1450         }
1451
1452         // FIXME: Emit EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF everywhere 
1453
1454         /* Handle the case where there are no implicit arguments */
1455         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == sentinelpos)) {
1456                 emit_sig_cookie (cfg, call, cinfo);
1457                 sp_offset = cinfo->sig_cookie.offset;
1458                 emit_gc_param_slot_def (cfg, sp_offset, NULL);
1459         }
1460
1461         /* Arguments are pushed in the reverse order */
1462         for (i = n - 1; i >= 0; i --) {
1463                 ArgInfo *ainfo = cinfo->args + i;
1464                 MonoType *orig_type, *t;
1465                 int argsize;
1466
1467                 if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && i == 0) {
1468                         MonoInst *vtarg;
1469
1470                         /* Push the vret arg before the first argument */
1471                         MONO_INST_NEW (cfg, vtarg, OP_STORE_MEMBASE_REG);
1472                         vtarg->type = STACK_MP;
1473                         vtarg->inst_destbasereg = X86_ESP;
1474                         vtarg->sreg1 = call->vret_var->dreg;
1475                         vtarg->inst_offset = cinfo->ret.offset;
1476                         MONO_ADD_INS (cfg->cbb, vtarg);
1477                         emit_gc_param_slot_def (cfg, cinfo->ret.offset, NULL);
1478                 }
1479
1480                 if (i >= sig->hasthis)
1481                         t = sig->params [i - sig->hasthis];
1482                 else
1483                         t = &mono_defaults.int_class->byval_arg;
1484                 orig_type = t;
1485                 t = mini_type_get_underlying_type (cfg->generic_sharing_context, t);
1486
1487                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH);
1488
1489                 in = call->args [i];
1490                 arg->cil_code = in->cil_code;
1491                 arg->sreg1 = in->dreg;
1492                 arg->type = in->type;
1493
1494                 g_assert (in->dreg != -1);
1495
1496                 if (ainfo->storage == ArgGSharedVt) {
1497                         arg->opcode = OP_OUTARG_VT;
1498                         arg->sreg1 = in->dreg;
1499                         arg->klass = in->klass;
1500                         arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1501                         memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1502                         sp_offset += 4;
1503                         MONO_ADD_INS (cfg->cbb, arg);
1504                 } else if ((i >= sig->hasthis) && (MONO_TYPE_ISSTRUCT(t))) {
1505                         guint32 align;
1506                         guint32 size;
1507
1508                         g_assert (in->klass);
1509
1510                         if (t->type == MONO_TYPE_TYPEDBYREF) {
1511                                 size = sizeof (MonoTypedRef);
1512                                 align = sizeof (gpointer);
1513                         }
1514                         else {
1515                                 size = mini_type_stack_size_full (cfg->generic_sharing_context, &in->klass->byval_arg, &align, sig->pinvoke);
1516                         }
1517
1518                         if (size > 0) {
1519                                 arg->opcode = OP_OUTARG_VT;
1520                                 arg->sreg1 = in->dreg;
1521                                 arg->klass = in->klass;
1522                                 arg->backend.size = size;
1523                                 arg->inst_p0 = call;
1524                                 arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1525                                 memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1526
1527                                 MONO_ADD_INS (cfg->cbb, arg);
1528                                 if (ainfo->storage != ArgValuetypeInReg) {
1529                                         emit_gc_param_slot_def (cfg, ainfo->offset, orig_type);
1530                                 }
1531                         }
1532                 } else {
1533                         switch (ainfo->storage) {
1534                         case ArgOnStack:
1535                                 if (!t->byref) {
1536                                         if (t->type == MONO_TYPE_R4) {
1537                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER4_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1538                                                 argsize = 4;
1539                                         } else if (t->type == MONO_TYPE_R8) {
1540                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER8_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1541                                                 argsize = 8;
1542                                         } else if (t->type == MONO_TYPE_I8 || t->type == MONO_TYPE_U8) {
1543                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset + 4, in->dreg + 2);
1544                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg + 1);
1545                                                 argsize = 4;
1546                                         } else {
1547                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1548                                                 argsize = 4;
1549                                         }
1550                                 } else {
1551                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1552                                         argsize = 4;
1553                                 }
1554                                 break;
1555                         case ArgInIReg:
1556                                 arg->opcode = OP_MOVE;
1557                                 arg->dreg = ainfo->reg;
1558                                 MONO_ADD_INS (cfg->cbb, arg);
1559                                 argsize = 0;
1560                                 break;
1561                         default:
1562                                 g_assert_not_reached ();
1563                         }
1564
1565                         if (cfg->compute_gc_maps) {
1566                                 if (argsize == 4) {
1567                                         /* FIXME: The == STACK_OBJ check might be fragile ? */
1568                                         if (sig->hasthis && i == 0 && call->args [i]->type == STACK_OBJ) {
1569                                                 /* this */
1570                                                 if (call->need_unbox_trampoline)
1571                                                         /* The unbox trampoline transforms this into a managed pointer */
1572                                                         emit_gc_param_slot_def (cfg, ainfo->offset, &mono_defaults.int_class->this_arg);
1573                                                 else
1574                                                         emit_gc_param_slot_def (cfg, ainfo->offset, &mono_defaults.object_class->byval_arg);
1575                                         } else {
1576                                                 emit_gc_param_slot_def (cfg, ainfo->offset, orig_type);
1577                                         }
1578                                 } else {
1579                                         /* i8/r8 */
1580                                         for (j = 0; j < argsize; j += 4)
1581                                                 emit_gc_param_slot_def (cfg, ainfo->offset + j, NULL);
1582                                 }
1583                         }
1584                 }
1585
1586                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sentinelpos)) {
1587                         /* Emit the signature cookie just before the implicit arguments */
1588                         emit_sig_cookie (cfg, call, cinfo);
1589                         emit_gc_param_slot_def (cfg, cinfo->sig_cookie.offset, NULL);
1590                 }
1591         }
1592
1593         if (sig_ret && (MONO_TYPE_ISSTRUCT (sig_ret) || cinfo->vtype_retaddr)) {
1594                 MonoInst *vtarg;
1595
1596                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1597                         /* Already done */
1598                 }
1599                 else if (cinfo->ret.storage == ArgInIReg) {
1600                         NOT_IMPLEMENTED;
1601                         /* The return address is passed in a register */
1602                         MONO_INST_NEW (cfg, vtarg, OP_MOVE);
1603                         vtarg->sreg1 = call->inst.dreg;
1604                         vtarg->dreg = mono_alloc_ireg (cfg);
1605                         MONO_ADD_INS (cfg->cbb, vtarg);
1606                                 
1607                         mono_call_inst_add_outarg_reg (cfg, call, vtarg->dreg, cinfo->ret.reg, FALSE);
1608                 } else if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
1609                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->ret.offset, call->vret_var->dreg);
1610                         emit_gc_param_slot_def (cfg, cinfo->ret.offset, NULL);
1611                 }
1612         }
1613
1614         call->stack_usage = cinfo->stack_usage;
1615         call->stack_align_amount = cinfo->stack_align_amount;
1616 }
1617
1618 void
1619 mono_arch_emit_outarg_vt (MonoCompile *cfg, MonoInst *ins, MonoInst *src)
1620 {
1621         MonoCallInst *call = (MonoCallInst*)ins->inst_p0;
1622         ArgInfo *ainfo = ins->inst_p1;
1623         int size = ins->backend.size;
1624
1625         if (ainfo->storage == ArgValuetypeInReg) {
1626                 int dreg = mono_alloc_ireg (cfg);
1627                 switch (size) {
1628                 case 1:
1629                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU1_MEMBASE, dreg, src->dreg, 0);
1630                         break;
1631                 case 2:
1632                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU2_MEMBASE, dreg, src->dreg, 0);
1633                         break;
1634                 case 4:
1635                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1636                         break;
1637                 case 3: /* FIXME */
1638                 default:
1639                         g_assert_not_reached ();
1640                 }
1641                 mono_call_inst_add_outarg_reg (cfg, call, dreg, ainfo->reg, FALSE);
1642         }
1643         else {
1644                 if (cfg->gsharedvt && mini_is_gsharedvt_klass (cfg, ins->klass)) {
1645                         /* Pass by addr */
1646                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, src->dreg);
1647                 } else if (size <= 4) {
1648                         int dreg = mono_alloc_ireg (cfg);
1649                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1650                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, dreg);
1651                 } else if (size <= 20) {
1652                         mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1653                 } else {
1654                         // FIXME: Code growth
1655                         mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1656                 }
1657         }
1658 }
1659
1660 void
1661 mono_arch_emit_setret (MonoCompile *cfg, MonoMethod *method, MonoInst *val)
1662 {
1663         MonoType *ret = mini_type_get_underlying_type (cfg->generic_sharing_context, mono_method_signature (method)->ret);
1664
1665         if (!ret->byref) {
1666                 if (ret->type == MONO_TYPE_R4) {
1667                         if (COMPILE_LLVM (cfg))
1668                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1669                         /* Nothing to do */
1670                         return;
1671                 } else if (ret->type == MONO_TYPE_R8) {
1672                         if (COMPILE_LLVM (cfg))
1673                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1674                         /* Nothing to do */
1675                         return;
1676                 } else if (ret->type == MONO_TYPE_I8 || ret->type == MONO_TYPE_U8) {
1677                         if (COMPILE_LLVM (cfg))
1678                                 MONO_EMIT_NEW_UNALU (cfg, OP_LMOVE, cfg->ret->dreg, val->dreg);
1679                         else {
1680                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EAX, val->dreg + 1);
1681                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EDX, val->dreg + 2);
1682                         }
1683                         return;
1684                 }
1685         }
1686                         
1687         MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, cfg->ret->dreg, val->dreg);
1688 }
1689
1690 /*
1691  * Allow tracing to work with this interface (with an optional argument)
1692  */
1693 void*
1694 mono_arch_instrument_prolog (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments)
1695 {
1696         guchar *code = p;
1697
1698         g_assert (MONO_ARCH_FRAME_ALIGNMENT >= 8);
1699         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 8);
1700
1701         /* if some args are passed in registers, we need to save them here */
1702         x86_push_reg (code, X86_EBP);
1703
1704         if (cfg->compile_aot) {
1705                 x86_push_imm (code, cfg->method);
1706                 x86_mov_reg_imm (code, X86_EAX, func);
1707                 x86_call_reg (code, X86_EAX);
1708         } else {
1709                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, cfg->method);
1710                 x86_push_imm (code, cfg->method);
1711                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1712                 x86_call_code (code, 0);
1713         }
1714         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT);
1715
1716         return code;
1717 }
1718
1719 enum {
1720         SAVE_NONE,
1721         SAVE_STRUCT,
1722         SAVE_EAX,
1723         SAVE_EAX_EDX,
1724         SAVE_FP
1725 };
1726
1727 void*
1728 mono_arch_instrument_epilog_full (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments, gboolean preserve_argument_registers)
1729 {
1730         guchar *code = p;
1731         int arg_size = 0, stack_usage = 0, save_mode = SAVE_NONE;
1732         MonoMethod *method = cfg->method;
1733         MonoType *ret_type = mini_type_get_underlying_type (cfg->generic_sharing_context, mono_method_signature (method)->ret);
1734
1735         switch (ret_type->type) {
1736         case MONO_TYPE_VOID:
1737                 /* special case string .ctor icall */
1738                 if (strcmp (".ctor", method->name) && method->klass == mono_defaults.string_class) {
1739                         save_mode = SAVE_EAX;
1740                         stack_usage = enable_arguments ? 8 : 4;
1741                 } else
1742                         save_mode = SAVE_NONE;
1743                 break;
1744         case MONO_TYPE_I8:
1745         case MONO_TYPE_U8:
1746                 save_mode = SAVE_EAX_EDX;
1747                 stack_usage = enable_arguments ? 16 : 8;
1748                 break;
1749         case MONO_TYPE_R4:
1750         case MONO_TYPE_R8:
1751                 save_mode = SAVE_FP;
1752                 stack_usage = enable_arguments ? 16 : 8;
1753                 break;
1754         case MONO_TYPE_GENERICINST:
1755                 if (!mono_type_generic_inst_is_valuetype (ret_type)) {
1756                         save_mode = SAVE_EAX;
1757                         stack_usage = enable_arguments ? 8 : 4;
1758                         break;
1759                 }
1760                 /* Fall through */
1761         case MONO_TYPE_VALUETYPE:
1762                 // FIXME: Handle SMALL_STRUCT_IN_REG here for proper alignment on darwin-x86
1763                 save_mode = SAVE_STRUCT;
1764                 stack_usage = enable_arguments ? 4 : 0;
1765                 break;
1766         default:
1767                 save_mode = SAVE_EAX;
1768                 stack_usage = enable_arguments ? 8 : 4;
1769                 break;
1770         }
1771
1772         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage - 4);
1773
1774         switch (save_mode) {
1775         case SAVE_EAX_EDX:
1776                 x86_push_reg (code, X86_EDX);
1777                 x86_push_reg (code, X86_EAX);
1778                 if (enable_arguments) {
1779                         x86_push_reg (code, X86_EDX);
1780                         x86_push_reg (code, X86_EAX);
1781                         arg_size = 8;
1782                 }
1783                 break;
1784         case SAVE_EAX:
1785                 x86_push_reg (code, X86_EAX);
1786                 if (enable_arguments) {
1787                         x86_push_reg (code, X86_EAX);
1788                         arg_size = 4;
1789                 }
1790                 break;
1791         case SAVE_FP:
1792                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1793                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1794                 if (enable_arguments) {
1795                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1796                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1797                         arg_size = 8;
1798                 }
1799                 break;
1800         case SAVE_STRUCT:
1801                 if (enable_arguments) {
1802                         x86_push_membase (code, X86_EBP, 8);
1803                         arg_size = 4;
1804                 }
1805                 break;
1806         case SAVE_NONE:
1807         default:
1808                 break;
1809         }
1810
1811         if (cfg->compile_aot) {
1812                 x86_push_imm (code, method);
1813                 x86_mov_reg_imm (code, X86_EAX, func);
1814                 x86_call_reg (code, X86_EAX);
1815         } else {
1816                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, method);
1817                 x86_push_imm (code, method);
1818                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1819                 x86_call_code (code, 0);
1820         }
1821
1822         x86_alu_reg_imm (code, X86_ADD, X86_ESP, arg_size + 4);
1823
1824         switch (save_mode) {
1825         case SAVE_EAX_EDX:
1826                 x86_pop_reg (code, X86_EAX);
1827                 x86_pop_reg (code, X86_EDX);
1828                 break;
1829         case SAVE_EAX:
1830                 x86_pop_reg (code, X86_EAX);
1831                 break;
1832         case SAVE_FP:
1833                 x86_fld_membase (code, X86_ESP, 0, TRUE);
1834                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
1835                 break;
1836         case SAVE_NONE:
1837         default:
1838                 break;
1839         }
1840         
1841         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage);
1842
1843         return code;
1844 }
1845
1846 #define EMIT_COND_BRANCH(ins,cond,sign) \
1847 if (ins->inst_true_bb->native_offset) { \
1848         x86_branch (code, cond, cfg->native_code + ins->inst_true_bb->native_offset, sign); \
1849 } else { \
1850         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_true_bb); \
1851         if ((cfg->opt & MONO_OPT_BRANCH) && \
1852             x86_is_imm8 (ins->inst_true_bb->max_offset - cpos)) \
1853                 x86_branch8 (code, cond, 0, sign); \
1854         else \
1855                 x86_branch32 (code, cond, 0, sign); \
1856 }
1857
1858 /*  
1859  *      Emit an exception if condition is fail and
1860  *  if possible do a directly branch to target 
1861  */
1862 #define EMIT_COND_SYSTEM_EXCEPTION(cond,signed,exc_name)            \
1863         do {                                                        \
1864                 MonoInst *tins = mono_branch_optimize_exception_target (cfg, bb, exc_name); \
1865                 if (tins == NULL) {                                                                             \
1866                         mono_add_patch_info (cfg, code - cfg->native_code,   \
1867                                         MONO_PATCH_INFO_EXC, exc_name);  \
1868                         x86_branch32 (code, cond, 0, signed);               \
1869                 } else {        \
1870                         EMIT_COND_BRANCH (tins, cond, signed);  \
1871                 }                       \
1872         } while (0); 
1873
1874 #define EMIT_FPCOMPARE(code) do { \
1875         x86_fcompp (code); \
1876         x86_fnstsw (code); \
1877 } while (0); 
1878
1879
1880 static guint8*
1881 emit_call (MonoCompile *cfg, guint8 *code, guint32 patch_type, gconstpointer data)
1882 {
1883         gboolean needs_paddings = TRUE;
1884         guint32 pad_size;
1885         MonoJumpInfo *jinfo = NULL;
1886
1887         if (cfg->abs_patches) {
1888                 jinfo = g_hash_table_lookup (cfg->abs_patches, data);
1889                 if (jinfo && jinfo->type == MONO_PATCH_INFO_JIT_ICALL_ADDR)
1890                         needs_paddings = FALSE;
1891         }
1892
1893         if (cfg->compile_aot)
1894                 needs_paddings = FALSE;
1895         /*The address must be 4 bytes aligned to avoid spanning multiple cache lines.
1896         This is required for code patching to be safe on SMP machines.
1897         */
1898         pad_size = (guint32)(code + 1 - cfg->native_code) & 0x3;
1899 #ifndef __native_client_codegen__
1900         if (needs_paddings && pad_size)
1901                 x86_padding (code, 4 - pad_size);
1902 #endif
1903
1904         mono_add_patch_info (cfg, code - cfg->native_code, patch_type, data);
1905         x86_call_code (code, 0);
1906
1907         return code;
1908 }
1909
1910 #define INST_IGNORES_CFLAGS(opcode) (!(((opcode) == OP_ADC) || ((opcode) == OP_IADC) || ((opcode) == OP_ADC_IMM) || ((opcode) == OP_IADC_IMM) || ((opcode) == OP_SBB) || ((opcode) == OP_ISBB) || ((opcode) == OP_SBB_IMM) || ((opcode) == OP_ISBB_IMM)))
1911
1912 /*
1913  * mono_peephole_pass_1:
1914  *
1915  *   Perform peephole opts which should/can be performed before local regalloc
1916  */
1917 void
1918 mono_arch_peephole_pass_1 (MonoCompile *cfg, MonoBasicBlock *bb)
1919 {
1920         MonoInst *ins, *n;
1921
1922         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
1923                 MonoInst *last_ins = ins->prev;
1924
1925                 switch (ins->opcode) {
1926                 case OP_IADD_IMM:
1927                 case OP_ADD_IMM:
1928                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
1929                                 /* 
1930                                  * X86_LEA is like ADD, but doesn't have the
1931                                  * sreg1==dreg restriction.
1932                                  */
1933                                 ins->opcode = OP_X86_LEA_MEMBASE;
1934                                 ins->inst_basereg = ins->sreg1;
1935                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
1936                                 ins->opcode = OP_X86_INC_REG;
1937                         break;
1938                 case OP_SUB_IMM:
1939                 case OP_ISUB_IMM:
1940                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
1941                                 ins->opcode = OP_X86_LEA_MEMBASE;
1942                                 ins->inst_basereg = ins->sreg1;
1943                                 ins->inst_imm = -ins->inst_imm;
1944                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
1945                                 ins->opcode = OP_X86_DEC_REG;
1946                         break;
1947                 case OP_COMPARE_IMM:
1948                 case OP_ICOMPARE_IMM:
1949                         /* OP_COMPARE_IMM (reg, 0) 
1950                          * --> 
1951                          * OP_X86_TEST_NULL (reg) 
1952                          */
1953                         if (!ins->inst_imm)
1954                                 ins->opcode = OP_X86_TEST_NULL;
1955                         break;
1956                 case OP_X86_COMPARE_MEMBASE_IMM:
1957                         /* 
1958                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
1959                          * OP_X86_COMPARE_MEMBASE_IMM offset(basereg), imm
1960                          * -->
1961                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
1962                          * OP_COMPARE_IMM reg, imm
1963                          *
1964                          * Note: if imm = 0 then OP_COMPARE_IMM replaced with OP_X86_TEST_NULL
1965                          */
1966                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG) &&
1967                             ins->inst_basereg == last_ins->inst_destbasereg &&
1968                             ins->inst_offset == last_ins->inst_offset) {
1969                                         ins->opcode = OP_COMPARE_IMM;
1970                                         ins->sreg1 = last_ins->sreg1;
1971
1972                                         /* check if we can remove cmp reg,0 with test null */
1973                                         if (!ins->inst_imm)
1974                                                 ins->opcode = OP_X86_TEST_NULL;
1975                                 }
1976
1977                         break;                  
1978                 case OP_X86_PUSH_MEMBASE:
1979                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG ||
1980                                          last_ins->opcode == OP_STORE_MEMBASE_REG) &&
1981                             ins->inst_basereg == last_ins->inst_destbasereg &&
1982                             ins->inst_offset == last_ins->inst_offset) {
1983                                     ins->opcode = OP_X86_PUSH;
1984                                     ins->sreg1 = last_ins->sreg1;
1985                         }
1986                         break;
1987                 }
1988
1989                 mono_peephole_ins (bb, ins);
1990         }
1991 }
1992
1993 void
1994 mono_arch_peephole_pass_2 (MonoCompile *cfg, MonoBasicBlock *bb)
1995 {
1996         MonoInst *ins, *n;
1997
1998         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
1999                 switch (ins->opcode) {
2000                 case OP_ICONST:
2001                         /* reg = 0 -> XOR (reg, reg) */
2002                         /* XOR sets cflags on x86, so we cant do it always */
2003                         if (ins->inst_c0 == 0 && (!ins->next || (ins->next && INST_IGNORES_CFLAGS (ins->next->opcode)))) {
2004                                 MonoInst *ins2;
2005
2006                                 ins->opcode = OP_IXOR;
2007                                 ins->sreg1 = ins->dreg;
2008                                 ins->sreg2 = ins->dreg;
2009
2010                                 /* 
2011                                  * Convert succeeding STORE_MEMBASE_IMM 0 ins to STORE_MEMBASE_REG 
2012                                  * since it takes 3 bytes instead of 7.
2013                                  */
2014                                 for (ins2 = ins->next; ins2; ins2 = ins2->next) {
2015                                         if ((ins2->opcode == OP_STORE_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2016                                                 ins2->opcode = OP_STORE_MEMBASE_REG;
2017                                                 ins2->sreg1 = ins->dreg;
2018                                         }
2019                                         else if ((ins2->opcode == OP_STOREI4_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2020                                                 ins2->opcode = OP_STOREI4_MEMBASE_REG;
2021                                                 ins2->sreg1 = ins->dreg;
2022                                         }
2023                                         else if ((ins2->opcode == OP_STOREI1_MEMBASE_IMM) || (ins2->opcode == OP_STOREI2_MEMBASE_IMM)) {
2024                                                 /* Continue iteration */
2025                                         }
2026                                         else
2027                                                 break;
2028                                 }
2029                         }
2030                         break;
2031                 case OP_IADD_IMM:
2032                 case OP_ADD_IMM:
2033                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2034                                 ins->opcode = OP_X86_INC_REG;
2035                         break;
2036                 case OP_ISUB_IMM:
2037                 case OP_SUB_IMM:
2038                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2039                                 ins->opcode = OP_X86_DEC_REG;
2040                         break;
2041                 }
2042
2043                 mono_peephole_ins (bb, ins);
2044         }
2045 }
2046
2047 /*
2048  * mono_arch_lowering_pass:
2049  *
2050  *  Converts complex opcodes into simpler ones so that each IR instruction
2051  * corresponds to one machine instruction.
2052  */
2053 void
2054 mono_arch_lowering_pass (MonoCompile *cfg, MonoBasicBlock *bb)
2055 {
2056         MonoInst *ins, *next;
2057
2058         /*
2059          * FIXME: Need to add more instructions, but the current machine 
2060          * description can't model some parts of the composite instructions like
2061          * cdq.
2062          */
2063         MONO_BB_FOR_EACH_INS_SAFE (bb, next, ins) {
2064                 switch (ins->opcode) {
2065                 case OP_IREM_IMM:
2066                 case OP_IDIV_IMM:
2067                 case OP_IDIV_UN_IMM:
2068                 case OP_IREM_UN_IMM:
2069                         /* 
2070                          * Keep the cases where we could generated optimized code, otherwise convert
2071                          * to the non-imm variant.
2072                          */
2073                         if ((ins->opcode == OP_IREM_IMM) && mono_is_power_of_two (ins->inst_imm) >= 0)
2074                                 break;
2075                         mono_decompose_op_imm (cfg, bb, ins);
2076                         break;
2077                 default:
2078                         break;
2079                 }
2080         }
2081
2082         bb->max_vreg = cfg->next_vreg;
2083 }
2084
2085 static const int 
2086 branch_cc_table [] = {
2087         X86_CC_EQ, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2088         X86_CC_NE, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2089         X86_CC_O, X86_CC_NO, X86_CC_C, X86_CC_NC
2090 };
2091
2092 /* Maps CMP_... constants to X86_CC_... constants */
2093 static const int
2094 cc_table [] = {
2095         X86_CC_EQ, X86_CC_NE, X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT,
2096         X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT
2097 };
2098
2099 static const int
2100 cc_signed_table [] = {
2101         TRUE, TRUE, TRUE, TRUE, TRUE, TRUE,
2102         FALSE, FALSE, FALSE, FALSE
2103 };
2104
2105 static unsigned char*
2106 emit_float_to_int (MonoCompile *cfg, guchar *code, int dreg, int size, gboolean is_signed)
2107 {
2108 #define XMM_TEMP_REG 0
2109         /*This SSE2 optimization must not be done which OPT_SIMD in place as it clobbers xmm0.*/
2110         /*The xmm pass decomposes OP_FCONV_ ops anyway anyway.*/
2111         if (cfg->opt & MONO_OPT_SSE2 && size < 8 && !(cfg->opt & MONO_OPT_SIMD)) {
2112                 /* optimize by assigning a local var for this use so we avoid
2113                  * the stack manipulations */
2114                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2115                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
2116                 x86_movsd_reg_membase (code, XMM_TEMP_REG, X86_ESP, 0);
2117                 x86_cvttsd2si (code, dreg, XMM_TEMP_REG);
2118                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
2119                 if (size == 1)
2120                         x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2121                 else if (size == 2)
2122                         x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2123                 return code;
2124         }
2125         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
2126         x86_fnstcw_membase(code, X86_ESP, 0);
2127         x86_mov_reg_membase (code, dreg, X86_ESP, 0, 2);
2128         x86_alu_reg_imm (code, X86_OR, dreg, 0xc00);
2129         x86_mov_membase_reg (code, X86_ESP, 2, dreg, 2);
2130         x86_fldcw_membase (code, X86_ESP, 2);
2131         if (size == 8) {
2132                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2133                 x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
2134                 x86_pop_reg (code, dreg);
2135                 /* FIXME: need the high register 
2136                  * x86_pop_reg (code, dreg_high);
2137                  */
2138         } else {
2139                 x86_push_reg (code, X86_EAX); // SP = SP - 4
2140                 x86_fist_pop_membase (code, X86_ESP, 0, FALSE);
2141                 x86_pop_reg (code, dreg);
2142         }
2143         x86_fldcw_membase (code, X86_ESP, 0);
2144         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
2145
2146         if (size == 1)
2147                 x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2148         else if (size == 2)
2149                 x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2150         return code;
2151 }
2152
2153 static unsigned char*
2154 mono_emit_stack_alloc (MonoCompile *cfg, guchar *code, MonoInst* tree)
2155 {
2156         int sreg = tree->sreg1;
2157         int need_touch = FALSE;
2158
2159 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
2160         need_touch = TRUE;
2161 #endif
2162
2163         if (need_touch) {
2164                 guint8* br[5];
2165
2166                 /*
2167                  * Under Windows:
2168                  * If requested stack size is larger than one page,
2169                  * perform stack-touch operation
2170                  */
2171                 /*
2172                  * Generate stack probe code.
2173                  * Under Windows, it is necessary to allocate one page at a time,
2174                  * "touching" stack after each successful sub-allocation. This is
2175                  * because of the way stack growth is implemented - there is a
2176                  * guard page before the lowest stack page that is currently commited.
2177                  * Stack normally grows sequentially so OS traps access to the
2178                  * guard page and commits more pages when needed.
2179                  */
2180                 x86_test_reg_imm (code, sreg, ~0xFFF);
2181                 br[0] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2182
2183                 br[2] = code; /* loop */
2184                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
2185                 x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
2186
2187                 /* 
2188                  * By the end of the loop, sreg2 is smaller than 0x1000, so the init routine
2189                  * that follows only initializes the last part of the area.
2190                  */
2191                 /* Same as the init code below with size==0x1000 */
2192                 if (tree->flags & MONO_INST_INIT) {
2193                         x86_push_reg (code, X86_EAX);
2194                         x86_push_reg (code, X86_ECX);
2195                         x86_push_reg (code, X86_EDI);
2196                         x86_mov_reg_imm (code, X86_ECX, (0x1000 >> 2));
2197                         x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);                              
2198                         if (cfg->param_area)
2199                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12 + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2200                         else
2201                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12);
2202                         x86_cld (code);
2203                         x86_prefix (code, X86_REP_PREFIX);
2204                         x86_stosl (code);
2205                         x86_pop_reg (code, X86_EDI);
2206                         x86_pop_reg (code, X86_ECX);
2207                         x86_pop_reg (code, X86_EAX);
2208                 }
2209
2210                 x86_alu_reg_imm (code, X86_SUB, sreg, 0x1000);
2211                 x86_alu_reg_imm (code, X86_CMP, sreg, 0x1000);
2212                 br[3] = code; x86_branch8 (code, X86_CC_AE, 0, FALSE);
2213                 x86_patch (br[3], br[2]);
2214                 x86_test_reg_reg (code, sreg, sreg);
2215                 br[4] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2216                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2217
2218                 br[1] = code; x86_jump8 (code, 0);
2219
2220                 x86_patch (br[0], code);
2221                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2222                 x86_patch (br[1], code);
2223                 x86_patch (br[4], code);
2224         }
2225         else
2226                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, tree->sreg1);
2227
2228         if (tree->flags & MONO_INST_INIT) {
2229                 int offset = 0;
2230                 if (tree->dreg != X86_EAX && sreg != X86_EAX) {
2231                         x86_push_reg (code, X86_EAX);
2232                         offset += 4;
2233                 }
2234                 if (tree->dreg != X86_ECX && sreg != X86_ECX) {
2235                         x86_push_reg (code, X86_ECX);
2236                         offset += 4;
2237                 }
2238                 if (tree->dreg != X86_EDI && sreg != X86_EDI) {
2239                         x86_push_reg (code, X86_EDI);
2240                         offset += 4;
2241                 }
2242                 
2243                 x86_shift_reg_imm (code, X86_SHR, sreg, 2);
2244                 if (sreg != X86_ECX)
2245                         x86_mov_reg_reg (code, X86_ECX, sreg, 4);
2246                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);
2247                                 
2248                 if (cfg->param_area)
2249                         x86_lea_membase (code, X86_EDI, X86_ESP, offset + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2250                 else
2251                         x86_lea_membase (code, X86_EDI, X86_ESP, offset);
2252                 x86_cld (code);
2253                 x86_prefix (code, X86_REP_PREFIX);
2254                 x86_stosl (code);
2255                 
2256                 if (tree->dreg != X86_EDI && sreg != X86_EDI)
2257                         x86_pop_reg (code, X86_EDI);
2258                 if (tree->dreg != X86_ECX && sreg != X86_ECX)
2259                         x86_pop_reg (code, X86_ECX);
2260                 if (tree->dreg != X86_EAX && sreg != X86_EAX)
2261                         x86_pop_reg (code, X86_EAX);
2262         }
2263         return code;
2264 }
2265
2266
2267 static guint8*
2268 emit_move_return_value (MonoCompile *cfg, MonoInst *ins, guint8 *code)
2269 {
2270         /* Move return value to the target register */
2271         switch (ins->opcode) {
2272         case OP_CALL:
2273         case OP_CALL_REG:
2274         case OP_CALL_MEMBASE:
2275                 if (ins->dreg != X86_EAX)
2276                         x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
2277                 break;
2278         default:
2279                 break;
2280         }
2281
2282         return code;
2283 }
2284
2285 #ifdef __APPLE__
2286 static int tls_gs_offset;
2287 #endif
2288
2289 gboolean
2290 mono_x86_have_tls_get (void)
2291 {
2292 #ifdef __APPLE__
2293         static gboolean have_tls_get = FALSE;
2294         static gboolean inited = FALSE;
2295         guint32 *ins;
2296
2297         if (inited)
2298                 return have_tls_get;
2299
2300         ins = (guint32*)pthread_getspecific;
2301         /*
2302          * We're looking for these two instructions:
2303          *
2304          * mov    0x4(%esp),%eax
2305          * mov    %gs:[offset](,%eax,4),%eax
2306          */
2307         have_tls_get = ins [0] == 0x0424448b && ins [1] == 0x85048b65;
2308         tls_gs_offset = ins [2];
2309
2310         inited = TRUE;
2311
2312         return have_tls_get;
2313 #elif defined(TARGET_ANDROID)
2314         return FALSE;
2315 #else
2316         return TRUE;
2317 #endif
2318 }
2319
2320 static guint8*
2321 mono_x86_emit_tls_set (guint8* code, int sreg, int tls_offset)
2322 {
2323 #if defined(__APPLE__)
2324         x86_prefix (code, X86_GS_PREFIX);
2325         x86_mov_mem_reg (code, tls_gs_offset + (tls_offset * 4), sreg, 4);
2326 #elif defined(TARGET_WIN32)
2327         g_assert_not_reached ();
2328 #else
2329         x86_prefix (code, X86_GS_PREFIX);
2330         x86_mov_mem_reg (code, tls_offset, sreg, 4);
2331 #endif
2332         return code;
2333 }
2334
2335 /*
2336  * mono_x86_emit_tls_get:
2337  * @code: buffer to store code to
2338  * @dreg: hard register where to place the result
2339  * @tls_offset: offset info
2340  *
2341  * mono_x86_emit_tls_get emits in @code the native code that puts in
2342  * the dreg register the item in the thread local storage identified
2343  * by tls_offset.
2344  *
2345  * Returns: a pointer to the end of the stored code
2346  */
2347 guint8*
2348 mono_x86_emit_tls_get (guint8* code, int dreg, int tls_offset)
2349 {
2350 #if defined(__APPLE__)
2351         x86_prefix (code, X86_GS_PREFIX);
2352         x86_mov_reg_mem (code, dreg, tls_gs_offset + (tls_offset * 4), 4);
2353 #elif defined(TARGET_WIN32)
2354         /* 
2355          * See the Under the Hood article in the May 1996 issue of Microsoft Systems 
2356          * Journal and/or a disassembly of the TlsGet () function.
2357          */
2358         x86_prefix (code, X86_FS_PREFIX);
2359         x86_mov_reg_mem (code, dreg, 0x18, 4);
2360         if (tls_offset < 64) {
2361                 x86_mov_reg_membase (code, dreg, dreg, 3600 + (tls_offset * 4), 4);
2362         } else {
2363                 guint8 *buf [16];
2364
2365                 g_assert (tls_offset < 0x440);
2366                 /* Load TEB->TlsExpansionSlots */
2367                 x86_mov_reg_membase (code, dreg, dreg, 0xf94, 4);
2368                 x86_test_reg_reg (code, dreg, dreg);
2369                 buf [0] = code;
2370                 x86_branch (code, X86_CC_EQ, code, TRUE);
2371                 x86_mov_reg_membase (code, dreg, dreg, (tls_offset * 4) - 0x100, 4);
2372                 x86_patch (buf [0], code);
2373         }
2374 #else
2375         if (optimize_for_xen) {
2376                 x86_prefix (code, X86_GS_PREFIX);
2377                 x86_mov_reg_mem (code, dreg, 0, 4);
2378                 x86_mov_reg_membase (code, dreg, dreg, tls_offset, 4);
2379         } else {
2380                 x86_prefix (code, X86_GS_PREFIX);
2381                 x86_mov_reg_mem (code, dreg, tls_offset, 4);
2382         }
2383 #endif
2384         return code;
2385 }
2386
2387 static guint8*
2388 emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2389 {
2390         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2391 #if defined(__APPLE__) || defined(__linux__)
2392         if (dreg != offset_reg)
2393                 x86_mov_reg_reg (code, dreg, offset_reg, sizeof (mgreg_t));
2394         x86_prefix (code, X86_GS_PREFIX);
2395         x86_mov_reg_membase (code, dreg, dreg, 0, sizeof (mgreg_t));
2396 #else
2397         g_assert_not_reached ();
2398 #endif
2399         return code;
2400 }
2401
2402 guint8*
2403 mono_x86_emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2404 {
2405         return emit_tls_get_reg (code, dreg, offset_reg);
2406 }
2407
2408 static guint8*
2409 emit_tls_set_reg (guint8* code, int sreg, int offset_reg)
2410 {
2411         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2412 #ifdef HOST_WIN32
2413         g_assert_not_reached ();
2414 #elif defined(__APPLE__) || defined(__linux__)
2415         x86_prefix (code, X86_GS_PREFIX);
2416         x86_mov_membase_reg (code, offset_reg, 0, sreg, sizeof (mgreg_t));
2417 #else
2418         g_assert_not_reached ();
2419 #endif
2420         return code;
2421 }
2422  
2423  /*
2424  * mono_arch_translate_tls_offset:
2425  *
2426  *   Translate the TLS offset OFFSET computed by MONO_THREAD_VAR_OFFSET () into a format usable by OP_TLS_GET_REG/OP_TLS_SET_REG.
2427  */
2428 int
2429 mono_arch_translate_tls_offset (int offset)
2430 {
2431 #ifdef __APPLE__
2432         return tls_gs_offset + (offset * 4);
2433 #else
2434         return offset;
2435 #endif
2436 }
2437
2438 /*
2439  * emit_setup_lmf:
2440  *
2441  *   Emit code to initialize an LMF structure at LMF_OFFSET.
2442  */
2443 static guint8*
2444 emit_setup_lmf (MonoCompile *cfg, guint8 *code, gint32 lmf_offset, int cfa_offset)
2445 {
2446         /* save all caller saved regs */
2447         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), X86_EBX, sizeof (mgreg_t));
2448         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx));
2449         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), X86_EDI, sizeof (mgreg_t));
2450         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi));
2451         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), X86_ESI, sizeof (mgreg_t));
2452         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi));
2453         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), X86_EBP, sizeof (mgreg_t));
2454
2455         /* save the current IP */
2456         if (cfg->compile_aot) {
2457                 /* This pushes the current ip */
2458                 x86_call_imm (code, 0);
2459                 x86_pop_reg (code, X86_EAX);
2460         } else {
2461                 mono_add_patch_info (cfg, code + 1 - cfg->native_code, MONO_PATCH_INFO_IP, NULL);
2462                 x86_mov_reg_imm (code, X86_EAX, 0);
2463         }
2464         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), X86_EAX, sizeof (mgreg_t));
2465
2466         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), SLOT_NOREF);
2467         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), SLOT_NOREF);
2468         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), SLOT_NOREF);
2469         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), SLOT_NOREF);
2470         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), SLOT_NOREF);
2471         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esp), SLOT_NOREF);
2472         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, method), SLOT_NOREF);
2473         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, lmf_addr), SLOT_NOREF);
2474         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, previous_lmf), SLOT_NOREF);
2475
2476         return code;
2477 }
2478
2479 #define REAL_PRINT_REG(text,reg) \
2480 mono_assert (reg >= 0); \
2481 x86_push_reg (code, X86_EAX); \
2482 x86_push_reg (code, X86_EDX); \
2483 x86_push_reg (code, X86_ECX); \
2484 x86_push_reg (code, reg); \
2485 x86_push_imm (code, reg); \
2486 x86_push_imm (code, text " %d %p\n"); \
2487 x86_mov_reg_imm (code, X86_EAX, printf); \
2488 x86_call_reg (code, X86_EAX); \
2489 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 3*4); \
2490 x86_pop_reg (code, X86_ECX); \
2491 x86_pop_reg (code, X86_EDX); \
2492 x86_pop_reg (code, X86_EAX);
2493
2494 /* REAL_PRINT_REG does not appear to be used, and was not adapted to work with Native Client. */
2495 #ifdef __native__client_codegen__
2496 #define REAL_PRINT_REG(text, reg) g_assert_not_reached()
2497 #endif
2498
2499 /* benchmark and set based on cpu */
2500 #define LOOP_ALIGNMENT 8
2501 #define bb_is_loop_start(bb) ((bb)->loop_body_start && (bb)->nesting)
2502
2503 #ifndef DISABLE_JIT
2504 void
2505 mono_arch_output_basic_block (MonoCompile *cfg, MonoBasicBlock *bb)
2506 {
2507         MonoInst *ins;
2508         MonoCallInst *call;
2509         guint offset;
2510         guint8 *code = cfg->native_code + cfg->code_len;
2511         int max_len, cpos;
2512
2513         if (cfg->opt & MONO_OPT_LOOP) {
2514                 int pad, align = LOOP_ALIGNMENT;
2515                 /* set alignment depending on cpu */
2516                 if (bb_is_loop_start (bb) && (pad = (cfg->code_len & (align - 1)))) {
2517                         pad = align - pad;
2518                         /*g_print ("adding %d pad at %x to loop in %s\n", pad, cfg->code_len, cfg->method->name);*/
2519                         x86_padding (code, pad);
2520                         cfg->code_len += pad;
2521                         bb->native_offset = cfg->code_len;
2522                 }
2523         }
2524 #ifdef __native_client_codegen__
2525         {
2526                 /* For Native Client, all indirect call/jump targets must be   */
2527                 /* 32-byte aligned.  Exception handler blocks are jumped to    */
2528                 /* indirectly as well.                                         */
2529                 gboolean bb_needs_alignment = (bb->flags & BB_INDIRECT_JUMP_TARGET) ||
2530                         (bb->flags & BB_EXCEPTION_HANDLER);
2531
2532                 /* if ((cfg->code_len & kNaClAlignmentMask) != 0) { */
2533                 if ( bb_needs_alignment && ((cfg->code_len & kNaClAlignmentMask) != 0)) {
2534             int pad = kNaClAlignment - (cfg->code_len & kNaClAlignmentMask);
2535             if (pad != kNaClAlignment) code = mono_arch_nacl_pad(code, pad);
2536             cfg->code_len += pad;
2537             bb->native_offset = cfg->code_len;
2538                 }
2539         }
2540 #endif  /* __native_client_codegen__ */
2541         if (cfg->verbose_level > 2)
2542                 g_print ("Basic block %d starting at offset 0x%x\n", bb->block_num, bb->native_offset);
2543
2544         cpos = bb->max_offset;
2545
2546         if (cfg->prof_options & MONO_PROFILE_COVERAGE) {
2547                 MonoProfileCoverageInfo *cov = cfg->coverage_info;
2548                 g_assert (!cfg->compile_aot);
2549                 cpos += 6;
2550
2551                 cov->data [bb->dfn].cil_code = bb->cil_code;
2552                 /* this is not thread save, but good enough */
2553                 x86_inc_mem (code, &cov->data [bb->dfn].count); 
2554         }
2555
2556         offset = code - cfg->native_code;
2557
2558         mono_debug_open_block (cfg, bb, offset);
2559
2560     if (mono_break_at_bb_method && mono_method_desc_full_match (mono_break_at_bb_method, cfg->method) && bb->block_num == mono_break_at_bb_bb_num)
2561                 x86_breakpoint (code);
2562
2563         MONO_BB_FOR_EACH_INS (bb, ins) {
2564                 offset = code - cfg->native_code;
2565
2566                 max_len = ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
2567
2568 #define EXTRA_CODE_SPACE (NACL_SIZE (16, 16 + kNaClAlignment))
2569
2570                 if (G_UNLIKELY (offset > (cfg->code_size - max_len - EXTRA_CODE_SPACE))) {
2571                         cfg->code_size *= 2;
2572                         cfg->native_code = mono_realloc_native_code(cfg);
2573                         code = cfg->native_code + offset;
2574                         cfg->stat_code_reallocs++;
2575                 }
2576
2577                 if (cfg->debug_info)
2578                         mono_debug_record_line_number (cfg, ins, offset);
2579
2580                 switch (ins->opcode) {
2581                 case OP_BIGMUL:
2582                         x86_mul_reg (code, ins->sreg2, TRUE);
2583                         break;
2584                 case OP_BIGMUL_UN:
2585                         x86_mul_reg (code, ins->sreg2, FALSE);
2586                         break;
2587                 case OP_X86_SETEQ_MEMBASE:
2588                 case OP_X86_SETNE_MEMBASE:
2589                         x86_set_membase (code, ins->opcode == OP_X86_SETEQ_MEMBASE ? X86_CC_EQ : X86_CC_NE,
2590                                          ins->inst_basereg, ins->inst_offset, TRUE);
2591                         break;
2592                 case OP_STOREI1_MEMBASE_IMM:
2593                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 1);
2594                         break;
2595                 case OP_STOREI2_MEMBASE_IMM:
2596                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 2);
2597                         break;
2598                 case OP_STORE_MEMBASE_IMM:
2599                 case OP_STOREI4_MEMBASE_IMM:
2600                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 4);
2601                         break;
2602                 case OP_STOREI1_MEMBASE_REG:
2603                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 1);
2604                         break;
2605                 case OP_STOREI2_MEMBASE_REG:
2606                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 2);
2607                         break;
2608                 case OP_STORE_MEMBASE_REG:
2609                 case OP_STOREI4_MEMBASE_REG:
2610                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 4);
2611                         break;
2612                 case OP_STORE_MEM_IMM:
2613                         x86_mov_mem_imm (code, ins->inst_p0, ins->inst_c0, 4);
2614                         break;
2615                 case OP_LOADU4_MEM:
2616                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2617                         break;
2618                 case OP_LOAD_MEM:
2619                 case OP_LOADI4_MEM:
2620                         /* These are created by the cprop pass so they use inst_imm as the source */
2621                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2622                         break;
2623                 case OP_LOADU1_MEM:
2624                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, FALSE);
2625                         break;
2626                 case OP_LOADU2_MEM:
2627                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, TRUE);
2628                         break;
2629                 case OP_LOAD_MEMBASE:
2630                 case OP_LOADI4_MEMBASE:
2631                 case OP_LOADU4_MEMBASE:
2632                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 4);
2633                         break;
2634                 case OP_LOADU1_MEMBASE:
2635                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE);
2636                         break;
2637                 case OP_LOADI1_MEMBASE:
2638                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
2639                         break;
2640                 case OP_LOADU2_MEMBASE:
2641                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE);
2642                         break;
2643                 case OP_LOADI2_MEMBASE:
2644                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
2645                         break;
2646                 case OP_ICONV_TO_I1:
2647                 case OP_SEXT_I1:
2648                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, FALSE);
2649                         break;
2650                 case OP_ICONV_TO_I2:
2651                 case OP_SEXT_I2:
2652                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, TRUE);
2653                         break;
2654                 case OP_ICONV_TO_U1:
2655                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, FALSE);
2656                         break;
2657                 case OP_ICONV_TO_U2:
2658                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, TRUE);
2659                         break;
2660                 case OP_COMPARE:
2661                 case OP_ICOMPARE:
2662                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
2663                         break;
2664                 case OP_COMPARE_IMM:
2665                 case OP_ICOMPARE_IMM:
2666                         x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
2667                         break;
2668                 case OP_X86_COMPARE_MEMBASE_REG:
2669                         x86_alu_membase_reg (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2670                         break;
2671                 case OP_X86_COMPARE_MEMBASE_IMM:
2672                         x86_alu_membase_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2673                         break;
2674                 case OP_X86_COMPARE_MEMBASE8_IMM:
2675                         x86_alu_membase8_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2676                         break;
2677                 case OP_X86_COMPARE_REG_MEMBASE:
2678                         x86_alu_reg_membase (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset);
2679                         break;
2680                 case OP_X86_COMPARE_MEM_IMM:
2681                         x86_alu_mem_imm (code, X86_CMP, ins->inst_offset, ins->inst_imm);
2682                         break;
2683                 case OP_X86_TEST_NULL:
2684                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
2685                         break;
2686                 case OP_X86_ADD_MEMBASE_IMM:
2687                         x86_alu_membase_imm (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2688                         break;
2689                 case OP_X86_ADD_REG_MEMBASE:
2690                         x86_alu_reg_membase (code, X86_ADD, ins->sreg1, ins->sreg2, ins->inst_offset);
2691                         break;
2692                 case OP_X86_SUB_MEMBASE_IMM:
2693                         x86_alu_membase_imm (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2694                         break;
2695                 case OP_X86_SUB_REG_MEMBASE:
2696                         x86_alu_reg_membase (code, X86_SUB, ins->sreg1, ins->sreg2, ins->inst_offset);
2697                         break;
2698                 case OP_X86_AND_MEMBASE_IMM:
2699                         x86_alu_membase_imm (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2700                         break;
2701                 case OP_X86_OR_MEMBASE_IMM:
2702                         x86_alu_membase_imm (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2703                         break;
2704                 case OP_X86_XOR_MEMBASE_IMM:
2705                         x86_alu_membase_imm (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2706                         break;
2707                 case OP_X86_ADD_MEMBASE_REG:
2708                         x86_alu_membase_reg (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2709                         break;
2710                 case OP_X86_SUB_MEMBASE_REG:
2711                         x86_alu_membase_reg (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2712                         break;
2713                 case OP_X86_AND_MEMBASE_REG:
2714                         x86_alu_membase_reg (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2715                         break;
2716                 case OP_X86_OR_MEMBASE_REG:
2717                         x86_alu_membase_reg (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2718                         break;
2719                 case OP_X86_XOR_MEMBASE_REG:
2720                         x86_alu_membase_reg (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2721                         break;
2722                 case OP_X86_INC_MEMBASE:
2723                         x86_inc_membase (code, ins->inst_basereg, ins->inst_offset);
2724                         break;
2725                 case OP_X86_INC_REG:
2726                         x86_inc_reg (code, ins->dreg);
2727                         break;
2728                 case OP_X86_DEC_MEMBASE:
2729                         x86_dec_membase (code, ins->inst_basereg, ins->inst_offset);
2730                         break;
2731                 case OP_X86_DEC_REG:
2732                         x86_dec_reg (code, ins->dreg);
2733                         break;
2734                 case OP_X86_MUL_REG_MEMBASE:
2735                         x86_imul_reg_membase (code, ins->sreg1, ins->sreg2, ins->inst_offset);
2736                         break;
2737                 case OP_X86_AND_REG_MEMBASE:
2738                         x86_alu_reg_membase (code, X86_AND, ins->sreg1, ins->sreg2, ins->inst_offset);
2739                         break;
2740                 case OP_X86_OR_REG_MEMBASE:
2741                         x86_alu_reg_membase (code, X86_OR, ins->sreg1, ins->sreg2, ins->inst_offset);
2742                         break;
2743                 case OP_X86_XOR_REG_MEMBASE:
2744                         x86_alu_reg_membase (code, X86_XOR, ins->sreg1, ins->sreg2, ins->inst_offset);
2745                         break;
2746                 case OP_BREAK:
2747                         x86_breakpoint (code);
2748                         break;
2749                 case OP_RELAXED_NOP:
2750                         x86_prefix (code, X86_REP_PREFIX);
2751                         x86_nop (code);
2752                         break;
2753                 case OP_HARD_NOP:
2754                         x86_nop (code);
2755                         break;
2756                 case OP_NOP:
2757                 case OP_DUMMY_USE:
2758                 case OP_DUMMY_STORE:
2759                 case OP_DUMMY_ICONST:
2760                 case OP_DUMMY_R8CONST:
2761                 case OP_NOT_REACHED:
2762                 case OP_NOT_NULL:
2763                         break;
2764                 case OP_IL_SEQ_POINT:
2765                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
2766                         break;
2767                 case OP_SEQ_POINT: {
2768                         int i;
2769
2770                         if (cfg->compile_aot)
2771                                 NOT_IMPLEMENTED;
2772
2773                         /* 
2774                          * Read from the single stepping trigger page. This will cause a
2775                          * SIGSEGV when single stepping is enabled.
2776                          * We do this _before_ the breakpoint, so single stepping after
2777                          * a breakpoint is hit will step to the next IL offset.
2778                          */
2779                         if (ins->flags & MONO_INST_SINGLE_STEP_LOC)
2780                                 x86_alu_reg_mem (code, X86_CMP, X86_EAX, (guint32)ss_trigger_page);
2781
2782                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
2783
2784                         /* 
2785                          * A placeholder for a possible breakpoint inserted by
2786                          * mono_arch_set_breakpoint ().
2787                          */
2788                         for (i = 0; i < 6; ++i)
2789                                 x86_nop (code);
2790                         /*
2791                          * Add an additional nop so skipping the bp doesn't cause the ip to point
2792                          * to another IL offset.
2793                          */
2794                         x86_nop (code);
2795                         break;
2796                 }
2797                 case OP_ADDCC:
2798                 case OP_IADDCC:
2799                 case OP_IADD:
2800                         x86_alu_reg_reg (code, X86_ADD, ins->sreg1, ins->sreg2);
2801                         break;
2802                 case OP_ADC:
2803                 case OP_IADC:
2804                         x86_alu_reg_reg (code, X86_ADC, ins->sreg1, ins->sreg2);
2805                         break;
2806                 case OP_ADDCC_IMM:
2807                 case OP_ADD_IMM:
2808                 case OP_IADD_IMM:
2809                         x86_alu_reg_imm (code, X86_ADD, ins->dreg, ins->inst_imm);
2810                         break;
2811                 case OP_ADC_IMM:
2812                 case OP_IADC_IMM:
2813                         x86_alu_reg_imm (code, X86_ADC, ins->dreg, ins->inst_imm);
2814                         break;
2815                 case OP_SUBCC:
2816                 case OP_ISUBCC:
2817                 case OP_ISUB:
2818                         x86_alu_reg_reg (code, X86_SUB, ins->sreg1, ins->sreg2);
2819                         break;
2820                 case OP_SBB:
2821                 case OP_ISBB:
2822                         x86_alu_reg_reg (code, X86_SBB, ins->sreg1, ins->sreg2);
2823                         break;
2824                 case OP_SUBCC_IMM:
2825                 case OP_SUB_IMM:
2826                 case OP_ISUB_IMM:
2827                         x86_alu_reg_imm (code, X86_SUB, ins->dreg, ins->inst_imm);
2828                         break;
2829                 case OP_SBB_IMM:
2830                 case OP_ISBB_IMM:
2831                         x86_alu_reg_imm (code, X86_SBB, ins->dreg, ins->inst_imm);
2832                         break;
2833                 case OP_IAND:
2834                         x86_alu_reg_reg (code, X86_AND, ins->sreg1, ins->sreg2);
2835                         break;
2836                 case OP_AND_IMM:
2837                 case OP_IAND_IMM:
2838                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_imm);
2839                         break;
2840                 case OP_IDIV:
2841                 case OP_IREM:
2842 #if defined( __native_client_codegen__ )
2843                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2844                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2845 #endif
2846                         /* 
2847                          * The code is the same for div/rem, the allocator will allocate dreg
2848                          * to RAX/RDX as appropriate.
2849                          */
2850                         if (ins->sreg2 == X86_EDX) {
2851                                 /* cdq clobbers this */
2852                                 x86_push_reg (code, ins->sreg2);
2853                                 x86_cdq (code);
2854                                 x86_div_membase (code, X86_ESP, 0, TRUE);
2855                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2856                         } else {
2857                                 x86_cdq (code);
2858                                 x86_div_reg (code, ins->sreg2, TRUE);
2859                         }
2860                         break;
2861                 case OP_IDIV_UN:
2862                 case OP_IREM_UN:
2863 #if defined( __native_client_codegen__ )
2864                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2865                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2866 #endif
2867                         if (ins->sreg2 == X86_EDX) {
2868                                 x86_push_reg (code, ins->sreg2);
2869                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2870                                 x86_div_membase (code, X86_ESP, 0, FALSE);
2871                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2872                         } else {
2873                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2874                                 x86_div_reg (code, ins->sreg2, FALSE);
2875                         }
2876                         break;
2877                 case OP_DIV_IMM:
2878 #if defined( __native_client_codegen__ )
2879                         if (ins->inst_imm == 0) {
2880                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "DivideByZeroException");
2881                                 x86_jump32 (code, 0);
2882                                 break;
2883                         }
2884 #endif
2885                         x86_mov_reg_imm (code, ins->sreg2, ins->inst_imm);
2886                         x86_cdq (code);
2887                         x86_div_reg (code, ins->sreg2, TRUE);
2888                         break;
2889                 case OP_IREM_IMM: {
2890                         int power = mono_is_power_of_two (ins->inst_imm);
2891
2892                         g_assert (ins->sreg1 == X86_EAX);
2893                         g_assert (ins->dreg == X86_EAX);
2894                         g_assert (power >= 0);
2895
2896                         if (power == 1) {
2897                                 /* Based on http://compilers.iecc.com/comparch/article/93-04-079 */
2898                                 x86_cdq (code);
2899                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, 1);
2900                                 /* 
2901                                  * If the divident is >= 0, this does not nothing. If it is positive, it
2902                                  * it transforms %eax=0 into %eax=0, and %eax=1 into %eax=-1.
2903                                  */
2904                                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EDX);
2905                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
2906                         } else if (power == 0) {
2907                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
2908                         } else {
2909                                 /* Based on gcc code */
2910
2911                                 /* Add compensation for negative dividents */
2912                                 x86_cdq (code);
2913                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, 32 - power);
2914                                 x86_alu_reg_reg (code, X86_ADD, X86_EAX, X86_EDX);
2915                                 /* Compute remainder */
2916                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, (1 << power) - 1);
2917                                 /* Remove compensation */
2918                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
2919                         }
2920                         break;
2921                 }
2922                 case OP_IOR:
2923                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
2924                         break;
2925                 case OP_OR_IMM:
2926                 case OP_IOR_IMM:
2927                         x86_alu_reg_imm (code, X86_OR, ins->sreg1, ins->inst_imm);
2928                         break;
2929                 case OP_IXOR:
2930                         x86_alu_reg_reg (code, X86_XOR, ins->sreg1, ins->sreg2);
2931                         break;
2932                 case OP_XOR_IMM:
2933                 case OP_IXOR_IMM:
2934                         x86_alu_reg_imm (code, X86_XOR, ins->sreg1, ins->inst_imm);
2935                         break;
2936                 case OP_ISHL:
2937                         g_assert (ins->sreg2 == X86_ECX);
2938                         x86_shift_reg (code, X86_SHL, ins->dreg);
2939                         break;
2940                 case OP_ISHR:
2941                         g_assert (ins->sreg2 == X86_ECX);
2942                         x86_shift_reg (code, X86_SAR, ins->dreg);
2943                         break;
2944                 case OP_SHR_IMM:
2945                 case OP_ISHR_IMM:
2946                         x86_shift_reg_imm (code, X86_SAR, ins->dreg, ins->inst_imm);
2947                         break;
2948                 case OP_SHR_UN_IMM:
2949                 case OP_ISHR_UN_IMM:
2950                         x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_imm);
2951                         break;
2952                 case OP_ISHR_UN:
2953                         g_assert (ins->sreg2 == X86_ECX);
2954                         x86_shift_reg (code, X86_SHR, ins->dreg);
2955                         break;
2956                 case OP_SHL_IMM:
2957                 case OP_ISHL_IMM:
2958                         x86_shift_reg_imm (code, X86_SHL, ins->dreg, ins->inst_imm);
2959                         break;
2960                 case OP_LSHL: {
2961                         guint8 *jump_to_end;
2962
2963                         /* handle shifts below 32 bits */
2964                         x86_shld_reg (code, ins->backend.reg3, ins->sreg1);
2965                         x86_shift_reg (code, X86_SHL, ins->sreg1);
2966
2967                         x86_test_reg_imm (code, X86_ECX, 32);
2968                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
2969
2970                         /* handle shift over 32 bit */
2971                         x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
2972                         x86_clear_reg (code, ins->sreg1);
2973                         
2974                         x86_patch (jump_to_end, code);
2975                         }
2976                         break;
2977                 case OP_LSHR: {
2978                         guint8 *jump_to_end;
2979
2980                         /* handle shifts below 32 bits */
2981                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
2982                         x86_shift_reg (code, X86_SAR, ins->backend.reg3);
2983
2984                         x86_test_reg_imm (code, X86_ECX, 32);
2985                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
2986
2987                         /* handle shifts over 31 bits */
2988                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
2989                         x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 31);
2990                         
2991                         x86_patch (jump_to_end, code);
2992                         }
2993                         break;
2994                 case OP_LSHR_UN: {
2995                         guint8 *jump_to_end;
2996
2997                         /* handle shifts below 32 bits */
2998                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
2999                         x86_shift_reg (code, X86_SHR, ins->backend.reg3);
3000
3001                         x86_test_reg_imm (code, X86_ECX, 32);
3002                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3003
3004                         /* handle shifts over 31 bits */
3005                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3006                         x86_clear_reg (code, ins->backend.reg3);
3007                         
3008                         x86_patch (jump_to_end, code);
3009                         }
3010                         break;
3011                 case OP_LSHL_IMM:
3012                         if (ins->inst_imm >= 32) {
3013                                 x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
3014                                 x86_clear_reg (code, ins->sreg1);
3015                                 x86_shift_reg_imm (code, X86_SHL, ins->backend.reg3, ins->inst_imm - 32);
3016                         } else {
3017                                 x86_shld_reg_imm (code, ins->backend.reg3, ins->sreg1, ins->inst_imm);
3018                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg1, ins->inst_imm);
3019                         }
3020                         break;
3021                 case OP_LSHR_IMM:
3022                         if (ins->inst_imm >= 32) {
3023                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3,  4);
3024                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 0x1f);
3025                                 x86_shift_reg_imm (code, X86_SAR, ins->sreg1, ins->inst_imm - 32);
3026                         } else {
3027                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3028                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, ins->inst_imm);
3029                         }
3030                         break;
3031                 case OP_LSHR_UN_IMM:
3032                         if (ins->inst_imm >= 32) {
3033                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3034                                 x86_clear_reg (code, ins->backend.reg3);
3035                                 x86_shift_reg_imm (code, X86_SHR, ins->sreg1, ins->inst_imm - 32);
3036                         } else {
3037                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3038                                 x86_shift_reg_imm (code, X86_SHR, ins->backend.reg3, ins->inst_imm);
3039                         }
3040                         break;
3041                 case OP_INOT:
3042                         x86_not_reg (code, ins->sreg1);
3043                         break;
3044                 case OP_INEG:
3045                         x86_neg_reg (code, ins->sreg1);
3046                         break;
3047
3048                 case OP_IMUL:
3049                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3050                         break;
3051                 case OP_MUL_IMM:
3052                 case OP_IMUL_IMM:
3053                         switch (ins->inst_imm) {
3054                         case 2:
3055                                 /* MOV r1, r2 */
3056                                 /* ADD r1, r1 */
3057                                 if (ins->dreg != ins->sreg1)
3058                                         x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3059                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3060                                 break;
3061                         case 3:
3062                                 /* LEA r1, [r2 + r2*2] */
3063                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3064                                 break;
3065                         case 5:
3066                                 /* LEA r1, [r2 + r2*4] */
3067                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3068                                 break;
3069                         case 6:
3070                                 /* LEA r1, [r2 + r2*2] */
3071                                 /* ADD r1, r1          */
3072                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3073                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3074                                 break;
3075                         case 9:
3076                                 /* LEA r1, [r2 + r2*8] */
3077                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 3);
3078                                 break;
3079                         case 10:
3080                                 /* LEA r1, [r2 + r2*4] */
3081                                 /* ADD r1, r1          */
3082                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3083                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3084                                 break;
3085                         case 12:
3086                                 /* LEA r1, [r2 + r2*2] */
3087                                 /* SHL r1, 2           */
3088                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3089                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3090                                 break;
3091                         case 25:
3092                                 /* LEA r1, [r2 + r2*4] */
3093                                 /* LEA r1, [r1 + r1*4] */
3094                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3095                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3096                                 break;
3097                         case 100:
3098                                 /* LEA r1, [r2 + r2*4] */
3099                                 /* SHL r1, 2           */
3100                                 /* LEA r1, [r1 + r1*4] */
3101                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3102                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3103                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3104                                 break;
3105                         default:
3106                                 x86_imul_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_imm);
3107                                 break;
3108                         }
3109                         break;
3110                 case OP_IMUL_OVF:
3111                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3112                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3113                         break;
3114                 case OP_IMUL_OVF_UN: {
3115                         /* the mul operation and the exception check should most likely be split */
3116                         int non_eax_reg, saved_eax = FALSE, saved_edx = FALSE;
3117                         /*g_assert (ins->sreg2 == X86_EAX);
3118                         g_assert (ins->dreg == X86_EAX);*/
3119                         if (ins->sreg2 == X86_EAX) {
3120                                 non_eax_reg = ins->sreg1;
3121                         } else if (ins->sreg1 == X86_EAX) {
3122                                 non_eax_reg = ins->sreg2;
3123                         } else {
3124                                 /* no need to save since we're going to store to it anyway */
3125                                 if (ins->dreg != X86_EAX) {
3126                                         saved_eax = TRUE;
3127                                         x86_push_reg (code, X86_EAX);
3128                                 }
3129                                 x86_mov_reg_reg (code, X86_EAX, ins->sreg1, 4);
3130                                 non_eax_reg = ins->sreg2;
3131                         }
3132                         if (ins->dreg == X86_EDX) {
3133                                 if (!saved_eax) {
3134                                         saved_eax = TRUE;
3135                                         x86_push_reg (code, X86_EAX);
3136                                 }
3137                         } else if (ins->dreg != X86_EAX) {
3138                                 saved_edx = TRUE;
3139                                 x86_push_reg (code, X86_EDX);
3140                         }
3141                         x86_mul_reg (code, non_eax_reg, FALSE);
3142                         /* save before the check since pop and mov don't change the flags */
3143                         if (ins->dreg != X86_EAX)
3144                                 x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
3145                         if (saved_edx)
3146                                 x86_pop_reg (code, X86_EDX);
3147                         if (saved_eax)
3148                                 x86_pop_reg (code, X86_EAX);
3149                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3150                         break;
3151                 }
3152                 case OP_ICONST:
3153                         x86_mov_reg_imm (code, ins->dreg, ins->inst_c0);
3154                         break;
3155                 case OP_AOTCONST:
3156                         g_assert_not_reached ();
3157                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3158                         x86_mov_reg_imm (code, ins->dreg, 0);
3159                         break;
3160                 case OP_JUMP_TABLE:
3161                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3162                         x86_mov_reg_imm (code, ins->dreg, 0);
3163                         break;
3164                 case OP_LOAD_GOTADDR:
3165                         g_assert (ins->dreg == MONO_ARCH_GOT_REG);
3166                         code = mono_arch_emit_load_got_addr (cfg->native_code, code, cfg, NULL);
3167                         break;
3168                 case OP_GOT_ENTRY:
3169                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3170                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, 0xf0f0f0f0, 4);
3171                         break;
3172                 case OP_X86_PUSH_GOT_ENTRY:
3173                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3174                         x86_push_membase (code, ins->inst_basereg, 0xf0f0f0f0);
3175                         break;
3176                 case OP_MOVE:
3177                         x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3178                         break;
3179                 case OP_TAILCALL: {
3180                         MonoCallInst *call = (MonoCallInst*)ins;
3181                         int pos = 0, i;
3182
3183                         ins->flags |= MONO_INST_GC_CALLSITE;
3184                         ins->backend.pc_offset = code - cfg->native_code;
3185
3186                         /* reset offset to make max_len work */
3187                         offset = code - cfg->native_code;
3188
3189                         g_assert (!cfg->method->save_lmf);
3190
3191                         /* restore callee saved registers */
3192                         for (i = 0; i < X86_NREG; ++i)
3193                                 if (X86_IS_CALLEE_SAVED_REG (i) && cfg->used_int_regs & (1 << i))
3194                                         pos -= 4;
3195                         if (cfg->used_int_regs & (1 << X86_ESI)) {
3196                                 x86_mov_reg_membase (code, X86_ESI, X86_EBP, pos, 4);
3197                                 pos += 4;
3198                         }
3199                         if (cfg->used_int_regs & (1 << X86_EDI)) {
3200                                 x86_mov_reg_membase (code, X86_EDI, X86_EBP, pos, 4);
3201                                 pos += 4;
3202                         }
3203                         if (cfg->used_int_regs & (1 << X86_EBX)) {
3204                                 x86_mov_reg_membase (code, X86_EBX, X86_EBP, pos, 4);
3205                                 pos += 4;
3206                         }
3207
3208                         /* Copy arguments on the stack to our argument area */
3209                         for (i = 0; i < call->stack_usage - call->stack_align_amount; i += 4) {
3210                                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, i, 4);
3211                                 x86_mov_membase_reg (code, X86_EBP, 8 + i, X86_EAX, 4);
3212                         }
3213         
3214                         /* restore ESP/EBP */
3215                         x86_leave (code);
3216                         offset = code - cfg->native_code;
3217                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_METHOD_JUMP, call->method);
3218                         x86_jump32 (code, 0);
3219
3220                         ins->flags |= MONO_INST_GC_CALLSITE;
3221                         cfg->disable_aot = TRUE;
3222                         break;
3223                 }
3224                 case OP_CHECK_THIS:
3225                         /* ensure ins->sreg1 is not NULL
3226                          * note that cmp DWORD PTR [eax], eax is one byte shorter than
3227                          * cmp DWORD PTR [eax], 0
3228                          */
3229                         x86_alu_membase_reg (code, X86_CMP, ins->sreg1, 0, ins->sreg1);
3230                         break;
3231                 case OP_ARGLIST: {
3232                         int hreg = ins->sreg1 == X86_EAX? X86_ECX: X86_EAX;
3233                         x86_push_reg (code, hreg);
3234                         x86_lea_membase (code, hreg, X86_EBP, cfg->sig_cookie);
3235                         x86_mov_membase_reg (code, ins->sreg1, 0, hreg, 4);
3236                         x86_pop_reg (code, hreg);
3237                         break;
3238                 }
3239                 case OP_FCALL:
3240                 case OP_LCALL:
3241                 case OP_VCALL:
3242                 case OP_VCALL2:
3243                 case OP_VOIDCALL:
3244                 case OP_CALL:
3245                 case OP_FCALL_REG:
3246                 case OP_LCALL_REG:
3247                 case OP_VCALL_REG:
3248                 case OP_VCALL2_REG:
3249                 case OP_VOIDCALL_REG:
3250                 case OP_CALL_REG:
3251                 case OP_FCALL_MEMBASE:
3252                 case OP_LCALL_MEMBASE:
3253                 case OP_VCALL_MEMBASE:
3254                 case OP_VCALL2_MEMBASE:
3255                 case OP_VOIDCALL_MEMBASE:
3256                 case OP_CALL_MEMBASE: {
3257                         CallInfo *cinfo;
3258
3259                         call = (MonoCallInst*)ins;
3260                         cinfo = (CallInfo*)call->call_info;
3261
3262                         switch (ins->opcode) {
3263                         case OP_FCALL:
3264                         case OP_LCALL:
3265                         case OP_VCALL:
3266                         case OP_VCALL2:
3267                         case OP_VOIDCALL:
3268                         case OP_CALL:
3269                                 if (ins->flags & MONO_INST_HAS_METHOD)
3270                                         code = emit_call (cfg, code, MONO_PATCH_INFO_METHOD, call->method);
3271                                 else
3272                                         code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, call->fptr);
3273                                 break;
3274                         case OP_FCALL_REG:
3275                         case OP_LCALL_REG:
3276                         case OP_VCALL_REG:
3277                         case OP_VCALL2_REG:
3278                         case OP_VOIDCALL_REG:
3279                         case OP_CALL_REG:
3280                                 x86_call_reg (code, ins->sreg1);
3281                                 break;
3282                         case OP_FCALL_MEMBASE:
3283                         case OP_LCALL_MEMBASE:
3284                         case OP_VCALL_MEMBASE:
3285                         case OP_VCALL2_MEMBASE:
3286                         case OP_VOIDCALL_MEMBASE:
3287                         case OP_CALL_MEMBASE:
3288                                 x86_call_membase (code, ins->sreg1, ins->inst_offset);
3289                                 break;
3290                         default:
3291                                 g_assert_not_reached ();
3292                                 break;
3293                         }
3294                         ins->flags |= MONO_INST_GC_CALLSITE;
3295                         ins->backend.pc_offset = code - cfg->native_code;
3296                         if (cinfo->callee_stack_pop) {
3297                                 /* Have to compensate for the stack space popped by the callee */
3298                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, cinfo->callee_stack_pop);
3299                         }
3300                         code = emit_move_return_value (cfg, ins, code);
3301                         break;
3302                 }
3303                 case OP_X86_LEA:
3304                         x86_lea_memindex (code, ins->dreg, ins->sreg1, ins->inst_imm, ins->sreg2, ins->backend.shift_amount);
3305                         break;
3306                 case OP_X86_LEA_MEMBASE:
3307                         x86_lea_membase (code, ins->dreg, ins->sreg1, ins->inst_imm);
3308                         break;
3309                 case OP_X86_XCHG:
3310                         x86_xchg_reg_reg (code, ins->sreg1, ins->sreg2, 4);
3311                         break;
3312                 case OP_LOCALLOC:
3313                         /* keep alignment */
3314                         x86_alu_reg_imm (code, X86_ADD, ins->sreg1, MONO_ARCH_LOCALLOC_ALIGNMENT - 1);
3315                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ~(MONO_ARCH_LOCALLOC_ALIGNMENT - 1));
3316                         code = mono_emit_stack_alloc (cfg, code, ins);
3317                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3318                         if (cfg->param_area)
3319                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3320                         break;
3321                 case OP_LOCALLOC_IMM: {
3322                         guint32 size = ins->inst_imm;
3323                         size = (size + (MONO_ARCH_FRAME_ALIGNMENT - 1)) & ~ (MONO_ARCH_FRAME_ALIGNMENT - 1);
3324
3325                         if (ins->flags & MONO_INST_INIT) {
3326                                 /* FIXME: Optimize this */
3327                                 x86_mov_reg_imm (code, ins->dreg, size);
3328                                 ins->sreg1 = ins->dreg;
3329
3330                                 code = mono_emit_stack_alloc (cfg, code, ins);
3331                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3332                         } else {
3333                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, size);
3334                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3335                         }
3336                         if (cfg->param_area)
3337                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3338                         break;
3339                 }
3340                 case OP_THROW: {
3341                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3342                         x86_push_reg (code, ins->sreg1);
3343                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3344                                                           (gpointer)"mono_arch_throw_exception");
3345                         ins->flags |= MONO_INST_GC_CALLSITE;
3346                         ins->backend.pc_offset = code - cfg->native_code;
3347                         break;
3348                 }
3349                 case OP_RETHROW: {
3350                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3351                         x86_push_reg (code, ins->sreg1);
3352                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3353                                                           (gpointer)"mono_arch_rethrow_exception");
3354                         ins->flags |= MONO_INST_GC_CALLSITE;
3355                         ins->backend.pc_offset = code - cfg->native_code;
3356                         break;
3357                 }
3358                 case OP_CALL_HANDLER:
3359                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3360                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3361                         x86_call_imm (code, 0);
3362                         mono_cfg_add_try_hole (cfg, ins->inst_eh_block, code, bb);
3363                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3364                         break;
3365                 case OP_START_HANDLER: {
3366                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3367                         x86_mov_membase_reg (code, spvar->inst_basereg, spvar->inst_offset, X86_ESP, 4);
3368                         if (cfg->param_area)
3369                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3370                         break;
3371                 }
3372                 case OP_ENDFINALLY: {
3373                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3374                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3375                         x86_ret (code);
3376                         break;
3377                 }
3378                 case OP_ENDFILTER: {
3379                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3380                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3381                         /* The local allocator will put the result into EAX */
3382                         x86_ret (code);
3383                         break;
3384                 }
3385
3386                 case OP_LABEL:
3387                         ins->inst_c0 = code - cfg->native_code;
3388                         break;
3389                 case OP_BR:
3390                         if (ins->inst_target_bb->native_offset) {
3391                                 x86_jump_code (code, cfg->native_code + ins->inst_target_bb->native_offset); 
3392                         } else {
3393                                 mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3394                                 if ((cfg->opt & MONO_OPT_BRANCH) &&
3395                                     x86_is_imm8 (ins->inst_target_bb->max_offset - cpos))
3396                                         x86_jump8 (code, 0);
3397                                 else 
3398                                         x86_jump32 (code, 0);
3399                         }
3400                         break;
3401                 case OP_BR_REG:
3402                         x86_jump_reg (code, ins->sreg1);
3403                         break;
3404                 case OP_ICNEQ:
3405                 case OP_ICGE:
3406                 case OP_ICLE:
3407                 case OP_ICGE_UN:
3408                 case OP_ICLE_UN:
3409
3410                 case OP_CEQ:
3411                 case OP_CLT:
3412                 case OP_CLT_UN:
3413                 case OP_CGT:
3414                 case OP_CGT_UN:
3415                 case OP_CNE:
3416                 case OP_ICEQ:
3417                 case OP_ICLT:
3418                 case OP_ICLT_UN:
3419                 case OP_ICGT:
3420                 case OP_ICGT_UN:
3421                         x86_set_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3422                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3423                         break;
3424                 case OP_COND_EXC_EQ:
3425                 case OP_COND_EXC_NE_UN:
3426                 case OP_COND_EXC_LT:
3427                 case OP_COND_EXC_LT_UN:
3428                 case OP_COND_EXC_GT:
3429                 case OP_COND_EXC_GT_UN:
3430                 case OP_COND_EXC_GE:
3431                 case OP_COND_EXC_GE_UN:
3432                 case OP_COND_EXC_LE:
3433                 case OP_COND_EXC_LE_UN:
3434                 case OP_COND_EXC_IEQ:
3435                 case OP_COND_EXC_INE_UN:
3436                 case OP_COND_EXC_ILT:
3437                 case OP_COND_EXC_ILT_UN:
3438                 case OP_COND_EXC_IGT:
3439                 case OP_COND_EXC_IGT_UN:
3440                 case OP_COND_EXC_IGE:
3441                 case OP_COND_EXC_IGE_UN:
3442                 case OP_COND_EXC_ILE:
3443                 case OP_COND_EXC_ILE_UN:
3444                         EMIT_COND_SYSTEM_EXCEPTION (cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->inst_p1);
3445                         break;
3446                 case OP_COND_EXC_OV:
3447                 case OP_COND_EXC_NO:
3448                 case OP_COND_EXC_C:
3449                 case OP_COND_EXC_NC:
3450                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_EQ], (ins->opcode < OP_COND_EXC_NE_UN), ins->inst_p1);
3451                         break;
3452                 case OP_COND_EXC_IOV:
3453                 case OP_COND_EXC_INO:
3454                 case OP_COND_EXC_IC:
3455                 case OP_COND_EXC_INC:
3456                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_IEQ], (ins->opcode < OP_COND_EXC_INE_UN), ins->inst_p1);
3457                         break;
3458                 case OP_IBEQ:
3459                 case OP_IBNE_UN:
3460                 case OP_IBLT:
3461                 case OP_IBLT_UN:
3462                 case OP_IBGT:
3463                 case OP_IBGT_UN:
3464                 case OP_IBGE:
3465                 case OP_IBGE_UN:
3466                 case OP_IBLE:
3467                 case OP_IBLE_UN:
3468                         EMIT_COND_BRANCH (ins, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3469                         break;
3470
3471                 case OP_CMOV_IEQ:
3472                 case OP_CMOV_IGE:
3473                 case OP_CMOV_IGT:
3474                 case OP_CMOV_ILE:
3475                 case OP_CMOV_ILT:
3476                 case OP_CMOV_INE_UN:
3477                 case OP_CMOV_IGE_UN:
3478                 case OP_CMOV_IGT_UN:
3479                 case OP_CMOV_ILE_UN:
3480                 case OP_CMOV_ILT_UN:
3481                         g_assert (ins->dreg == ins->sreg1);
3482                         x86_cmov_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, ins->sreg2);
3483                         break;
3484
3485                 /* floating point opcodes */
3486                 case OP_R8CONST: {
3487                         double d = *(double *)ins->inst_p0;
3488
3489                         if ((d == 0.0) && (mono_signbit (d) == 0)) {
3490                                 x86_fldz (code);
3491                         } else if (d == 1.0) {
3492                                 x86_fld1 (code);
3493                         } else {
3494                                 if (cfg->compile_aot) {
3495                                         guint32 *val = (guint32*)&d;
3496                                         x86_push_imm (code, val [1]);
3497                                         x86_push_imm (code, val [0]);
3498                                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3499                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3500                                 }
3501                                 else {
3502                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R8, ins->inst_p0);
3503                                         x86_fld (code, NULL, TRUE);
3504                                 }
3505                         }
3506                         break;
3507                 }
3508                 case OP_R4CONST: {
3509                         float f = *(float *)ins->inst_p0;
3510
3511                         if ((f == 0.0) && (mono_signbit (f) == 0)) {
3512                                 x86_fldz (code);
3513                         } else if (f == 1.0) {
3514                                 x86_fld1 (code);
3515                         } else {
3516                                 if (cfg->compile_aot) {
3517                                         guint32 val = *(guint32*)&f;
3518                                         x86_push_imm (code, val);
3519                                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3520                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3521                                 }
3522                                 else {
3523                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R4, ins->inst_p0);
3524                                         x86_fld (code, NULL, FALSE);
3525                                 }
3526                         }
3527                         break;
3528                 }
3529                 case OP_STORER8_MEMBASE_REG:
3530                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, TRUE, TRUE);
3531                         break;
3532                 case OP_LOADR8_MEMBASE:
3533                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3534                         break;
3535                 case OP_STORER4_MEMBASE_REG:
3536                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, FALSE, TRUE);
3537                         break;
3538                 case OP_LOADR4_MEMBASE:
3539                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3540                         break;
3541                 case OP_ICONV_TO_R4:
3542                         x86_push_reg (code, ins->sreg1);
3543                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3544                         /* Change precision */
3545                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3546                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3547                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3548                         break;
3549                 case OP_ICONV_TO_R8:
3550                         x86_push_reg (code, ins->sreg1);
3551                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3552                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3553                         break;
3554                 case OP_ICONV_TO_R_UN:
3555                         x86_push_imm (code, 0);
3556                         x86_push_reg (code, ins->sreg1);
3557                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3558                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3559                         break;
3560                 case OP_X86_FP_LOAD_I8:
3561                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3562                         break;
3563                 case OP_X86_FP_LOAD_I4:
3564                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3565                         break;
3566                 case OP_FCONV_TO_R4:
3567                         /* Change precision */
3568                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3569                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3570                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3571                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3572                         break;
3573                 case OP_FCONV_TO_I1:
3574                         code = emit_float_to_int (cfg, code, ins->dreg, 1, TRUE);
3575                         break;
3576                 case OP_FCONV_TO_U1:
3577                         code = emit_float_to_int (cfg, code, ins->dreg, 1, FALSE);
3578                         break;
3579                 case OP_FCONV_TO_I2:
3580                         code = emit_float_to_int (cfg, code, ins->dreg, 2, TRUE);
3581                         break;
3582                 case OP_FCONV_TO_U2:
3583                         code = emit_float_to_int (cfg, code, ins->dreg, 2, FALSE);
3584                         break;
3585                 case OP_FCONV_TO_I4:
3586                 case OP_FCONV_TO_I:
3587                         code = emit_float_to_int (cfg, code, ins->dreg, 4, TRUE);
3588                         break;
3589                 case OP_FCONV_TO_I8:
3590                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3591                         x86_fnstcw_membase(code, X86_ESP, 0);
3592                         x86_mov_reg_membase (code, ins->dreg, X86_ESP, 0, 2);
3593                         x86_alu_reg_imm (code, X86_OR, ins->dreg, 0xc00);
3594                         x86_mov_membase_reg (code, X86_ESP, 2, ins->dreg, 2);
3595                         x86_fldcw_membase (code, X86_ESP, 2);
3596                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
3597                         x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
3598                         x86_pop_reg (code, ins->dreg);
3599                         x86_pop_reg (code, ins->backend.reg3);
3600                         x86_fldcw_membase (code, X86_ESP, 0);
3601                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3602                         break;
3603                 case OP_LCONV_TO_R8_2:
3604                         x86_push_reg (code, ins->sreg2);
3605                         x86_push_reg (code, ins->sreg1);
3606                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3607                         /* Change precision */
3608                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3609                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3610                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3611                         break;
3612                 case OP_LCONV_TO_R4_2:
3613                         x86_push_reg (code, ins->sreg2);
3614                         x86_push_reg (code, ins->sreg1);
3615                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3616                         /* Change precision */
3617                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3618                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3619                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3620                         break;
3621                 case OP_LCONV_TO_R_UN_2: { 
3622                         static guint8 mn[] = { 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x80, 0x3f, 0x40 };
3623                         guint8 *br;
3624
3625                         /* load 64bit integer to FP stack */
3626                         x86_push_reg (code, ins->sreg2);
3627                         x86_push_reg (code, ins->sreg1);
3628                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3629                         
3630                         /* test if lreg is negative */
3631                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3632                         br = code; x86_branch8 (code, X86_CC_GEZ, 0, TRUE);
3633         
3634                         /* add correction constant mn */
3635                         if (cfg->compile_aot) {
3636                                 x86_push_imm (code, (((guint32)mn [9]) << 24) | ((guint32)mn [8] << 16) | ((guint32)mn [7] << 8) | ((guint32)mn [6]));
3637                                 x86_push_imm (code, (((guint32)mn [5]) << 24) | ((guint32)mn [4] << 16) | ((guint32)mn [3] << 8) | ((guint32)mn [2]));
3638                                 x86_push_imm (code, (((guint32)mn [1]) << 24) | ((guint32)mn [0] << 16));
3639                                 x86_fld80_membase (code, X86_ESP, 2);
3640                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 12);
3641                         } else {
3642                                 x86_fld80_mem (code, mn);
3643                         }
3644                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3645
3646                         x86_patch (br, code);
3647
3648                         /* Change precision */
3649                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3650                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3651
3652                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3653
3654                         break;
3655                 }
3656                 case OP_LCONV_TO_OVF_I:
3657                 case OP_LCONV_TO_OVF_I4_2: {
3658                         guint8 *br [3], *label [1];
3659                         MonoInst *tins;
3660
3661                         /* 
3662                          * Valid ints: 0xffffffff:8000000 to 00000000:0x7f000000
3663                          */
3664                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
3665
3666                         /* If the low word top bit is set, see if we are negative */
3667                         br [0] = code; x86_branch8 (code, X86_CC_LT, 0, TRUE);
3668                         /* We are not negative (no top bit set, check for our top word to be zero */
3669                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3670                         br [1] = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
3671                         label [0] = code;
3672
3673                         /* throw exception */
3674                         tins = mono_branch_optimize_exception_target (cfg, bb, "OverflowException");
3675                         if (tins) {
3676                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, tins->inst_true_bb);
3677                                 if ((cfg->opt & MONO_OPT_BRANCH) && x86_is_imm8 (tins->inst_true_bb->max_offset - cpos))
3678                                         x86_jump8 (code, 0);
3679                                 else
3680                                         x86_jump32 (code, 0);
3681                         } else {
3682                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "OverflowException");
3683                                 x86_jump32 (code, 0);
3684                         }
3685         
3686         
3687                         x86_patch (br [0], code);
3688                         /* our top bit is set, check that top word is 0xfffffff */
3689                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0xffffffff);
3690                 
3691                         x86_patch (br [1], code);
3692                         /* nope, emit exception */
3693                         br [2] = code; x86_branch8 (code, X86_CC_NE, 0, TRUE);
3694                         x86_patch (br [2], label [0]);
3695
3696                         if (ins->dreg != ins->sreg1)
3697                                 x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3698                         break;
3699                 }
3700                 case OP_FMOVE:
3701                         /* Not needed on the fp stack */
3702                         break;
3703                 case OP_FADD:
3704                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3705                         break;
3706                 case OP_FSUB:
3707                         x86_fp_op_reg (code, X86_FSUB, 1, TRUE);
3708                         break;          
3709                 case OP_FMUL:
3710                         x86_fp_op_reg (code, X86_FMUL, 1, TRUE);
3711                         break;          
3712                 case OP_FDIV:
3713                         x86_fp_op_reg (code, X86_FDIV, 1, TRUE);
3714                         break;          
3715                 case OP_FNEG:
3716                         x86_fchs (code);
3717                         break;          
3718                 case OP_SIN:
3719                         x86_fsin (code);
3720                         x86_fldz (code);
3721                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3722                         break;          
3723                 case OP_COS:
3724                         x86_fcos (code);
3725                         x86_fldz (code);
3726                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3727                         break;          
3728                 case OP_ABS:
3729                         x86_fabs (code);
3730                         break;          
3731                 case OP_TAN: {
3732                         /* 
3733                          * it really doesn't make sense to inline all this code,
3734                          * it's here just to show that things may not be as simple 
3735                          * as they appear.
3736                          */
3737                         guchar *check_pos, *end_tan, *pop_jump;
3738                         x86_push_reg (code, X86_EAX);
3739                         x86_fptan (code);
3740                         x86_fnstsw (code);
3741                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3742                         check_pos = code;
3743                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3744                         x86_fstp (code, 0); /* pop the 1.0 */
3745                         end_tan = code;
3746                         x86_jump8 (code, 0);
3747                         x86_fldpi (code);
3748                         x86_fp_op (code, X86_FADD, 0);
3749                         x86_fxch (code, 1);
3750                         x86_fprem1 (code);
3751                         x86_fstsw (code);
3752                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3753                         pop_jump = code;
3754                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3755                         x86_fstp (code, 1);
3756                         x86_fptan (code);
3757                         x86_patch (pop_jump, code);
3758                         x86_fstp (code, 0); /* pop the 1.0 */
3759                         x86_patch (check_pos, code);
3760                         x86_patch (end_tan, code);
3761                         x86_fldz (code);
3762                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3763                         x86_pop_reg (code, X86_EAX);
3764                         break;
3765                 }
3766                 case OP_ATAN:
3767                         x86_fld1 (code);
3768                         x86_fpatan (code);
3769                         x86_fldz (code);
3770                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3771                         break;          
3772                 case OP_SQRT:
3773                         x86_fsqrt (code);
3774                         break;
3775                 case OP_ROUND:
3776                         x86_frndint (code);
3777                         break;
3778                 case OP_IMIN:
3779                         g_assert (cfg->opt & MONO_OPT_CMOV);
3780                         g_assert (ins->dreg == ins->sreg1);
3781                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3782                         x86_cmov_reg (code, X86_CC_GT, TRUE, ins->dreg, ins->sreg2);
3783                         break;
3784                 case OP_IMIN_UN:
3785                         g_assert (cfg->opt & MONO_OPT_CMOV);
3786                         g_assert (ins->dreg == ins->sreg1);
3787                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3788                         x86_cmov_reg (code, X86_CC_GT, FALSE, ins->dreg, ins->sreg2);
3789                         break;
3790                 case OP_IMAX:
3791                         g_assert (cfg->opt & MONO_OPT_CMOV);
3792                         g_assert (ins->dreg == ins->sreg1);
3793                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3794                         x86_cmov_reg (code, X86_CC_LT, TRUE, ins->dreg, ins->sreg2);
3795                         break;
3796                 case OP_IMAX_UN:
3797                         g_assert (cfg->opt & MONO_OPT_CMOV);
3798                         g_assert (ins->dreg == ins->sreg1);
3799                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3800                         x86_cmov_reg (code, X86_CC_LT, FALSE, ins->dreg, ins->sreg2);
3801                         break;
3802                 case OP_X86_FPOP:
3803                         x86_fstp (code, 0);
3804                         break;
3805                 case OP_X86_FXCH:
3806                         x86_fxch (code, ins->inst_imm);
3807                         break;
3808                 case OP_FREM: {
3809                         guint8 *l1, *l2;
3810
3811                         x86_push_reg (code, X86_EAX);
3812                         /* we need to exchange ST(0) with ST(1) */
3813                         x86_fxch (code, 1);
3814
3815                         /* this requires a loop, because fprem somtimes 
3816                          * returns a partial remainder */
3817                         l1 = code;
3818                         /* looks like MS is using fprem instead of the IEEE compatible fprem1 */
3819                         /* x86_fprem1 (code); */
3820                         x86_fprem (code);
3821                         x86_fnstsw (code);
3822                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_C2);
3823                         l2 = code;
3824                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3825                         x86_patch (l2, l1);
3826
3827                         /* pop result */
3828                         x86_fstp (code, 1);
3829
3830                         x86_pop_reg (code, X86_EAX);
3831                         break;
3832                 }
3833                 case OP_FCOMPARE:
3834                         if (cfg->opt & MONO_OPT_FCMOV) {
3835                                 x86_fcomip (code, 1);
3836                                 x86_fstp (code, 0);
3837                                 break;
3838                         }
3839                         /* this overwrites EAX */
3840                         EMIT_FPCOMPARE(code);
3841                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3842                         break;
3843                 case OP_FCEQ:
3844                 case OP_FCNEQ:
3845                         if (cfg->opt & MONO_OPT_FCMOV) {
3846                                 /* zeroing the register at the start results in 
3847                                  * shorter and faster code (we can also remove the widening op)
3848                                  */
3849                                 guchar *unordered_check;
3850                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3851                                 x86_fcomip (code, 1);
3852                                 x86_fstp (code, 0);
3853                                 unordered_check = code;
3854                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
3855                                 if (ins->opcode == OP_FCEQ) {
3856                                         x86_set_reg (code, X86_CC_EQ, ins->dreg, FALSE);
3857                                         x86_patch (unordered_check, code);
3858                                 } else {
3859                                         guchar *jump_to_end;
3860                                         x86_set_reg (code, X86_CC_NE, ins->dreg, FALSE);
3861                                         jump_to_end = code;
3862                                         x86_jump8 (code, 0);
3863                                         x86_patch (unordered_check, code);
3864                                         x86_inc_reg (code, ins->dreg);
3865                                         x86_patch (jump_to_end, code);
3866                                 }
3867
3868                                 break;
3869                         }
3870                         if (ins->dreg != X86_EAX) 
3871                                 x86_push_reg (code, X86_EAX);
3872
3873                         EMIT_FPCOMPARE(code);
3874                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3875                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
3876                         x86_set_reg (code, ins->opcode == OP_FCEQ ? X86_CC_EQ : X86_CC_NE, ins->dreg, TRUE);
3877                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3878
3879                         if (ins->dreg != X86_EAX) 
3880                                 x86_pop_reg (code, X86_EAX);
3881                         break;
3882                 case OP_FCLT:
3883                 case OP_FCLT_UN:
3884                         if (cfg->opt & MONO_OPT_FCMOV) {
3885                                 /* zeroing the register at the start results in 
3886                                  * shorter and faster code (we can also remove the widening op)
3887                                  */
3888                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3889                                 x86_fcomip (code, 1);
3890                                 x86_fstp (code, 0);
3891                                 if (ins->opcode == OP_FCLT_UN) {
3892                                         guchar *unordered_check = code;
3893                                         guchar *jump_to_end;
3894                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
3895                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
3896                                         jump_to_end = code;
3897                                         x86_jump8 (code, 0);
3898                                         x86_patch (unordered_check, code);
3899                                         x86_inc_reg (code, ins->dreg);
3900                                         x86_patch (jump_to_end, code);
3901                                 } else {
3902                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
3903                                 }
3904                                 break;
3905                         }
3906                         if (ins->dreg != X86_EAX) 
3907                                 x86_push_reg (code, X86_EAX);
3908
3909                         EMIT_FPCOMPARE(code);
3910                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3911                         if (ins->opcode == OP_FCLT_UN) {
3912                                 guchar *is_not_zero_check, *end_jump;
3913                                 is_not_zero_check = code;
3914                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
3915                                 end_jump = code;
3916                                 x86_jump8 (code, 0);
3917                                 x86_patch (is_not_zero_check, code);
3918                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
3919
3920                                 x86_patch (end_jump, code);
3921                         }
3922                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
3923                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3924
3925                         if (ins->dreg != X86_EAX) 
3926                                 x86_pop_reg (code, X86_EAX);
3927                         break;
3928                 case OP_FCLE: {
3929                         guchar *unordered_check;
3930                         guchar *jump_to_end;
3931                         if (cfg->opt & MONO_OPT_FCMOV) {
3932                                 /* zeroing the register at the start results in
3933                                  * shorter and faster code (we can also remove the widening op)
3934                                  */
3935                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3936                                 x86_fcomip (code, 1);
3937                                 x86_fstp (code, 0);
3938                                 unordered_check = code;
3939                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
3940                                 x86_set_reg (code, X86_CC_NB, ins->dreg, FALSE);
3941                                 x86_patch (unordered_check, code);
3942                                 break;
3943                         }
3944                         if (ins->dreg != X86_EAX)
3945                                 x86_push_reg (code, X86_EAX);
3946
3947                         EMIT_FPCOMPARE(code);
3948                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3949                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
3950                         unordered_check = code;
3951                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3952
3953                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
3954                         x86_set_reg (code, X86_CC_NE, ins->dreg, TRUE);
3955                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3956                         jump_to_end = code;
3957                         x86_jump8 (code, 0);
3958                         x86_patch (unordered_check, code);
3959                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3960                         x86_patch (jump_to_end, code);
3961
3962                         if (ins->dreg != X86_EAX)
3963                                 x86_pop_reg (code, X86_EAX);
3964                         break;
3965                 }
3966                 case OP_FCGT:
3967                 case OP_FCGT_UN:
3968                         if (cfg->opt & MONO_OPT_FCMOV) {
3969                                 /* zeroing the register at the start results in 
3970                                  * shorter and faster code (we can also remove the widening op)
3971                                  */
3972                                 guchar *unordered_check;
3973                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3974                                 x86_fcomip (code, 1);
3975                                 x86_fstp (code, 0);
3976                                 if (ins->opcode == OP_FCGT) {
3977                                         unordered_check = code;
3978                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
3979                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
3980                                         x86_patch (unordered_check, code);
3981                                 } else {
3982                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
3983                                 }
3984                                 break;
3985                         }
3986                         if (ins->dreg != X86_EAX) 
3987                                 x86_push_reg (code, X86_EAX);
3988
3989                         EMIT_FPCOMPARE(code);
3990                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3991                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
3992                         if (ins->opcode == OP_FCGT_UN) {
3993                                 guchar *is_not_zero_check, *end_jump;
3994                                 is_not_zero_check = code;
3995                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
3996                                 end_jump = code;
3997                                 x86_jump8 (code, 0);
3998                                 x86_patch (is_not_zero_check, code);
3999                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4000         
4001                                 x86_patch (end_jump, code);
4002                         }
4003                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
4004                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4005
4006                         if (ins->dreg != X86_EAX) 
4007                                 x86_pop_reg (code, X86_EAX);
4008                         break;
4009                 case OP_FCGE: {
4010                         guchar *unordered_check;
4011                         guchar *jump_to_end;
4012                         if (cfg->opt & MONO_OPT_FCMOV) {
4013                                 /* zeroing the register at the start results in
4014                                  * shorter and faster code (we can also remove the widening op)
4015                                  */
4016                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4017                                 x86_fcomip (code, 1);
4018                                 x86_fstp (code, 0);
4019                                 unordered_check = code;
4020                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4021                                 x86_set_reg (code, X86_CC_NA, ins->dreg, FALSE);
4022                                 x86_patch (unordered_check, code);
4023                                 break;
4024                         }
4025                         if (ins->dreg != X86_EAX)
4026                                 x86_push_reg (code, X86_EAX);
4027
4028                         EMIT_FPCOMPARE(code);
4029                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4030                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
4031                         unordered_check = code;
4032                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
4033
4034                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4035                         x86_set_reg (code, X86_CC_GE, ins->dreg, TRUE);
4036                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4037                         jump_to_end = code;
4038                         x86_jump8 (code, 0);
4039                         x86_patch (unordered_check, code);
4040                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4041                         x86_patch (jump_to_end, code);
4042
4043                         if (ins->dreg != X86_EAX)
4044                                 x86_pop_reg (code, X86_EAX);
4045                         break;
4046                 }
4047                 case OP_FBEQ:
4048                         if (cfg->opt & MONO_OPT_FCMOV) {
4049                                 guchar *jump = code;
4050                                 x86_branch8 (code, X86_CC_P, 0, TRUE);
4051                                 EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4052                                 x86_patch (jump, code);
4053                                 break;
4054                         }
4055                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
4056                         EMIT_COND_BRANCH (ins, X86_CC_EQ, TRUE);
4057                         break;
4058                 case OP_FBNE_UN:
4059                         /* Branch if C013 != 100 */
4060                         if (cfg->opt & MONO_OPT_FCMOV) {
4061                                 /* branch if !ZF or (PF|CF) */
4062                                 EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4063                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4064                                 EMIT_COND_BRANCH (ins, X86_CC_B, FALSE);
4065                                 break;
4066                         }
4067                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4068                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4069                         break;
4070                 case OP_FBLT:
4071                         if (cfg->opt & MONO_OPT_FCMOV) {
4072                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4073                                 break;
4074                         }
4075                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4076                         break;
4077                 case OP_FBLT_UN:
4078                         if (cfg->opt & MONO_OPT_FCMOV) {
4079                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4080                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4081                                 break;
4082                         }
4083                         if (ins->opcode == OP_FBLT_UN) {
4084                                 guchar *is_not_zero_check, *end_jump;
4085                                 is_not_zero_check = code;
4086                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4087                                 end_jump = code;
4088                                 x86_jump8 (code, 0);
4089                                 x86_patch (is_not_zero_check, code);
4090                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4091
4092                                 x86_patch (end_jump, code);
4093                         }
4094                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4095                         break;
4096                 case OP_FBGT:
4097                 case OP_FBGT_UN:
4098                         if (cfg->opt & MONO_OPT_FCMOV) {
4099                                 if (ins->opcode == OP_FBGT) {
4100                                         guchar *br1;
4101
4102                                         /* skip branch if C1=1 */
4103                                         br1 = code;
4104                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4105                                         /* branch if (C0 | C3) = 1 */
4106                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4107                                         x86_patch (br1, code);
4108                                 } else {
4109                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4110                                 }
4111                                 break;
4112                         }
4113                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4114                         if (ins->opcode == OP_FBGT_UN) {
4115                                 guchar *is_not_zero_check, *end_jump;
4116                                 is_not_zero_check = code;
4117                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4118                                 end_jump = code;
4119                                 x86_jump8 (code, 0);
4120                                 x86_patch (is_not_zero_check, code);
4121                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4122
4123                                 x86_patch (end_jump, code);
4124                         }
4125                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4126                         break;
4127                 case OP_FBGE:
4128                         /* Branch if C013 == 100 or 001 */
4129                         if (cfg->opt & MONO_OPT_FCMOV) {
4130                                 guchar *br1;
4131
4132                                 /* skip branch if C1=1 */
4133                                 br1 = code;
4134                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4135                                 /* branch if (C0 | C3) = 1 */
4136                                 EMIT_COND_BRANCH (ins, X86_CC_BE, FALSE);
4137                                 x86_patch (br1, code);
4138                                 break;
4139                         }
4140                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4141                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4142                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4143                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4144                         break;
4145                 case OP_FBGE_UN:
4146                         /* Branch if C013 == 000 */
4147                         if (cfg->opt & MONO_OPT_FCMOV) {
4148                                 EMIT_COND_BRANCH (ins, X86_CC_LE, FALSE);
4149                                 break;
4150                         }
4151                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4152                         break;
4153                 case OP_FBLE:
4154                         /* Branch if C013=000 or 100 */
4155                         if (cfg->opt & MONO_OPT_FCMOV) {
4156                                 guchar *br1;
4157
4158                                 /* skip branch if C1=1 */
4159                                 br1 = code;
4160                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4161                                 /* branch if C0=0 */
4162                                 EMIT_COND_BRANCH (ins, X86_CC_NB, FALSE);
4163                                 x86_patch (br1, code);
4164                                 break;
4165                         }
4166                         x86_alu_reg_imm (code, X86_AND, X86_EAX, (X86_FP_C0|X86_FP_C1));
4167                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0);
4168                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4169                         break;
4170                 case OP_FBLE_UN:
4171                         /* Branch if C013 != 001 */
4172                         if (cfg->opt & MONO_OPT_FCMOV) {
4173                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4174                                 EMIT_COND_BRANCH (ins, X86_CC_GE, FALSE);
4175                                 break;
4176                         }
4177                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4178                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4179                         break;
4180                 case OP_CKFINITE: {
4181                         guchar *br1;
4182                         x86_push_reg (code, X86_EAX);
4183                         x86_fxam (code);
4184                         x86_fnstsw (code);
4185                         x86_alu_reg_imm (code, X86_AND, X86_EAX, 0x4100);
4186                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4187                         x86_pop_reg (code, X86_EAX);
4188
4189                         /* Have to clean up the fp stack before throwing the exception */
4190                         br1 = code;
4191                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
4192
4193                         x86_fstp (code, 0);                     
4194                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, FALSE, "ArithmeticException");
4195
4196                         x86_patch (br1, code);
4197                         break;
4198                 }
4199                 case OP_TLS_GET: {
4200                         code = mono_x86_emit_tls_get (code, ins->dreg, ins->inst_offset);
4201                         break;
4202                 }
4203                 case OP_TLS_GET_REG: {
4204                         code = emit_tls_get_reg (code, ins->dreg, ins->sreg1);
4205                         break;
4206                 }
4207                 case OP_TLS_SET: {
4208                         code = mono_x86_emit_tls_set (code, ins->sreg1, ins->inst_offset);
4209                         break;
4210                 }
4211                 case OP_TLS_SET_REG: {
4212                         code = emit_tls_set_reg (code, ins->sreg1, ins->sreg2);
4213                         break;
4214                 }
4215                 case OP_MEMORY_BARRIER: {
4216                         /* x86 only needs barrier for StoreLoad and FullBarrier */
4217                         switch (ins->backend.memory_barrier_kind) {
4218                         case StoreLoadBarrier:
4219                         case FullBarrier:
4220                                 /* http://blogs.sun.com/dave/resource/NHM-Pipeline-Blog-V2.txt */
4221                                 x86_prefix (code, X86_LOCK_PREFIX);
4222                                 x86_alu_membase_imm (code, X86_ADD, X86_ESP, 0, 0);
4223                                 break;
4224                         }
4225                         break;
4226                 }
4227                 case OP_ATOMIC_ADD_I4: {
4228                         int dreg = ins->dreg;
4229
4230                         g_assert (cfg->has_atomic_add_i4);
4231
4232                         /* hack: limit in regalloc, dreg != sreg1 && dreg != sreg2 */
4233                         if (ins->sreg2 == dreg) {
4234                                 if (dreg == X86_EBX) {
4235                                         dreg = X86_EDI;
4236                                         if (ins->inst_basereg == X86_EDI)
4237                                                 dreg = X86_ESI;
4238                                 } else {
4239                                         dreg = X86_EBX;
4240                                         if (ins->inst_basereg == X86_EBX)
4241                                                 dreg = X86_EDI;
4242                                 }
4243                         } else if (ins->inst_basereg == dreg) {
4244                                 if (dreg == X86_EBX) {
4245                                         dreg = X86_EDI;
4246                                         if (ins->sreg2 == X86_EDI)
4247                                                 dreg = X86_ESI;
4248                                 } else {
4249                                         dreg = X86_EBX;
4250                                         if (ins->sreg2 == X86_EBX)
4251                                                 dreg = X86_EDI;
4252                                 }
4253                         }
4254
4255                         if (dreg != ins->dreg) {
4256                                 x86_push_reg (code, dreg);
4257                         }
4258
4259                         x86_mov_reg_reg (code, dreg, ins->sreg2, 4);
4260                         x86_prefix (code, X86_LOCK_PREFIX);
4261                         x86_xadd_membase_reg (code, ins->inst_basereg, ins->inst_offset, dreg, 4);
4262                         /* dreg contains the old value, add with sreg2 value */
4263                         x86_alu_reg_reg (code, X86_ADD, dreg, ins->sreg2);
4264                         
4265                         if (ins->dreg != dreg) {
4266                                 x86_mov_reg_reg (code, ins->dreg, dreg, 4);
4267                                 x86_pop_reg (code, dreg);
4268                         }
4269
4270                         break;
4271                 }
4272                 case OP_ATOMIC_EXCHANGE_I4: {
4273                         guchar *br[2];
4274                         int sreg2 = ins->sreg2;
4275                         int breg = ins->inst_basereg;
4276
4277                         g_assert (cfg->has_atomic_exchange_i4);
4278
4279                         /* cmpxchg uses eax as comperand, need to make sure we can use it
4280                          * hack to overcome limits in x86 reg allocator 
4281                          * (req: dreg == eax and sreg2 != eax and breg != eax) 
4282                          */
4283                         g_assert (ins->dreg == X86_EAX);
4284                         
4285                         /* We need the EAX reg for the cmpxchg */
4286                         if (ins->sreg2 == X86_EAX) {
4287                                 sreg2 = (breg == X86_EDX) ? X86_EBX : X86_EDX;
4288                                 x86_push_reg (code, sreg2);
4289                                 x86_mov_reg_reg (code, sreg2, X86_EAX, 4);
4290                         }
4291
4292                         if (breg == X86_EAX) {
4293                                 breg = (sreg2 == X86_ESI) ? X86_EDI : X86_ESI;
4294                                 x86_push_reg (code, breg);
4295                                 x86_mov_reg_reg (code, breg, X86_EAX, 4);
4296                         }
4297
4298                         x86_mov_reg_membase (code, X86_EAX, breg, ins->inst_offset, 4);
4299
4300                         br [0] = code; x86_prefix (code, X86_LOCK_PREFIX);
4301                         x86_cmpxchg_membase_reg (code, breg, ins->inst_offset, sreg2);
4302                         br [1] = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4303                         x86_patch (br [1], br [0]);
4304
4305                         if (breg != ins->inst_basereg)
4306                                 x86_pop_reg (code, breg);
4307
4308                         if (ins->sreg2 != sreg2)
4309                                 x86_pop_reg (code, sreg2);
4310
4311                         break;
4312                 }
4313                 case OP_ATOMIC_CAS_I4: {
4314                         g_assert (ins->dreg == X86_EAX);
4315                         g_assert (ins->sreg3 == X86_EAX);
4316                         g_assert (ins->sreg1 != X86_EAX);
4317                         g_assert (ins->sreg1 != ins->sreg2);
4318
4319                         x86_prefix (code, X86_LOCK_PREFIX);
4320                         x86_cmpxchg_membase_reg (code, ins->sreg1, ins->inst_offset, ins->sreg2);
4321                         break;
4322                 }
4323                 case OP_CARD_TABLE_WBARRIER: {
4324                         int ptr = ins->sreg1;
4325                         int value = ins->sreg2;
4326                         guchar *br = NULL;
4327                         int nursery_shift, card_table_shift;
4328                         gpointer card_table_mask;
4329                         size_t nursery_size;
4330                         gulong card_table = (gulong)mono_gc_get_card_table (&card_table_shift, &card_table_mask);
4331                         gulong nursery_start = (gulong)mono_gc_get_nursery (&nursery_shift, &nursery_size);
4332                         gboolean card_table_nursery_check = mono_gc_card_table_nursery_check ();
4333
4334                         /*
4335                          * We need one register we can clobber, we choose EDX and make sreg1
4336                          * fixed EAX to work around limitations in the local register allocator.
4337                          * sreg2 might get allocated to EDX, but that is not a problem since
4338                          * we use it before clobbering EDX.
4339                          */
4340                         g_assert (ins->sreg1 == X86_EAX);
4341
4342                         /*
4343                          * This is the code we produce:
4344                          *
4345                          *   edx = value
4346                          *   edx >>= nursery_shift
4347                          *   cmp edx, (nursery_start >> nursery_shift)
4348                          *   jne done
4349                          *   edx = ptr
4350                          *   edx >>= card_table_shift
4351                          *   card_table[edx] = 1
4352                          * done:
4353                          */
4354
4355                         if (card_table_nursery_check) {
4356                                 if (value != X86_EDX)
4357                                         x86_mov_reg_reg (code, X86_EDX, value, 4);
4358                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, nursery_shift);
4359                                 x86_alu_reg_imm (code, X86_CMP, X86_EDX, nursery_start >> nursery_shift);
4360                                 br = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4361                         }
4362                         x86_mov_reg_reg (code, X86_EDX, ptr, 4);
4363                         x86_shift_reg_imm (code, X86_SHR, X86_EDX, card_table_shift);
4364                         if (card_table_mask)
4365                                 x86_alu_reg_imm (code, X86_AND, X86_EDX, (int)card_table_mask);
4366                         x86_mov_membase_imm (code, X86_EDX, card_table, 1, 1);
4367                         if (card_table_nursery_check)
4368                                 x86_patch (br, code);
4369                         break;
4370                 }
4371 #ifdef MONO_ARCH_SIMD_INTRINSICS
4372                 case OP_ADDPS:
4373                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4374                         break;
4375                 case OP_DIVPS:
4376                         x86_sse_alu_ps_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4377                         break;
4378                 case OP_MULPS:
4379                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4380                         break;
4381                 case OP_SUBPS:
4382                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4383                         break;
4384                 case OP_MAXPS:
4385                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4386                         break;
4387                 case OP_MINPS:
4388                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4389                         break;
4390                 case OP_COMPPS:
4391                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4392                         x86_sse_alu_ps_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4393                         break;
4394                 case OP_ANDPS:
4395                         x86_sse_alu_ps_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4396                         break;
4397                 case OP_ANDNPS:
4398                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4399                         break;
4400                 case OP_ORPS:
4401                         x86_sse_alu_ps_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4402                         break;
4403                 case OP_XORPS:
4404                         x86_sse_alu_ps_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4405                         break;
4406                 case OP_SQRTPS:
4407                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4408                         break;
4409                 case OP_RSQRTPS:
4410                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RSQRT, ins->dreg, ins->sreg1);
4411                         break;
4412                 case OP_RCPPS:
4413                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RCP, ins->dreg, ins->sreg1);
4414                         break;
4415                 case OP_ADDSUBPS:
4416                         x86_sse_alu_sd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4417                         break;
4418                 case OP_HADDPS:
4419                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4420                         break;
4421                 case OP_HSUBPS:
4422                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4423                         break;
4424                 case OP_DUPPS_HIGH:
4425                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSHDUP, ins->dreg, ins->sreg1);
4426                         break;
4427                 case OP_DUPPS_LOW:
4428                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSLDUP, ins->dreg, ins->sreg1);
4429                         break;
4430
4431                 case OP_PSHUFLEW_HIGH:
4432                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4433                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 1);
4434                         break;
4435                 case OP_PSHUFLEW_LOW:
4436                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4437                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 0);
4438                         break;
4439                 case OP_PSHUFLED:
4440                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4441                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->sreg1, ins->inst_c0);
4442                         break;
4443                 case OP_SHUFPS:
4444                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4445                         x86_sse_alu_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4446                         break; 
4447                 case OP_SHUFPD:
4448                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0x3);
4449                         x86_sse_alu_pd_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4450                         break; 
4451
4452                 case OP_ADDPD:
4453                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4454                         break;
4455                 case OP_DIVPD:
4456                         x86_sse_alu_pd_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4457                         break;
4458                 case OP_MULPD:
4459                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4460                         break;
4461                 case OP_SUBPD:
4462                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4463                         break;
4464                 case OP_MAXPD:
4465                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4466                         break;
4467                 case OP_MINPD:
4468                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4469                         break;
4470                 case OP_COMPPD:
4471                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4472                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4473                         break;
4474                 case OP_ANDPD:
4475                         x86_sse_alu_pd_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4476                         break;
4477                 case OP_ANDNPD:
4478                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4479                         break;
4480                 case OP_ORPD:
4481                         x86_sse_alu_pd_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4482                         break;
4483                 case OP_XORPD:
4484                         x86_sse_alu_pd_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4485                         break;
4486                 case OP_SQRTPD:
4487                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4488                         break;
4489                 case OP_ADDSUBPD:
4490                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4491                         break;
4492                 case OP_HADDPD:
4493                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4494                         break;
4495                 case OP_HSUBPD:
4496                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4497                         break;
4498                 case OP_DUPPD:
4499                         x86_sse_alu_sd_reg_reg (code, X86_SSE_MOVDDUP, ins->dreg, ins->sreg1);
4500                         break;
4501                         
4502                 case OP_EXTRACT_MASK:
4503                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMOVMSKB, ins->dreg, ins->sreg1);
4504                         break;
4505         
4506                 case OP_PAND:
4507                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAND, ins->sreg1, ins->sreg2);
4508                         break;
4509                 case OP_POR:
4510                         x86_sse_alu_pd_reg_reg (code, X86_SSE_POR, ins->sreg1, ins->sreg2);
4511                         break;
4512                 case OP_PXOR:
4513                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->sreg1, ins->sreg2);
4514                         break;
4515
4516                 case OP_PADDB:
4517                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDB, ins->sreg1, ins->sreg2);
4518                         break;
4519                 case OP_PADDW:
4520                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDW, ins->sreg1, ins->sreg2);
4521                         break;
4522                 case OP_PADDD:
4523                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDD, ins->sreg1, ins->sreg2);
4524                         break;
4525                 case OP_PADDQ:
4526                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDQ, ins->sreg1, ins->sreg2);
4527                         break;
4528
4529                 case OP_PSUBB:
4530                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBB, ins->sreg1, ins->sreg2);
4531                         break;
4532                 case OP_PSUBW:
4533                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBW, ins->sreg1, ins->sreg2);
4534                         break;
4535                 case OP_PSUBD:
4536                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBD, ins->sreg1, ins->sreg2);
4537                         break;
4538                 case OP_PSUBQ:
4539                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBQ, ins->sreg1, ins->sreg2);
4540                         break;
4541
4542                 case OP_PMAXB_UN:
4543                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXUB, ins->sreg1, ins->sreg2);
4544                         break;
4545                 case OP_PMAXW_UN:
4546                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUW, ins->sreg1, ins->sreg2);
4547                         break;
4548                 case OP_PMAXD_UN:
4549                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUD, ins->sreg1, ins->sreg2);
4550                         break;
4551                 
4552                 case OP_PMAXB:
4553                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSB, ins->sreg1, ins->sreg2);
4554                         break;
4555                 case OP_PMAXW:
4556                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXSW, ins->sreg1, ins->sreg2);
4557                         break;
4558                 case OP_PMAXD:
4559                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSD, ins->sreg1, ins->sreg2);
4560                         break;
4561
4562                 case OP_PAVGB_UN:
4563                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGB, ins->sreg1, ins->sreg2);
4564                         break;
4565                 case OP_PAVGW_UN:
4566                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGW, ins->sreg1, ins->sreg2);
4567                         break;
4568
4569                 case OP_PMINB_UN:
4570                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINUB, ins->sreg1, ins->sreg2);
4571                         break;
4572                 case OP_PMINW_UN:
4573                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUW, ins->sreg1, ins->sreg2);
4574                         break;
4575                 case OP_PMIND_UN:
4576                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUD, ins->sreg1, ins->sreg2);
4577                         break;
4578
4579                 case OP_PMINB:
4580                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSB, ins->sreg1, ins->sreg2);
4581                         break;
4582                 case OP_PMINW:
4583                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINSW, ins->sreg1, ins->sreg2);
4584                         break;
4585                 case OP_PMIND:
4586                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSD, ins->sreg1, ins->sreg2);
4587                         break;
4588
4589                 case OP_PCMPEQB:
4590                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQB, ins->sreg1, ins->sreg2);
4591                         break;
4592                 case OP_PCMPEQW:
4593                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQW, ins->sreg1, ins->sreg2);
4594                         break;
4595                 case OP_PCMPEQD:
4596                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQD, ins->sreg1, ins->sreg2);
4597                         break;
4598                 case OP_PCMPEQQ:
4599                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPEQQ, ins->sreg1, ins->sreg2);
4600                         break;
4601
4602                 case OP_PCMPGTB:
4603                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTB, ins->sreg1, ins->sreg2);
4604                         break;
4605                 case OP_PCMPGTW:
4606                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTW, ins->sreg1, ins->sreg2);
4607                         break;
4608                 case OP_PCMPGTD:
4609                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTD, ins->sreg1, ins->sreg2);
4610                         break;
4611                 case OP_PCMPGTQ:
4612                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPGTQ, ins->sreg1, ins->sreg2);
4613                         break;
4614
4615                 case OP_PSUM_ABS_DIFF:
4616                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSADBW, ins->sreg1, ins->sreg2);
4617                         break;
4618
4619                 case OP_UNPACK_LOWB:
4620                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLBW, ins->sreg1, ins->sreg2);
4621                         break;
4622                 case OP_UNPACK_LOWW:
4623                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLWD, ins->sreg1, ins->sreg2);
4624                         break;
4625                 case OP_UNPACK_LOWD:
4626                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLDQ, ins->sreg1, ins->sreg2);
4627                         break;
4628                 case OP_UNPACK_LOWQ:
4629                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLQDQ, ins->sreg1, ins->sreg2);
4630                         break;
4631                 case OP_UNPACK_LOWPS:
4632                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4633                         break;
4634                 case OP_UNPACK_LOWPD:
4635                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4636                         break;
4637
4638                 case OP_UNPACK_HIGHB:
4639                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHBW, ins->sreg1, ins->sreg2);
4640                         break;
4641                 case OP_UNPACK_HIGHW:
4642                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHWD, ins->sreg1, ins->sreg2);
4643                         break;
4644                 case OP_UNPACK_HIGHD:
4645                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHDQ, ins->sreg1, ins->sreg2);
4646                         break;
4647                 case OP_UNPACK_HIGHQ:
4648                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHQDQ, ins->sreg1, ins->sreg2);
4649                         break;
4650                 case OP_UNPACK_HIGHPS:
4651                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4652                         break;
4653                 case OP_UNPACK_HIGHPD:
4654                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4655                         break;
4656
4657                 case OP_PACKW:
4658                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSWB, ins->sreg1, ins->sreg2);
4659                         break;
4660                 case OP_PACKD:
4661                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSDW, ins->sreg1, ins->sreg2);
4662                         break;
4663                 case OP_PACKW_UN:
4664                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKUSWB, ins->sreg1, ins->sreg2);
4665                         break;
4666                 case OP_PACKD_UN:
4667                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PACKUSDW, ins->sreg1, ins->sreg2);
4668                         break;
4669
4670                 case OP_PADDB_SAT_UN:
4671                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSB, ins->sreg1, ins->sreg2);
4672                         break;
4673                 case OP_PSUBB_SAT_UN:
4674                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSB, ins->sreg1, ins->sreg2);
4675                         break;
4676                 case OP_PADDW_SAT_UN:
4677                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSW, ins->sreg1, ins->sreg2);
4678                         break;
4679                 case OP_PSUBW_SAT_UN:
4680                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSW, ins->sreg1, ins->sreg2);
4681                         break;
4682
4683                 case OP_PADDB_SAT:
4684                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSB, ins->sreg1, ins->sreg2);
4685                         break;
4686                 case OP_PSUBB_SAT:
4687                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSB, ins->sreg1, ins->sreg2);
4688                         break;
4689                 case OP_PADDW_SAT:
4690                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSW, ins->sreg1, ins->sreg2);
4691                         break;
4692                 case OP_PSUBW_SAT:
4693                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSW, ins->sreg1, ins->sreg2);
4694                         break;
4695                         
4696                 case OP_PMULW:
4697                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULLW, ins->sreg1, ins->sreg2);
4698                         break;
4699                 case OP_PMULD:
4700                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMULLD, ins->sreg1, ins->sreg2);
4701                         break;
4702                 case OP_PMULQ:
4703                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULUDQ, ins->sreg1, ins->sreg2);
4704                         break;
4705                 case OP_PMULW_HIGH_UN:
4706                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHUW, ins->sreg1, ins->sreg2);
4707                         break;
4708                 case OP_PMULW_HIGH:
4709                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHW, ins->sreg1, ins->sreg2);
4710                         break;
4711
4712                 case OP_PSHRW:
4713                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4714                         break;
4715                 case OP_PSHRW_REG:
4716                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLW_REG, ins->dreg, ins->sreg2);
4717                         break;
4718
4719                 case OP_PSARW:
4720                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4721                         break;
4722                 case OP_PSARW_REG:
4723                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAW_REG, ins->dreg, ins->sreg2);
4724                         break;
4725
4726                 case OP_PSHLW:
4727                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4728                         break;
4729                 case OP_PSHLW_REG:
4730                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLW_REG, ins->dreg, ins->sreg2);
4731                         break;
4732
4733                 case OP_PSHRD:
4734                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4735                         break;
4736                 case OP_PSHRD_REG:
4737                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLD_REG, ins->dreg, ins->sreg2);
4738                         break;
4739
4740                 case OP_PSARD:
4741                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4742                         break;
4743                 case OP_PSARD_REG:
4744                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAD_REG, ins->dreg, ins->sreg2);
4745                         break;
4746
4747                 case OP_PSHLD:
4748                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4749                         break;
4750                 case OP_PSHLD_REG:
4751                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLD_REG, ins->dreg, ins->sreg2);
4752                         break;
4753
4754                 case OP_PSHRQ:
4755                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4756                         break;
4757                 case OP_PSHRQ_REG:
4758                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLQ_REG, ins->dreg, ins->sreg2);
4759                         break;
4760
4761                 case OP_PSHLQ:
4762                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4763                         break;
4764                 case OP_PSHLQ_REG:
4765                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLQ_REG, ins->dreg, ins->sreg2);
4766                         break;          
4767                         
4768                 case OP_ICONV_TO_X:
4769                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
4770                         break;
4771                 case OP_EXTRACT_I4:
4772                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4773                         break;
4774                 case OP_EXTRACT_I1:
4775                 case OP_EXTRACT_U1:
4776                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4777                         if (ins->inst_c0)
4778                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_c0 * 8);
4779                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I1, FALSE);
4780                         break;
4781                 case OP_EXTRACT_I2:
4782                 case OP_EXTRACT_U2:
4783                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4784                         if (ins->inst_c0)
4785                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, 16);
4786                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I2, TRUE);
4787                         break;
4788                 case OP_EXTRACT_R8:
4789                         if (ins->inst_c0)
4790                                 x86_sse_alu_pd_membase_reg (code, X86_SSE_MOVHPD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4791                         else
4792                                 x86_sse_alu_sd_membase_reg (code, X86_SSE_MOVSD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4793                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE);
4794                         break;
4795
4796                 case OP_INSERT_I2:
4797                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->sreg1, ins->sreg2, ins->inst_c0);
4798                         break;
4799                 case OP_EXTRACTX_U2:
4800                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PEXTRW, ins->dreg, ins->sreg1, ins->inst_c0);
4801                         break;
4802                 case OP_INSERTX_U1_SLOW:
4803                         /*sreg1 is the extracted ireg (scratch)
4804                         /sreg2 is the to be inserted ireg (scratch)
4805                         /dreg is the xreg to receive the value*/
4806
4807                         /*clear the bits from the extracted word*/
4808                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_c0 & 1 ? 0x00FF : 0xFF00);
4809                         /*shift the value to insert if needed*/
4810                         if (ins->inst_c0 & 1)
4811                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg2, 8);
4812                         /*join them together*/
4813                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
4814                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, ins->inst_c0 / 2);
4815                         break;
4816                 case OP_INSERTX_I4_SLOW:
4817                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2);
4818                         x86_shift_reg_imm (code, X86_SHR, ins->sreg2, 16);
4819                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2 + 1);
4820                         break;
4821
4822                 case OP_INSERTX_R4_SLOW:
4823                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
4824                         /*TODO if inst_c0 == 0 use movss*/
4825                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 0, ins->inst_c0 * 2);
4826                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 2, ins->inst_c0 * 2 + 1);
4827                         break;
4828                 case OP_INSERTX_R8_SLOW:
4829                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4830                         if (cfg->verbose_level)
4831                                 printf ("CONVERTING a OP_INSERTX_R8_SLOW %d offset %x\n", ins->inst_c0, offset);
4832                         if (ins->inst_c0)
4833                                 x86_sse_alu_pd_reg_membase (code, X86_SSE_MOVHPD_REG_MEMBASE, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4834                         else
4835                                 x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4836                         break;
4837
4838                 case OP_STOREX_MEMBASE_REG:
4839                 case OP_STOREX_MEMBASE:
4840                         x86_movups_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
4841                         break;
4842                 case OP_LOADX_MEMBASE:
4843                         x86_movups_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
4844                         break;
4845                 case OP_LOADX_ALIGNED_MEMBASE:
4846                         x86_movaps_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
4847                         break;
4848                 case OP_STOREX_ALIGNED_MEMBASE_REG:
4849                         x86_movaps_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
4850                         break;
4851                 case OP_STOREX_NTA_MEMBASE_REG:
4852                         x86_sse_alu_reg_membase (code, X86_SSE_MOVNTPS, ins->dreg, ins->sreg1, ins->inst_offset);
4853                         break;
4854                 case OP_PREFETCH_MEMBASE:
4855                         x86_sse_alu_reg_membase (code, X86_SSE_PREFETCH, ins->backend.arg_info, ins->sreg1, ins->inst_offset);
4856
4857                         break;
4858                 case OP_XMOVE:
4859                         /*FIXME the peephole pass should have killed this*/
4860                         if (ins->dreg != ins->sreg1)
4861                                 x86_movaps_reg_reg (code, ins->dreg, ins->sreg1);
4862                         break;          
4863                 case OP_XZERO:
4864                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->dreg, ins->dreg);
4865                         break;
4866                 case OP_ICONV_TO_R8_RAW:
4867                         x86_mov_membase_reg (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1, 4);
4868                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE);
4869                         break;
4870
4871                 case OP_FCONV_TO_R8_X:
4872                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4873                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4874                         break;
4875
4876                 case OP_XCONV_R8_TO_I4:
4877                         x86_cvttsd2si (code, ins->dreg, ins->sreg1);
4878                         switch (ins->backend.source_opcode) {
4879                         case OP_FCONV_TO_I1:
4880                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, FALSE);
4881                                 break;
4882                         case OP_FCONV_TO_U1:
4883                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4884                                 break;
4885                         case OP_FCONV_TO_I2:
4886                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, TRUE);
4887                                 break;
4888                         case OP_FCONV_TO_U2:
4889                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, TRUE);
4890                                 break;
4891                         }                       
4892                         break;
4893
4894                 case OP_EXPAND_I1:
4895                         /*FIXME this causes a partial register stall, maybe it would not be that bad to use shift + mask + or*/
4896                         /*The +4 is to get a mov ?h, ?l over the same reg.*/
4897                         x86_mov_reg_reg (code, ins->dreg + 4, ins->dreg, 1);
4898                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
4899                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
4900                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
4901                         break;
4902                 case OP_EXPAND_I2:
4903                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
4904                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
4905                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
4906                         break;
4907                 case OP_EXPAND_I4:
4908                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
4909                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
4910                         break;
4911                 case OP_EXPAND_R4:
4912                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
4913                         x86_movd_xreg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4914                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
4915                         break;
4916                 case OP_EXPAND_R8:
4917                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4918                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4919                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0x44);
4920                         break;
4921
4922                 case OP_CVTDQ2PD:
4923                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTDQ2PD, ins->dreg, ins->sreg1);
4924                         break;
4925                 case OP_CVTDQ2PS:
4926                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTDQ2PS, ins->dreg, ins->sreg1);
4927                         break;
4928                 case OP_CVTPD2DQ:
4929                         x86_sse_alu_sd_reg_reg (code, X86_SSE_CVTPD2DQ, ins->dreg, ins->sreg1);
4930                         break;
4931                 case OP_CVTPD2PS:
4932                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPD2PS, ins->dreg, ins->sreg1);
4933                         break;
4934                 case OP_CVTPS2DQ:
4935                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPS2DQ, ins->dreg, ins->sreg1);
4936                         break;
4937                 case OP_CVTPS2PD:
4938                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTPS2PD, ins->dreg, ins->sreg1);
4939                         break;
4940                 case OP_CVTTPD2DQ:
4941                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTTPD2DQ, ins->dreg, ins->sreg1);
4942                         break;
4943                 case OP_CVTTPS2DQ:
4944                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTTPS2DQ, ins->dreg, ins->sreg1);
4945                         break;
4946
4947 #endif
4948                 case OP_LIVERANGE_START: {
4949                         if (cfg->verbose_level > 1)
4950                                 printf ("R%d START=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
4951                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_start = code - cfg->native_code;
4952                         break;
4953                 }
4954                 case OP_LIVERANGE_END: {
4955                         if (cfg->verbose_level > 1)
4956                                 printf ("R%d END=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
4957                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_end = code - cfg->native_code;
4958                         break;
4959                 }
4960                 case OP_NACL_GC_SAFE_POINT: {
4961 #if defined(__native_client_codegen__) && defined(__native_client_gc__)
4962                         if (cfg->compile_aot)
4963                                 code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)mono_nacl_gc);
4964                         else {
4965                                 guint8 *br [1];
4966
4967                                 x86_test_mem_imm8 (code, (gpointer)&__nacl_thread_suspension_needed, 0xFFFFFFFF);
4968                                 br[0] = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
4969                                 code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)mono_nacl_gc);
4970                                 x86_patch (br[0], code);
4971                         }
4972 #endif
4973                         break;
4974                 }
4975                 case OP_GC_LIVENESS_DEF:
4976                 case OP_GC_LIVENESS_USE:
4977                 case OP_GC_PARAM_SLOT_LIVENESS_DEF:
4978                         ins->backend.pc_offset = code - cfg->native_code;
4979                         break;
4980                 case OP_GC_SPILL_SLOT_LIVENESS_DEF:
4981                         ins->backend.pc_offset = code - cfg->native_code;
4982                         bb->spill_slot_defs = g_slist_prepend_mempool (cfg->mempool, bb->spill_slot_defs, ins);
4983                         break;
4984                 case OP_GET_SP:
4985                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, sizeof (mgreg_t));
4986                         break;
4987                 case OP_SET_SP:
4988                         x86_mov_reg_reg (code, X86_ESP, ins->sreg1, sizeof (mgreg_t));
4989                         break;
4990                 default:
4991                         g_warning ("unknown opcode %s\n", mono_inst_name (ins->opcode));
4992                         g_assert_not_reached ();
4993                 }
4994
4995                 if (G_UNLIKELY ((code - cfg->native_code - offset) > max_len)) {
4996 #ifndef __native_client_codegen__
4997                         g_warning ("wrong maximal instruction length of instruction %s (expected %d, got %d)",
4998                                            mono_inst_name (ins->opcode), max_len, code - cfg->native_code - offset);
4999                         g_assert_not_reached ();
5000 #endif  /* __native_client_codegen__ */
5001                 }
5002                
5003                 cpos += max_len;
5004         }
5005
5006         cfg->code_len = code - cfg->native_code;
5007 }
5008
5009 #endif /* DISABLE_JIT */
5010
5011 void
5012 mono_arch_register_lowlevel_calls (void)
5013 {
5014 }
5015
5016 void
5017 mono_arch_patch_code (MonoMethod *method, MonoDomain *domain, guint8 *code, MonoJumpInfo *ji, MonoCodeManager *dyn_code_mp, gboolean run_cctors)
5018 {
5019         MonoJumpInfo *patch_info;
5020         gboolean compile_aot = !run_cctors;
5021
5022         for (patch_info = ji; patch_info; patch_info = patch_info->next) {
5023                 unsigned char *ip = patch_info->ip.i + code;
5024                 const unsigned char *target;
5025
5026                 if (compile_aot) {
5027                         switch (patch_info->type) {
5028                         case MONO_PATCH_INFO_BB:
5029                         case MONO_PATCH_INFO_LABEL:
5030                                 break;
5031                         default:
5032                                 /* No need to patch these */
5033                                 continue;
5034                         }
5035                 }
5036
5037                 target = mono_resolve_patch_target (method, domain, code, patch_info, run_cctors);
5038
5039                 switch (patch_info->type) {
5040                 case MONO_PATCH_INFO_IP:
5041                         *((gconstpointer *)(ip)) = target;
5042                         break;
5043                 case MONO_PATCH_INFO_CLASS_INIT: {
5044                         guint8 *code = ip;
5045                         /* Might already been changed to a nop */
5046                         x86_call_code (code, 0);
5047                         x86_patch (ip, target);
5048                         break;
5049                 }
5050                 case MONO_PATCH_INFO_ABS:
5051                 case MONO_PATCH_INFO_METHOD:
5052                 case MONO_PATCH_INFO_METHOD_JUMP:
5053                 case MONO_PATCH_INFO_INTERNAL_METHOD:
5054                 case MONO_PATCH_INFO_BB:
5055                 case MONO_PATCH_INFO_LABEL:
5056                 case MONO_PATCH_INFO_RGCTX_FETCH:
5057                 case MONO_PATCH_INFO_GENERIC_CLASS_INIT:
5058                 case MONO_PATCH_INFO_MONITOR_ENTER:
5059                 case MONO_PATCH_INFO_MONITOR_EXIT:
5060                 case MONO_PATCH_INFO_JIT_ICALL_ADDR:
5061 #if defined(__native_client_codegen__) && defined(__native_client__)
5062                         if (nacl_is_code_address (code)) {
5063                                 /* For tail calls, code is patched after being installed */
5064                                 /* but not through the normal "patch callsite" method.   */
5065                                 unsigned char buf[kNaClAlignment];
5066                                 unsigned char *aligned_code = (uintptr_t)code & ~kNaClAlignmentMask;
5067                                 unsigned char *_target = target;
5068                                 int ret;
5069                                 /* All patch targets modified in x86_patch */
5070                                 /* are IP relative.                        */
5071                                 _target = _target + (uintptr_t)buf - (uintptr_t)aligned_code;
5072                                 memcpy (buf, aligned_code, kNaClAlignment);
5073                                 /* Patch a temp buffer of bundle size, */
5074                                 /* then install to actual location.    */
5075                                 x86_patch (buf + ((uintptr_t)code - (uintptr_t)aligned_code), _target);
5076                                 ret = nacl_dyncode_modify (aligned_code, buf, kNaClAlignment);
5077                                 g_assert (ret == 0);
5078                         }
5079                         else {
5080                                 x86_patch (ip, target);
5081                         }
5082 #else
5083                         x86_patch (ip, target);
5084 #endif
5085                         break;
5086                 case MONO_PATCH_INFO_NONE:
5087                         break;
5088                 case MONO_PATCH_INFO_R4:
5089                 case MONO_PATCH_INFO_R8: {
5090                         guint32 offset = mono_arch_get_patch_offset (ip);
5091                         *((gconstpointer *)(ip + offset)) = target;
5092                         break;
5093                 }
5094                 default: {
5095                         guint32 offset = mono_arch_get_patch_offset (ip);
5096 #if !defined(__native_client__)
5097                         *((gconstpointer *)(ip + offset)) = target;
5098 #else
5099                         *((gconstpointer *)(ip + offset)) = nacl_modify_patch_target (target);
5100 #endif
5101                         break;
5102                 }
5103                 }
5104         }
5105 }
5106
5107 static G_GNUC_UNUSED void
5108 stack_unaligned (MonoMethod *m, gpointer caller)
5109 {
5110         printf ("%s\n", mono_method_full_name (m, TRUE));
5111         g_assert_not_reached ();
5112 }
5113
5114 guint8 *
5115 mono_arch_emit_prolog (MonoCompile *cfg)
5116 {
5117         MonoMethod *method = cfg->method;
5118         MonoBasicBlock *bb;
5119         MonoMethodSignature *sig;
5120         MonoInst *inst;
5121         int alloc_size, pos, max_offset, i, cfa_offset;
5122         guint8 *code;
5123         gboolean need_stack_frame;
5124 #ifdef __native_client_codegen__
5125         guint alignment_check;
5126 #endif
5127
5128         cfg->code_size = MAX (cfg->header->code_size * 4, 10240);
5129
5130         if (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE)
5131                 cfg->code_size += 512;
5132
5133 #if defined(__default_codegen__)
5134         code = cfg->native_code = g_malloc (cfg->code_size);
5135 #elif defined(__native_client_codegen__)
5136         /* native_code_alloc is not 32-byte aligned, native_code is. */
5137         cfg->code_size = NACL_BUNDLE_ALIGN_UP (cfg->code_size);
5138         cfg->native_code_alloc = g_malloc (cfg->code_size + kNaClAlignment);
5139
5140         /* Align native_code to next nearest kNaclAlignment byte. */
5141         cfg->native_code = (guint)cfg->native_code_alloc + kNaClAlignment; 
5142         cfg->native_code = (guint)cfg->native_code & ~kNaClAlignmentMask;
5143         
5144         code = cfg->native_code;
5145
5146         alignment_check = (guint)cfg->native_code & kNaClAlignmentMask;
5147         g_assert(alignment_check == 0);
5148 #endif
5149
5150 #if 0
5151         {
5152                 guint8 *br [16];
5153
5154         /* Check that the stack is aligned on osx */
5155         x86_mov_reg_reg (code, X86_EAX, X86_ESP, sizeof (mgreg_t));
5156         x86_alu_reg_imm (code, X86_AND, X86_EAX, 15);
5157         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0xc);
5158         br [0] = code;
5159         x86_branch_disp (code, X86_CC_Z, 0, FALSE);
5160         x86_push_membase (code, X86_ESP, 0);
5161         x86_push_imm (code, cfg->method);
5162         x86_mov_reg_imm (code, X86_EAX, stack_unaligned);
5163         x86_call_reg (code, X86_EAX);
5164         x86_patch (br [0], code);
5165         }
5166 #endif
5167
5168         /* Offset between RSP and the CFA */
5169         cfa_offset = 0;
5170
5171         // CFA = sp + 4
5172         cfa_offset = sizeof (gpointer);
5173         mono_emit_unwind_op_def_cfa (cfg, code, X86_ESP, sizeof (gpointer));
5174         // IP saved at CFA - 4
5175         /* There is no IP reg on x86 */
5176         mono_emit_unwind_op_offset (cfg, code, X86_NREG, -cfa_offset);
5177         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5178
5179         need_stack_frame = needs_stack_frame (cfg);
5180
5181         if (need_stack_frame) {
5182                 x86_push_reg (code, X86_EBP);
5183                 cfa_offset += sizeof (gpointer);
5184                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
5185                 mono_emit_unwind_op_offset (cfg, code, X86_EBP, - cfa_offset);
5186                 x86_mov_reg_reg (code, X86_EBP, X86_ESP, 4);
5187                 mono_emit_unwind_op_def_cfa_reg (cfg, code, X86_EBP);
5188                 /* These are handled automatically by the stack marking code */
5189                 mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5190         } else {
5191                 cfg->frame_reg = X86_ESP;
5192         }
5193
5194         cfg->stack_offset += cfg->param_area;
5195         cfg->stack_offset = ALIGN_TO (cfg->stack_offset, MONO_ARCH_FRAME_ALIGNMENT);
5196
5197         alloc_size = cfg->stack_offset;
5198         pos = 0;
5199
5200         if (!method->save_lmf) {
5201                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5202                         x86_push_reg (code, X86_EBX);
5203                         pos += 4;
5204                         cfa_offset += sizeof (gpointer);
5205                         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset);
5206                         /* These are handled automatically by the stack marking code */
5207                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5208                 }
5209
5210                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5211                         x86_push_reg (code, X86_EDI);
5212                         pos += 4;
5213                         cfa_offset += sizeof (gpointer);
5214                         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset);
5215                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5216                 }
5217
5218                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5219                         x86_push_reg (code, X86_ESI);
5220                         pos += 4;
5221                         cfa_offset += sizeof (gpointer);
5222                         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset);
5223                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5224                 }
5225         }
5226
5227         alloc_size -= pos;
5228
5229         /* the original alloc_size is already aligned: there is %ebp and retip pushed, so realign */
5230         if (mono_do_x86_stack_align && need_stack_frame) {
5231                 int tot = alloc_size + pos + 4; /* ret ip */
5232                 if (need_stack_frame)
5233                         tot += 4; /* ebp */
5234                 tot &= MONO_ARCH_FRAME_ALIGNMENT - 1;
5235                 if (tot) {
5236                         alloc_size += MONO_ARCH_FRAME_ALIGNMENT - tot;
5237                         for (i = 0; i < MONO_ARCH_FRAME_ALIGNMENT - tot; i += sizeof (mgreg_t))
5238                                 mini_gc_set_slot_type_from_fp (cfg, - (alloc_size + pos - i), SLOT_NOREF);
5239                 }
5240         }
5241
5242         cfg->arch.sp_fp_offset = alloc_size + pos;
5243
5244         if (alloc_size) {
5245                 /* See mono_emit_stack_alloc */
5246 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
5247                 guint32 remaining_size = alloc_size;
5248                 /*FIXME handle unbounded code expansion, we should use a loop in case of more than X interactions*/
5249                 guint32 required_code_size = ((remaining_size / 0x1000) + 1) * 8; /*8 is the max size of x86_alu_reg_imm + x86_test_membase_reg*/
5250                 guint32 offset = code - cfg->native_code;
5251                 if (G_UNLIKELY (required_code_size >= (cfg->code_size - offset))) {
5252                         while (required_code_size >= (cfg->code_size - offset))
5253                                 cfg->code_size *= 2;
5254                         cfg->native_code = mono_realloc_native_code(cfg);
5255                         code = cfg->native_code + offset;
5256                         cfg->stat_code_reallocs++;
5257                 }
5258                 while (remaining_size >= 0x1000) {
5259                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
5260                         x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
5261                         remaining_size -= 0x1000;
5262                 }
5263                 if (remaining_size)
5264                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, remaining_size);
5265 #else
5266                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, alloc_size);
5267 #endif
5268
5269                 g_assert (need_stack_frame);
5270         }
5271
5272         if (cfg->method->wrapper_type == MONO_WRAPPER_NATIVE_TO_MANAGED ||
5273                         cfg->method->wrapper_type == MONO_WRAPPER_RUNTIME_INVOKE) {
5274                 x86_alu_reg_imm (code, X86_AND, X86_ESP, -MONO_ARCH_FRAME_ALIGNMENT);
5275         }
5276
5277 #if DEBUG_STACK_ALIGNMENT
5278         /* check the stack is aligned */
5279         if (need_stack_frame && method->wrapper_type == MONO_WRAPPER_NONE) {
5280                 x86_mov_reg_reg (code, X86_ECX, X86_ESP, 4);
5281                 x86_alu_reg_imm (code, X86_AND, X86_ECX, MONO_ARCH_FRAME_ALIGNMENT - 1);
5282                 x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5283                 x86_branch_disp (code, X86_CC_EQ, 3, FALSE);
5284                 x86_breakpoint (code);
5285         }
5286 #endif
5287
5288         /* compute max_offset in order to use short forward jumps */
5289         max_offset = 0;
5290         if (cfg->opt & MONO_OPT_BRANCH) {
5291                 for (bb = cfg->bb_entry; bb; bb = bb->next_bb) {
5292                         MonoInst *ins;
5293                         bb->max_offset = max_offset;
5294
5295                         if (cfg->prof_options & MONO_PROFILE_COVERAGE)
5296                                 max_offset += 6;
5297                         /* max alignment for loops */
5298                         if ((cfg->opt & MONO_OPT_LOOP) && bb_is_loop_start (bb))
5299                                 max_offset += LOOP_ALIGNMENT;
5300 #ifdef __native_client_codegen__
5301                         /* max alignment for native client */
5302                         if (bb->flags & BB_INDIRECT_JUMP_TARGET || bb->flags & BB_EXCEPTION_HANDLER)
5303                                 max_offset += kNaClAlignment;
5304 #endif
5305                         MONO_BB_FOR_EACH_INS (bb, ins) {
5306                                 if (ins->opcode == OP_LABEL)
5307                                         ins->inst_c1 = max_offset;
5308 #ifdef __native_client_codegen__
5309                                 switch (ins->opcode)
5310                                 {
5311                                         case OP_FCALL:
5312                                         case OP_LCALL:
5313                                         case OP_VCALL:
5314                                         case OP_VCALL2:
5315                                         case OP_VOIDCALL:
5316                                         case OP_CALL:
5317                                         case OP_FCALL_REG:
5318                                         case OP_LCALL_REG:
5319                                         case OP_VCALL_REG:
5320                                         case OP_VCALL2_REG:
5321                                         case OP_VOIDCALL_REG:
5322                                         case OP_CALL_REG:
5323                                         case OP_FCALL_MEMBASE:
5324                                         case OP_LCALL_MEMBASE:
5325                                         case OP_VCALL_MEMBASE:
5326                                         case OP_VCALL2_MEMBASE:
5327                                         case OP_VOIDCALL_MEMBASE:
5328                                         case OP_CALL_MEMBASE:
5329                                                 max_offset += kNaClAlignment;
5330                                                 break;
5331                                         default:
5332                                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN] - 1;
5333                                                 break;
5334                                 }
5335 #endif  /* __native_client_codegen__ */
5336                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
5337                         }
5338                 }
5339         }
5340
5341         /* store runtime generic context */
5342         if (cfg->rgctx_var) {
5343                 g_assert (cfg->rgctx_var->opcode == OP_REGOFFSET && cfg->rgctx_var->inst_basereg == X86_EBP);
5344
5345                 x86_mov_membase_reg (code, X86_EBP, cfg->rgctx_var->inst_offset, MONO_ARCH_RGCTX_REG, 4);
5346         }
5347
5348         if (method->save_lmf)
5349                 code = emit_setup_lmf (cfg, code, cfg->lmf_var->inst_offset, cfa_offset);
5350
5351         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5352                 code = mono_arch_instrument_prolog (cfg, mono_trace_enter_method, code, TRUE);
5353
5354         /* load arguments allocated to register from the stack */
5355         sig = mono_method_signature (method);
5356         pos = 0;
5357
5358         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
5359                 inst = cfg->args [pos];
5360                 if (inst->opcode == OP_REGVAR) {
5361                         g_assert (need_stack_frame);
5362                         x86_mov_reg_membase (code, inst->dreg, X86_EBP, inst->inst_offset, 4);
5363                         if (cfg->verbose_level > 2)
5364                                 g_print ("Argument %d assigned to register %s\n", pos, mono_arch_regname (inst->dreg));
5365                 }
5366                 pos++;
5367         }
5368
5369         cfg->code_len = code - cfg->native_code;
5370
5371         g_assert (cfg->code_len < cfg->code_size);
5372
5373         return code;
5374 }
5375
5376 void
5377 mono_arch_emit_epilog (MonoCompile *cfg)
5378 {
5379         MonoMethod *method = cfg->method;
5380         MonoMethodSignature *sig = mono_method_signature (method);
5381         int i, quad, pos;
5382         guint32 stack_to_pop;
5383         guint8 *code;
5384         int max_epilog_size = 16;
5385         CallInfo *cinfo;
5386         gboolean need_stack_frame = needs_stack_frame (cfg);
5387
5388         if (cfg->method->save_lmf)
5389                 max_epilog_size += 128;
5390
5391         while (cfg->code_len + max_epilog_size > (cfg->code_size - 16)) {
5392                 cfg->code_size *= 2;
5393                 cfg->native_code = mono_realloc_native_code(cfg);
5394                 cfg->stat_code_reallocs++;
5395         }
5396
5397         code = cfg->native_code + cfg->code_len;
5398
5399         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5400                 code = mono_arch_instrument_epilog (cfg, mono_trace_leave_method, code, TRUE);
5401
5402         /* the code restoring the registers must be kept in sync with OP_TAILCALL */
5403         pos = 0;
5404         
5405         if (method->save_lmf) {
5406                 gint32 lmf_offset = cfg->lmf_var->inst_offset;
5407                 guint8 *patch;
5408                 gboolean supported = FALSE;
5409
5410                 if (cfg->compile_aot) {
5411 #if defined(__APPLE__) || defined(__linux__)
5412                         supported = TRUE;
5413 #endif
5414                 } else if (mono_get_jit_tls_offset () != -1) {
5415                         supported = TRUE;
5416                 }
5417
5418                 /* check if we need to restore protection of the stack after a stack overflow */
5419                 if (supported) {
5420                         if (cfg->compile_aot) {
5421                                 code = emit_load_aotconst (NULL, code, cfg, NULL, X86_ECX, MONO_PATCH_INFO_TLS_OFFSET, GINT_TO_POINTER (TLS_KEY_JIT_TLS));
5422
5423                                 code = emit_tls_get_reg (code, X86_ECX, X86_ECX);
5424                         } else {
5425                                 code = mono_x86_emit_tls_get (code, X86_ECX, mono_get_jit_tls_offset ());
5426                         }
5427
5428                         /* we load the value in a separate instruction: this mechanism may be
5429                          * used later as a safer way to do thread interruption
5430                          */
5431                         x86_mov_reg_membase (code, X86_ECX, X86_ECX, MONO_STRUCT_OFFSET (MonoJitTlsData, restore_stack_prot), 4);
5432                         x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5433                         patch = code;
5434                         x86_branch8 (code, X86_CC_Z, 0, FALSE);
5435                         /* note that the call trampoline will preserve eax/edx */
5436                         x86_call_reg (code, X86_ECX);
5437                         x86_patch (patch, code);
5438                 } else {
5439                         /* FIXME: maybe save the jit tls in the prolog */
5440                 }
5441
5442                 /* restore caller saved regs */
5443                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5444                         x86_mov_reg_membase (code, X86_EBX, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), 4);
5445                 }
5446
5447                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5448                         x86_mov_reg_membase (code, X86_EDI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), 4);
5449                 }
5450                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5451                         x86_mov_reg_membase (code, X86_ESI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), 4);
5452                 }
5453
5454                 /* EBP is restored by LEAVE */
5455         } else {
5456                 for (i = 0; i < X86_NREG; ++i) {
5457                         if ((cfg->used_int_regs & X86_CALLER_REGS & (1 << i)) && (i != X86_EBP)) {
5458                                 pos -= 4;
5459                         }
5460                 }
5461
5462                 if (pos) {
5463                         g_assert (need_stack_frame);
5464                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5465                 }
5466
5467                 if (pos) {
5468                         g_assert (need_stack_frame);
5469                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5470                 }
5471
5472                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5473                         x86_pop_reg (code, X86_ESI);
5474                 }
5475                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5476                         x86_pop_reg (code, X86_EDI);
5477                 }
5478                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5479                         x86_pop_reg (code, X86_EBX);
5480                 }
5481         }
5482
5483         /* Load returned vtypes into registers if needed */
5484         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
5485         if (cinfo->ret.storage == ArgValuetypeInReg) {
5486                 for (quad = 0; quad < 2; quad ++) {
5487                         switch (cinfo->ret.pair_storage [quad]) {
5488                         case ArgInIReg:
5489                                 x86_mov_reg_membase (code, cinfo->ret.pair_regs [quad], cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), 4);
5490                                 break;
5491                         case ArgOnFloatFpStack:
5492                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), FALSE);
5493                                 break;
5494                         case ArgOnDoubleFpStack:
5495                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), TRUE);
5496                                 break;
5497                         case ArgNone:
5498                                 break;
5499                         default:
5500                                 g_assert_not_reached ();
5501                         }
5502                 }
5503         }
5504
5505         if (need_stack_frame)
5506                 x86_leave (code);
5507
5508         if (CALLCONV_IS_STDCALL (sig)) {
5509                 MonoJitArgumentInfo *arg_info = alloca (sizeof (MonoJitArgumentInfo) * (sig->param_count + 1));
5510
5511                 stack_to_pop = mono_arch_get_argument_info (NULL, sig, sig->param_count, arg_info);
5512         } else if (cinfo->callee_stack_pop)
5513                 stack_to_pop = cinfo->callee_stack_pop;
5514         else
5515                 stack_to_pop = 0;
5516
5517         if (stack_to_pop) {
5518                 g_assert (need_stack_frame);
5519                 x86_ret_imm (code, stack_to_pop);
5520         } else {
5521                 x86_ret (code);
5522         }
5523
5524         cfg->code_len = code - cfg->native_code;
5525
5526         g_assert (cfg->code_len < cfg->code_size);
5527 }
5528
5529 void
5530 mono_arch_emit_exceptions (MonoCompile *cfg)
5531 {
5532         MonoJumpInfo *patch_info;
5533         int nthrows, i;
5534         guint8 *code;
5535         MonoClass *exc_classes [16];
5536         guint8 *exc_throw_start [16], *exc_throw_end [16];
5537         guint32 code_size;
5538         int exc_count = 0;
5539
5540         /* Compute needed space */
5541         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5542                 if (patch_info->type == MONO_PATCH_INFO_EXC)
5543                         exc_count++;
5544         }
5545
5546         /* 
5547          * make sure we have enough space for exceptions
5548          * 16 is the size of two push_imm instructions and a call
5549          */
5550         if (cfg->compile_aot)
5551                 code_size = exc_count * 32;
5552         else
5553                 code_size = exc_count * 16;
5554
5555         while (cfg->code_len + code_size > (cfg->code_size - 16)) {
5556                 cfg->code_size *= 2;
5557                 cfg->native_code = mono_realloc_native_code(cfg);
5558                 cfg->stat_code_reallocs++;
5559         }
5560
5561         code = cfg->native_code + cfg->code_len;
5562
5563         nthrows = 0;
5564         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5565                 switch (patch_info->type) {
5566                 case MONO_PATCH_INFO_EXC: {
5567                         MonoClass *exc_class;
5568                         guint8 *buf, *buf2;
5569                         guint32 throw_ip;
5570
5571                         x86_patch (patch_info->ip.i + cfg->native_code, code);
5572
5573                         exc_class = mono_class_from_name (mono_defaults.corlib, "System", patch_info->data.name);
5574                         g_assert (exc_class);
5575                         throw_ip = patch_info->ip.i;
5576
5577                         /* Find a throw sequence for the same exception class */
5578                         for (i = 0; i < nthrows; ++i)
5579                                 if (exc_classes [i] == exc_class)
5580                                         break;
5581                         if (i < nthrows) {
5582                                 x86_push_imm (code, (exc_throw_end [i] - cfg->native_code) - throw_ip);
5583                                 x86_jump_code (code, exc_throw_start [i]);
5584                                 patch_info->type = MONO_PATCH_INFO_NONE;
5585                         }
5586                         else {
5587                                 guint32 size;
5588
5589                                 /* Compute size of code following the push <OFFSET> */
5590 #if defined(__default_codegen__)
5591                                 size = 5 + 5;
5592 #elif defined(__native_client_codegen__)
5593                                 code = mono_nacl_align (code);
5594                                 size = kNaClAlignment;
5595 #endif
5596                                 /*This is aligned to 16 bytes by the callee. This way we save a few bytes here.*/
5597
5598                                 if ((code - cfg->native_code) - throw_ip < 126 - size) {
5599                                         /* Use the shorter form */
5600                                         buf = buf2 = code;
5601                                         x86_push_imm (code, 0);
5602                                 }
5603                                 else {
5604                                         buf = code;
5605                                         x86_push_imm (code, 0xf0f0f0f0);
5606                                         buf2 = code;
5607                                 }
5608
5609                                 if (nthrows < 16) {
5610                                         exc_classes [nthrows] = exc_class;
5611                                         exc_throw_start [nthrows] = code;
5612                                 }
5613
5614                                 x86_push_imm (code, exc_class->type_token - MONO_TOKEN_TYPE_DEF);
5615                                 patch_info->data.name = "mono_arch_throw_corlib_exception";
5616                                 patch_info->type = MONO_PATCH_INFO_INTERNAL_METHOD;
5617                                 patch_info->ip.i = code - cfg->native_code;
5618                                 x86_call_code (code, 0);
5619                                 x86_push_imm (buf, (code - cfg->native_code) - throw_ip);
5620                                 while (buf < buf2)
5621                                         x86_nop (buf);
5622
5623                                 if (nthrows < 16) {
5624                                         exc_throw_end [nthrows] = code;
5625                                         nthrows ++;
5626                                 }
5627                         }
5628                         break;
5629                 }
5630                 default:
5631                         /* do nothing */
5632                         break;
5633                 }
5634         }
5635
5636         cfg->code_len = code - cfg->native_code;
5637
5638         g_assert (cfg->code_len < cfg->code_size);
5639 }
5640
5641 void
5642 mono_arch_flush_icache (guint8 *code, gint size)
5643 {
5644         /* not needed */
5645 }
5646
5647 void
5648 mono_arch_flush_register_windows (void)
5649 {
5650 }
5651
5652 gboolean 
5653 mono_arch_is_inst_imm (gint64 imm)
5654 {
5655         return TRUE;
5656 }
5657
5658 void
5659 mono_arch_finish_init (void)
5660 {
5661         if (!g_getenv ("MONO_NO_TLS")) {
5662 #ifndef TARGET_WIN32
5663 #if MONO_XEN_OPT
5664                 optimize_for_xen = access ("/proc/xen", F_OK) == 0;
5665 #endif
5666 #endif
5667         }               
5668 }
5669
5670 void
5671 mono_arch_free_jit_tls_data (MonoJitTlsData *tls)
5672 {
5673 }
5674
5675 // Linear handler, the bsearch head compare is shorter
5676 //[2 + 4] x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
5677 //[1 + 1] x86_branch8(inst,cond,imm,is_signed)
5678 //        x86_patch(ins,target)
5679 //[1 + 5] x86_jump_mem(inst,mem)
5680
5681 #define CMP_SIZE 6
5682 #if defined(__default_codegen__)
5683 #define BR_SMALL_SIZE 2
5684 #define BR_LARGE_SIZE 5
5685 #elif defined(__native_client_codegen__)
5686 /* I suspect the size calculation below is actually incorrect. */
5687 /* TODO: fix the calculation that uses these sizes.  */
5688 #define BR_SMALL_SIZE 16
5689 #define BR_LARGE_SIZE 12
5690 #endif  /*__native_client_codegen__*/
5691 #define JUMP_IMM_SIZE 6
5692 #define ENABLE_WRONG_METHOD_CHECK 0
5693 #define DEBUG_IMT 0
5694
5695 static int
5696 imt_branch_distance (MonoIMTCheckItem **imt_entries, int start, int target)
5697 {
5698         int i, distance = 0;
5699         for (i = start; i < target; ++i)
5700                 distance += imt_entries [i]->chunk_size;
5701         return distance;
5702 }
5703
5704 /*
5705  * LOCKING: called with the domain lock held
5706  */
5707 gpointer
5708 mono_arch_build_imt_thunk (MonoVTable *vtable, MonoDomain *domain, MonoIMTCheckItem **imt_entries, int count,
5709         gpointer fail_tramp)
5710 {
5711         int i;
5712         int size = 0;
5713         guint8 *code, *start;
5714
5715         for (i = 0; i < count; ++i) {
5716                 MonoIMTCheckItem *item = imt_entries [i];
5717                 if (item->is_equals) {
5718                         if (item->check_target_idx) {
5719                                 if (!item->compare_done)
5720                                         item->chunk_size += CMP_SIZE;
5721                                 item->chunk_size += BR_SMALL_SIZE + JUMP_IMM_SIZE;
5722                         } else {
5723                                 if (fail_tramp) {
5724                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + JUMP_IMM_SIZE * 2;
5725                                 } else {
5726                                         item->chunk_size += JUMP_IMM_SIZE;
5727 #if ENABLE_WRONG_METHOD_CHECK
5728                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + 1;
5729 #endif
5730                                 }
5731                         }
5732                 } else {
5733                         item->chunk_size += CMP_SIZE + BR_LARGE_SIZE;
5734                         imt_entries [item->check_target_idx]->compare_done = TRUE;
5735                 }
5736                 size += item->chunk_size;
5737         }
5738 #if defined(__native_client__) && defined(__native_client_codegen__)
5739         /* In Native Client, we don't re-use thunks, allocate from the */
5740         /* normal code manager paths. */
5741         size = NACL_BUNDLE_ALIGN_UP (size);
5742         code = mono_domain_code_reserve (domain, size);
5743 #else
5744         if (fail_tramp)
5745                 code = mono_method_alloc_generic_virtual_thunk (domain, size);
5746         else
5747                 code = mono_domain_code_reserve (domain, size);
5748 #endif
5749         start = code;
5750         for (i = 0; i < count; ++i) {
5751                 MonoIMTCheckItem *item = imt_entries [i];
5752                 item->code_target = code;
5753                 if (item->is_equals) {
5754                         if (item->check_target_idx) {
5755                                 if (!item->compare_done)
5756                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5757                                 item->jmp_code = code;
5758                                 x86_branch8 (code, X86_CC_NE, 0, FALSE);
5759                                 if (item->has_target_code)
5760                                         x86_jump_code (code, item->value.target_code);
5761                                 else
5762                                         x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5763                         } else {
5764                                 if (fail_tramp) {
5765                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5766                                         item->jmp_code = code;
5767                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5768                                         if (item->has_target_code)
5769                                                 x86_jump_code (code, item->value.target_code);
5770                                         else
5771                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5772                                         x86_patch (item->jmp_code, code);
5773                                         x86_jump_code (code, fail_tramp);
5774                                         item->jmp_code = NULL;
5775                                 } else {
5776                                         /* enable the commented code to assert on wrong method */
5777 #if ENABLE_WRONG_METHOD_CHECK
5778                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5779                                         item->jmp_code = code;
5780                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5781 #endif
5782                                         if (item->has_target_code)
5783                                                 x86_jump_code (code, item->value.target_code);
5784                                         else
5785                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5786 #if ENABLE_WRONG_METHOD_CHECK
5787                                         x86_patch (item->jmp_code, code);
5788                                         x86_breakpoint (code);
5789                                         item->jmp_code = NULL;
5790 #endif
5791                                 }
5792                         }
5793                 } else {
5794                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5795                         item->jmp_code = code;
5796                         if (x86_is_imm8 (imt_branch_distance (imt_entries, i, item->check_target_idx)))
5797                                 x86_branch8 (code, X86_CC_GE, 0, FALSE);
5798                         else
5799                                 x86_branch32 (code, X86_CC_GE, 0, FALSE);
5800                 }
5801         }
5802         /* patch the branches to get to the target items */
5803         for (i = 0; i < count; ++i) {
5804                 MonoIMTCheckItem *item = imt_entries [i];
5805                 if (item->jmp_code) {
5806                         if (item->check_target_idx) {
5807                                 x86_patch (item->jmp_code, imt_entries [item->check_target_idx]->code_target);
5808                         }
5809                 }
5810         }
5811
5812         if (!fail_tramp)
5813                 mono_stats.imt_thunks_size += code - start;
5814         g_assert (code - start <= size);
5815
5816 #if DEBUG_IMT
5817         {
5818                 char *buff = g_strdup_printf ("thunk_for_class_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5819                 mono_disassemble_code (NULL, (guint8*)start, code - start, buff);
5820                 g_free (buff);
5821         }
5822 #endif
5823         if (mono_jit_map_is_enabled ()) {
5824                 char *buff;
5825                 if (vtable)
5826                         buff = g_strdup_printf ("imt_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5827                 else
5828                         buff = g_strdup_printf ("imt_thunk_entries_%d", count);
5829                 mono_emit_jit_tramp (start, code - start, buff);
5830                 g_free (buff);
5831         }
5832
5833         nacl_domain_code_validate (domain, &start, size, &code);
5834
5835         return start;
5836 }
5837
5838 MonoMethod*
5839 mono_arch_find_imt_method (mgreg_t *regs, guint8 *code)
5840 {
5841         return (MonoMethod*) regs [MONO_ARCH_IMT_REG];
5842 }
5843
5844 MonoVTable*
5845 mono_arch_find_static_call_vtable (mgreg_t *regs, guint8 *code)
5846 {
5847         return (MonoVTable*) regs [MONO_ARCH_RGCTX_REG];
5848 }
5849
5850 GSList*
5851 mono_arch_get_cie_program (void)
5852 {
5853         GSList *l = NULL;
5854
5855         mono_add_unwind_op_def_cfa (l, (guint8*)NULL, (guint8*)NULL, X86_ESP, 4);
5856         mono_add_unwind_op_offset (l, (guint8*)NULL, (guint8*)NULL, X86_NREG, -4);
5857
5858         return l;
5859 }
5860
5861 MonoInst*
5862 mono_arch_emit_inst_for_method (MonoCompile *cfg, MonoMethod *cmethod, MonoMethodSignature *fsig, MonoInst **args)
5863 {
5864         MonoInst *ins = NULL;
5865         int opcode = 0;
5866
5867         if (cmethod->klass == mono_defaults.math_class) {
5868                 if (strcmp (cmethod->name, "Sin") == 0) {
5869                         opcode = OP_SIN;
5870                 } else if (strcmp (cmethod->name, "Cos") == 0) {
5871                         opcode = OP_COS;
5872                 } else if (strcmp (cmethod->name, "Tan") == 0) {
5873                         opcode = OP_TAN;
5874                 } else if (strcmp (cmethod->name, "Atan") == 0) {
5875                         opcode = OP_ATAN;
5876                 } else if (strcmp (cmethod->name, "Sqrt") == 0) {
5877                         opcode = OP_SQRT;
5878                 } else if (strcmp (cmethod->name, "Abs") == 0 && fsig->params [0]->type == MONO_TYPE_R8) {
5879                         opcode = OP_ABS;
5880                 } else if (strcmp (cmethod->name, "Round") == 0 && fsig->param_count == 1 && fsig->params [0]->type == MONO_TYPE_R8) {
5881                         opcode = OP_ROUND;
5882                 }
5883                 
5884                 if (opcode) {
5885                         MONO_INST_NEW (cfg, ins, opcode);
5886                         ins->type = STACK_R8;
5887                         ins->dreg = mono_alloc_freg (cfg);
5888                         ins->sreg1 = args [0]->dreg;
5889                         MONO_ADD_INS (cfg->cbb, ins);
5890                 }
5891
5892                 if (cfg->opt & MONO_OPT_CMOV) {
5893                         int opcode = 0;
5894
5895                         if (strcmp (cmethod->name, "Min") == 0) {
5896                                 if (fsig->params [0]->type == MONO_TYPE_I4)
5897                                         opcode = OP_IMIN;
5898                         } else if (strcmp (cmethod->name, "Max") == 0) {
5899                                 if (fsig->params [0]->type == MONO_TYPE_I4)
5900                                         opcode = OP_IMAX;
5901                         }               
5902
5903                         if (opcode) {
5904                                 MONO_INST_NEW (cfg, ins, opcode);
5905                                 ins->type = STACK_I4;
5906                                 ins->dreg = mono_alloc_ireg (cfg);
5907                                 ins->sreg1 = args [0]->dreg;
5908                                 ins->sreg2 = args [1]->dreg;
5909                                 MONO_ADD_INS (cfg->cbb, ins);
5910                         }
5911                 }
5912
5913 #if 0
5914                 /* OP_FREM is not IEEE compatible */
5915                 else if (strcmp (cmethod->name, "IEEERemainder") == 0) {
5916                         MONO_INST_NEW (cfg, ins, OP_FREM);
5917                         ins->inst_i0 = args [0];
5918                         ins->inst_i1 = args [1];
5919                 }
5920 #endif
5921         }
5922
5923         return ins;
5924 }
5925
5926 gboolean
5927 mono_arch_print_tree (MonoInst *tree, int arity)
5928 {
5929         return 0;
5930 }
5931
5932 guint32
5933 mono_arch_get_patch_offset (guint8 *code)
5934 {
5935         if ((code [0] == 0x8b) && (x86_modrm_mod (code [1]) == 0x2))
5936                 return 2;
5937         else if (code [0] == 0xba)
5938                 return 1;
5939         else if (code [0] == 0x68)
5940                 /* push IMM */
5941                 return 1;
5942         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x6))
5943                 /* push <OFFSET>(<REG>) */
5944                 return 2;
5945         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x2))
5946                 /* call *<OFFSET>(<REG>) */
5947                 return 2;
5948         else if ((code [0] == 0xdd) || (code [0] == 0xd9))
5949                 /* fldl <ADDR> */
5950                 return 2;
5951         else if ((code [0] == 0x58) && (code [1] == 0x05))
5952                 /* pop %eax; add <OFFSET>, %eax */
5953                 return 2;
5954         else if ((code [0] >= 0x58) && (code [0] <= 0x58 + X86_NREG) && (code [1] == 0x81))
5955                 /* pop <REG>; add <OFFSET>, <REG> */
5956                 return 3;
5957         else if ((code [0] >= 0xb8) && (code [0] < 0xb8 + 8))
5958                 /* mov <REG>, imm */
5959                 return 1;
5960         else {
5961                 g_assert_not_reached ();
5962                 return -1;
5963         }
5964 }
5965
5966 /**
5967  * mono_breakpoint_clean_code:
5968  *
5969  * Copy @size bytes from @code - @offset to the buffer @buf. If the debugger inserted software
5970  * breakpoints in the original code, they are removed in the copy.
5971  *
5972  * Returns TRUE if no sw breakpoint was present.
5973  */
5974 gboolean
5975 mono_breakpoint_clean_code (guint8 *method_start, guint8 *code, int offset, guint8 *buf, int size)
5976 {
5977         int i;
5978         gboolean can_write = TRUE;
5979         /*
5980          * If method_start is non-NULL we need to perform bound checks, since we access memory
5981          * at code - offset we could go before the start of the method and end up in a different
5982          * page of memory that is not mapped or read incorrect data anyway. We zero-fill the bytes
5983          * instead.
5984          */
5985         if (!method_start || code - offset >= method_start) {
5986                 memcpy (buf, code - offset, size);
5987         } else {
5988                 int diff = code - method_start;
5989                 memset (buf, 0, size);
5990                 memcpy (buf + offset - diff, method_start, diff + size - offset);
5991         }
5992         code -= offset;
5993         for (i = 0; i < MONO_BREAKPOINT_ARRAY_SIZE; ++i) {
5994                 int idx = mono_breakpoint_info_index [i];
5995                 guint8 *ptr;
5996                 if (idx < 1)
5997                         continue;
5998                 ptr = mono_breakpoint_info [idx].address;
5999                 if (ptr >= code && ptr < code + size) {
6000                         guint8 saved_byte = mono_breakpoint_info [idx].saved_byte;
6001                         can_write = FALSE;
6002                         /*g_print ("patching %p with 0x%02x (was: 0x%02x)\n", ptr, saved_byte, buf [ptr - code]);*/
6003                         buf [ptr - code] = saved_byte;
6004                 }
6005         }
6006         return can_write;
6007 }
6008
6009 /*
6010  * mono_x86_get_this_arg_offset:
6011  *
6012  *   Return the offset of the stack location where this is passed during a virtual
6013  * call.
6014  */
6015 guint32
6016 mono_x86_get_this_arg_offset (MonoGenericSharingContext *gsctx, MonoMethodSignature *sig)
6017 {
6018         return 0;
6019 }
6020
6021 gpointer
6022 mono_arch_get_this_arg_from_call (mgreg_t *regs, guint8 *code)
6023 {
6024         guint32 esp = regs [X86_ESP];
6025         CallInfo *cinfo = NULL;
6026         gpointer res;
6027         int offset;
6028
6029         offset = 0;
6030
6031         /*
6032          * The stack looks like:
6033          * <other args>
6034          * <this=delegate>
6035          */
6036         res = ((MonoObject**)esp) [0];
6037         if (cinfo)
6038                 g_free (cinfo);
6039         return res;
6040 }
6041
6042 #define MAX_ARCH_DELEGATE_PARAMS 10
6043
6044 static gpointer
6045 get_delegate_invoke_impl (gboolean has_target, guint32 param_count, guint32 *code_len)
6046 {
6047         guint8 *code, *start;
6048         int code_reserve = 64;
6049
6050         /*
6051          * The stack contains:
6052          * <delegate>
6053          * <return addr>
6054          */
6055
6056         if (has_target) {
6057                 start = code = mono_global_codeman_reserve (code_reserve);
6058
6059                 /* Replace the this argument with the target */
6060                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, 4, 4);
6061                 x86_mov_reg_membase (code, X86_ECX, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 4);
6062                 x86_mov_membase_reg (code, X86_ESP, 4, X86_ECX, 4);
6063                 x86_jump_membase (code, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6064
6065                 g_assert ((code - start) < code_reserve);
6066         } else {
6067                 int i = 0;
6068                 /* 8 for mov_reg and jump, plus 8 for each parameter */
6069 #ifdef __native_client_codegen__
6070                 /* TODO: calculate this size correctly */
6071                 code_reserve = 13 + (param_count * 8) + 2 * kNaClAlignment;
6072 #else
6073                 code_reserve = 8 + (param_count * 8);
6074 #endif  /* __native_client_codegen__ */
6075                 /*
6076                  * The stack contains:
6077                  * <args in reverse order>
6078                  * <delegate>
6079                  * <return addr>
6080                  *
6081                  * and we need:
6082                  * <args in reverse order>
6083                  * <return addr>
6084                  * 
6085                  * without unbalancing the stack.
6086                  * So move each arg up a spot in the stack (overwriting un-needed 'this' arg)
6087                  * and leaving original spot of first arg as placeholder in stack so
6088                  * when callee pops stack everything works.
6089                  */
6090
6091                 start = code = mono_global_codeman_reserve (code_reserve);
6092
6093                 /* store delegate for access to method_ptr */
6094                 x86_mov_reg_membase (code, X86_ECX, X86_ESP, 4, 4);
6095
6096                 /* move args up */
6097                 for (i = 0; i < param_count; ++i) {
6098                         x86_mov_reg_membase (code, X86_EAX, X86_ESP, (i+2)*4, 4);
6099                         x86_mov_membase_reg (code, X86_ESP, (i+1)*4, X86_EAX, 4);
6100                 }
6101
6102                 x86_jump_membase (code, X86_ECX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6103
6104                 g_assert ((code - start) < code_reserve);
6105         }
6106
6107         nacl_global_codeman_validate (&start, code_reserve, &code);
6108
6109         if (code_len)
6110                 *code_len = code - start;
6111
6112         if (mono_jit_map_is_enabled ()) {
6113                 char *buff;
6114                 if (has_target)
6115                         buff = (char*)"delegate_invoke_has_target";
6116                 else
6117                         buff = g_strdup_printf ("delegate_invoke_no_target_%d", param_count);
6118                 mono_emit_jit_tramp (start, code - start, buff);
6119                 if (!has_target)
6120                         g_free (buff);
6121         }
6122
6123         return start;
6124 }
6125
6126 GSList*
6127 mono_arch_get_delegate_invoke_impls (void)
6128 {
6129         GSList *res = NULL;
6130         guint8 *code;
6131         guint32 code_len;
6132         int i;
6133         char *tramp_name;
6134
6135         code = get_delegate_invoke_impl (TRUE, 0, &code_len);
6136         res = g_slist_prepend (res, mono_tramp_info_create ("delegate_invoke_impl_has_target", code, code_len, NULL, NULL));
6137
6138         for (i = 0; i < MAX_ARCH_DELEGATE_PARAMS; ++i) {
6139                 code = get_delegate_invoke_impl (FALSE, i, &code_len);
6140                 tramp_name = g_strdup_printf ("delegate_invoke_impl_target_%d", i);
6141                 res = g_slist_prepend (res, mono_tramp_info_create (tramp_name, code, code_len, NULL, NULL));
6142                 g_free (tramp_name);
6143         }
6144
6145         return res;
6146 }
6147
6148 gpointer
6149 mono_arch_get_delegate_invoke_impl (MonoMethodSignature *sig, gboolean has_target)
6150 {
6151         guint8 *code, *start;
6152
6153         if (sig->param_count > MAX_ARCH_DELEGATE_PARAMS)
6154                 return NULL;
6155
6156         /* FIXME: Support more cases */
6157         if (MONO_TYPE_ISSTRUCT (sig->ret))
6158                 return NULL;
6159
6160         /*
6161          * The stack contains:
6162          * <delegate>
6163          * <return addr>
6164          */
6165
6166         if (has_target) {
6167                 static guint8* cached = NULL;
6168                 if (cached)
6169                         return cached;
6170
6171                 if (mono_aot_only)
6172                         start = mono_aot_get_trampoline ("delegate_invoke_impl_has_target");
6173                 else
6174                         start = get_delegate_invoke_impl (TRUE, 0, NULL);
6175
6176                 mono_memory_barrier ();
6177
6178                 cached = start;
6179         } else {
6180                 static guint8* cache [MAX_ARCH_DELEGATE_PARAMS + 1] = {NULL};
6181                 int i = 0;
6182
6183                 for (i = 0; i < sig->param_count; ++i)
6184                         if (!mono_is_regsize_var (sig->params [i]))
6185                                 return NULL;
6186
6187                 code = cache [sig->param_count];
6188                 if (code)
6189                         return code;
6190
6191                 if (mono_aot_only) {
6192                         char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", sig->param_count);
6193                         start = mono_aot_get_trampoline (name);
6194                         g_free (name);
6195                 } else {
6196                         start = get_delegate_invoke_impl (FALSE, sig->param_count, NULL);
6197                 }
6198
6199                 mono_memory_barrier ();
6200
6201                 cache [sig->param_count] = start;
6202         }
6203
6204         return start;
6205 }
6206
6207 gpointer
6208 mono_arch_get_delegate_virtual_invoke_impl (MonoMethodSignature *sig, MonoMethod *method, int offset, gboolean load_imt_reg)
6209 {
6210         guint8 *code, *start;
6211         int size = 24;
6212
6213         /*
6214          * The stack contains:
6215          * <delegate>
6216          * <return addr>
6217          */
6218         start = code = mono_global_codeman_reserve (size);
6219
6220         /* Replace the this argument with the target */
6221         x86_mov_reg_membase (code, X86_EAX, X86_ESP, 4, 4);
6222         x86_mov_reg_membase (code, X86_ECX, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 4);
6223         x86_mov_membase_reg (code, X86_ESP, 4, X86_ECX, 4);
6224
6225         if (load_imt_reg) {
6226                 /* Load the IMT reg */
6227                 x86_mov_reg_membase (code, MONO_ARCH_IMT_REG, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, method), 4);
6228         }
6229
6230         /* Load the vtable */
6231         x86_mov_reg_membase (code, X86_EAX, X86_ECX, MONO_STRUCT_OFFSET (MonoObject, vtable), 4);
6232         x86_jump_membase (code, X86_EAX, offset);
6233
6234         return start;
6235 }
6236
6237 mgreg_t
6238 mono_arch_context_get_int_reg (MonoContext *ctx, int reg)
6239 {
6240         switch (reg) {
6241         case X86_EAX: return ctx->eax;
6242         case X86_EBX: return ctx->ebx;
6243         case X86_ECX: return ctx->ecx;
6244         case X86_EDX: return ctx->edx;
6245         case X86_ESP: return ctx->esp;
6246         case X86_EBP: return ctx->ebp;
6247         case X86_ESI: return ctx->esi;
6248         case X86_EDI: return ctx->edi;
6249         default:
6250                 g_assert_not_reached ();
6251                 return 0;
6252         }
6253 }
6254
6255 void
6256 mono_arch_context_set_int_reg (MonoContext *ctx, int reg, mgreg_t val)
6257 {
6258         switch (reg) {
6259         case X86_EAX:
6260                 ctx->eax = val;
6261                 break;
6262         case X86_EBX:
6263                 ctx->ebx = val;
6264                 break;
6265         case X86_ECX:
6266                 ctx->ecx = val;
6267                 break;
6268         case X86_EDX:
6269                 ctx->edx = val;
6270                 break;
6271         case X86_ESP:
6272                 ctx->esp = val;
6273                 break;
6274         case X86_EBP:
6275                 ctx->ebp = val;
6276                 break;
6277         case X86_ESI:
6278                 ctx->esi = val;
6279                 break;
6280         case X86_EDI:
6281                 ctx->edi = val;
6282                 break;
6283         default:
6284                 g_assert_not_reached ();
6285         }
6286 }
6287
6288 #ifdef MONO_ARCH_SIMD_INTRINSICS
6289
6290 static MonoInst*
6291 get_float_to_x_spill_area (MonoCompile *cfg)
6292 {
6293         if (!cfg->fconv_to_r8_x_var) {
6294                 cfg->fconv_to_r8_x_var = mono_compile_create_var (cfg, &mono_defaults.double_class->byval_arg, OP_LOCAL);
6295                 cfg->fconv_to_r8_x_var->flags |= MONO_INST_VOLATILE; /*FIXME, use the don't regalloc flag*/
6296         }       
6297         return cfg->fconv_to_r8_x_var;
6298 }
6299
6300 /*
6301  * Convert all fconv opts that MONO_OPT_SSE2 would get wrong. 
6302  */
6303 void
6304 mono_arch_decompose_opts (MonoCompile *cfg, MonoInst *ins)
6305 {
6306         MonoInst *fconv;
6307         int dreg, src_opcode;
6308
6309         if (!(cfg->opt & MONO_OPT_SSE2) || !(cfg->opt & MONO_OPT_SIMD) || COMPILE_LLVM (cfg))
6310                 return;
6311
6312         switch (src_opcode = ins->opcode) {
6313         case OP_FCONV_TO_I1:
6314         case OP_FCONV_TO_U1:
6315         case OP_FCONV_TO_I2:
6316         case OP_FCONV_TO_U2:
6317         case OP_FCONV_TO_I4:
6318         case OP_FCONV_TO_I:
6319                 break;
6320         default:
6321                 return;
6322         }
6323
6324         /* dreg is the IREG and sreg1 is the FREG */
6325         MONO_INST_NEW (cfg, fconv, OP_FCONV_TO_R8_X);
6326         fconv->klass = NULL; /*FIXME, what can I use here as the Mono.Simd lib might not be loaded yet*/
6327         fconv->sreg1 = ins->sreg1;
6328         fconv->dreg = mono_alloc_ireg (cfg);
6329         fconv->type = STACK_VTYPE;
6330         fconv->backend.spill_var = get_float_to_x_spill_area (cfg);
6331
6332         mono_bblock_insert_before_ins (cfg->cbb, ins, fconv);
6333
6334         dreg = ins->dreg;
6335         NULLIFY_INS (ins);
6336         ins->opcode = OP_XCONV_R8_TO_I4;
6337
6338         ins->klass = mono_defaults.int32_class;
6339         ins->sreg1 = fconv->dreg;
6340         ins->dreg = dreg;
6341         ins->type = STACK_I4;
6342         ins->backend.source_opcode = src_opcode;
6343 }
6344
6345 #endif /* #ifdef MONO_ARCH_SIMD_INTRINSICS */
6346
6347 void
6348 mono_arch_decompose_long_opts (MonoCompile *cfg, MonoInst *long_ins)
6349 {
6350         MonoInst *ins;
6351         int vreg;
6352
6353         if (long_ins->opcode == OP_LNEG) {
6354                 ins = long_ins;
6355                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 1, ins->sreg1 + 1);
6356                 MONO_EMIT_NEW_BIALU_IMM (cfg, OP_ADC_IMM, ins->dreg + 2, ins->sreg1 + 2, 0);
6357                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 2, ins->dreg + 2);
6358                 NULLIFY_INS (ins);
6359                 return;
6360         }
6361
6362 #ifdef MONO_ARCH_SIMD_INTRINSICS
6363
6364         if (!(cfg->opt & MONO_OPT_SIMD))
6365                 return;
6366         
6367         /*TODO move this to simd-intrinsic.c once we support sse 4.1 dword extractors since we need the runtime caps info */ 
6368         switch (long_ins->opcode) {
6369         case OP_EXTRACT_I8:
6370                 vreg = long_ins->sreg1;
6371         
6372                 if (long_ins->inst_c0) {
6373                         MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6374                         ins->klass = long_ins->klass;
6375                         ins->sreg1 = long_ins->sreg1;
6376                         ins->inst_c0 = 2;
6377                         ins->type = STACK_VTYPE;
6378                         ins->dreg = vreg = alloc_ireg (cfg);
6379                         MONO_ADD_INS (cfg->cbb, ins);
6380                 }
6381         
6382                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6383                 ins->klass = mono_defaults.int32_class;
6384                 ins->sreg1 = vreg;
6385                 ins->type = STACK_I4;
6386                 ins->dreg = long_ins->dreg + 1;
6387                 MONO_ADD_INS (cfg->cbb, ins);
6388         
6389                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6390                 ins->klass = long_ins->klass;
6391                 ins->sreg1 = long_ins->sreg1;
6392                 ins->inst_c0 = long_ins->inst_c0 ? 3 : 1;
6393                 ins->type = STACK_VTYPE;
6394                 ins->dreg = vreg = alloc_ireg (cfg);
6395                 MONO_ADD_INS (cfg->cbb, ins);
6396         
6397                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6398                 ins->klass = mono_defaults.int32_class;
6399                 ins->sreg1 = vreg;
6400                 ins->type = STACK_I4;
6401                 ins->dreg = long_ins->dreg + 2;
6402                 MONO_ADD_INS (cfg->cbb, ins);
6403         
6404                 long_ins->opcode = OP_NOP;
6405                 break;
6406         case OP_INSERTX_I8_SLOW:
6407                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6408                 ins->dreg = long_ins->dreg;
6409                 ins->sreg1 = long_ins->dreg;
6410                 ins->sreg2 = long_ins->sreg2 + 1;
6411                 ins->inst_c0 = long_ins->inst_c0 * 2;
6412                 MONO_ADD_INS (cfg->cbb, ins);
6413
6414                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6415                 ins->dreg = long_ins->dreg;
6416                 ins->sreg1 = long_ins->dreg;
6417                 ins->sreg2 = long_ins->sreg2 + 2;
6418                 ins->inst_c0 = long_ins->inst_c0 * 2 + 1;
6419                 MONO_ADD_INS (cfg->cbb, ins);
6420
6421                 long_ins->opcode = OP_NOP;
6422                 break;
6423         case OP_EXPAND_I8:
6424                 MONO_INST_NEW (cfg, ins, OP_ICONV_TO_X);
6425                 ins->dreg = long_ins->dreg;
6426                 ins->sreg1 = long_ins->sreg1 + 1;
6427                 ins->klass = long_ins->klass;
6428                 ins->type = STACK_VTYPE;
6429                 MONO_ADD_INS (cfg->cbb, ins);
6430
6431                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6432                 ins->dreg = long_ins->dreg;
6433                 ins->sreg1 = long_ins->dreg;
6434                 ins->sreg2 = long_ins->sreg1 + 2;
6435                 ins->inst_c0 = 1;
6436                 ins->klass = long_ins->klass;
6437                 ins->type = STACK_VTYPE;
6438                 MONO_ADD_INS (cfg->cbb, ins);
6439
6440                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6441                 ins->dreg = long_ins->dreg;
6442                 ins->sreg1 = long_ins->dreg;;
6443                 ins->inst_c0 = 0x44; /*Magic number for swizzling (X,Y,X,Y)*/
6444                 ins->klass = long_ins->klass;
6445                 ins->type = STACK_VTYPE;
6446                 MONO_ADD_INS (cfg->cbb, ins);
6447
6448                 long_ins->opcode = OP_NOP;
6449                 break;
6450         }
6451 #endif /* MONO_ARCH_SIMD_INTRINSICS */
6452 }
6453
6454 /*MONO_ARCH_HAVE_HANDLER_BLOCK_GUARD*/
6455 gpointer
6456 mono_arch_install_handler_block_guard (MonoJitInfo *ji, MonoJitExceptionInfo *clause, MonoContext *ctx, gpointer new_value)
6457 {
6458         int offset;
6459         gpointer *sp, old_value;
6460         char *bp;
6461
6462         offset = clause->exvar_offset;
6463
6464         /*Load the spvar*/
6465         bp = MONO_CONTEXT_GET_BP (ctx);
6466         sp = *(gpointer*)(bp + offset);
6467
6468         old_value = *sp;
6469         if (old_value < ji->code_start || (char*)old_value > ((char*)ji->code_start + ji->code_size))
6470                 return old_value;
6471
6472         *sp = new_value;
6473
6474         return old_value;
6475 }
6476
6477 /*
6478  * mono_aot_emit_load_got_addr:
6479  *
6480  *   Emit code to load the got address.
6481  * On x86, the result is placed into EBX.
6482  */
6483 guint8*
6484 mono_arch_emit_load_got_addr (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji)
6485 {
6486         x86_call_imm (code, 0);
6487         /* 
6488          * The patch needs to point to the pop, since the GOT offset needs 
6489          * to be added to that address.
6490          */
6491         if (cfg)
6492                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6493         else
6494                 *ji = mono_patch_info_list_prepend (*ji, code - start, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6495         x86_pop_reg (code, MONO_ARCH_GOT_REG);
6496         x86_alu_reg_imm (code, X86_ADD, MONO_ARCH_GOT_REG, 0xf0f0f0f0);
6497
6498         return code;
6499 }
6500
6501 static guint8*
6502 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target)
6503 {
6504         if (cfg)
6505                 mono_add_patch_info (cfg, code - cfg->native_code, tramp_type, target);
6506         else
6507                 g_assert_not_reached ();
6508         x86_mov_reg_membase (code, dreg, MONO_ARCH_GOT_REG, 0xf0f0f0f0, 4);
6509         return code;
6510 }
6511
6512 /*
6513  * mono_arch_emit_load_aotconst:
6514  *
6515  *   Emit code to load the contents of the GOT slot identified by TRAMP_TYPE and
6516  * TARGET from the mscorlib GOT in full-aot code.
6517  * On x86, the GOT address is assumed to be in EBX, and the result is placed into 
6518  * EAX.
6519  */
6520 guint8*
6521 mono_arch_emit_load_aotconst (guint8 *start, guint8 *code, MonoJumpInfo **ji, int tramp_type, gconstpointer target)
6522 {
6523         /* Load the mscorlib got address */
6524         x86_mov_reg_membase (code, X86_EAX, MONO_ARCH_GOT_REG, sizeof (gpointer), 4);
6525         *ji = mono_patch_info_list_prepend (*ji, code - start, tramp_type, target);
6526         /* arch_emit_got_access () patches this */
6527         x86_mov_reg_membase (code, X86_EAX, X86_EAX, 0xf0f0f0f0, 4);
6528
6529         return code;
6530 }
6531
6532 /* Can't put this into mini-x86.h */
6533 gpointer
6534 mono_x86_get_signal_exception_trampoline (MonoTrampInfo **info, gboolean aot);
6535
6536 GSList *
6537 mono_arch_get_trampolines (gboolean aot)
6538 {
6539         MonoTrampInfo *info;
6540         GSList *tramps = NULL;
6541
6542         mono_x86_get_signal_exception_trampoline (&info, aot);
6543
6544         tramps = g_slist_append (tramps, info);
6545
6546         return tramps;
6547 }
6548
6549
6550 #if __APPLE__
6551 #define DBG_SIGNAL SIGBUS
6552 #else
6553 #define DBG_SIGNAL SIGSEGV
6554 #endif
6555
6556 /* Soft Debug support */
6557 #ifdef MONO_ARCH_SOFT_DEBUG_SUPPORTED
6558
6559 /*
6560  * mono_arch_set_breakpoint:
6561  *
6562  *   Set a breakpoint at the native code corresponding to JI at NATIVE_OFFSET.
6563  * The location should contain code emitted by OP_SEQ_POINT.
6564  */
6565 void
6566 mono_arch_set_breakpoint (MonoJitInfo *ji, guint8 *ip)
6567 {
6568         guint8 *code = ip;
6569
6570         /* 
6571          * In production, we will use int3 (has to fix the size in the md 
6572          * file). But that could confuse gdb, so during development, we emit a SIGSEGV
6573          * instead.
6574          */
6575         g_assert (code [0] == 0x90);
6576         x86_alu_reg_mem (code, X86_CMP, X86_EAX, (guint32)bp_trigger_page);
6577 }
6578
6579 /*
6580  * mono_arch_clear_breakpoint:
6581  *
6582  *   Clear the breakpoint at IP.
6583  */
6584 void
6585 mono_arch_clear_breakpoint (MonoJitInfo *ji, guint8 *ip)
6586 {
6587         guint8 *code = ip;
6588         int i;
6589
6590         for (i = 0; i < 6; ++i)
6591                 x86_nop (code);
6592 }
6593         
6594 /*
6595  * mono_arch_start_single_stepping:
6596  *
6597  *   Start single stepping.
6598  */
6599 void
6600 mono_arch_start_single_stepping (void)
6601 {
6602         mono_mprotect (ss_trigger_page, mono_pagesize (), 0);
6603 }
6604         
6605 /*
6606  * mono_arch_stop_single_stepping:
6607  *
6608  *   Stop single stepping.
6609  */
6610 void
6611 mono_arch_stop_single_stepping (void)
6612 {
6613         mono_mprotect (ss_trigger_page, mono_pagesize (), MONO_MMAP_READ);
6614 }
6615
6616 /*
6617  * mono_arch_is_single_step_event:
6618  *
6619  *   Return whenever the machine state in SIGCTX corresponds to a single
6620  * step event.
6621  */
6622 gboolean
6623 mono_arch_is_single_step_event (void *info, void *sigctx)
6624 {
6625 #ifdef TARGET_WIN32
6626         EXCEPTION_RECORD* einfo = ((EXCEPTION_POINTERS*)info)->ExceptionRecord; /* Sometimes the address is off by 4 */
6627
6628         if (((gpointer)einfo->ExceptionInformation[1] >= ss_trigger_page && (guint8*)einfo->ExceptionInformation[1] <= (guint8*)ss_trigger_page + 128))
6629                 return TRUE;
6630         else
6631                 return FALSE;
6632 #else
6633         siginfo_t* sinfo = (siginfo_t*) info;
6634         /* Sometimes the address is off by 4 */
6635         if (sinfo->si_signo == DBG_SIGNAL && (sinfo->si_addr >= ss_trigger_page && (guint8*)sinfo->si_addr <= (guint8*)ss_trigger_page + 128))
6636                 return TRUE;
6637         else
6638                 return FALSE;
6639 #endif
6640 }
6641
6642 gboolean
6643 mono_arch_is_breakpoint_event (void *info, void *sigctx)
6644 {
6645 #ifdef TARGET_WIN32
6646         EXCEPTION_RECORD* einfo = ((EXCEPTION_POINTERS*)info)->ExceptionRecord; /* Sometimes the address is off by 4 */
6647         if (((gpointer)einfo->ExceptionInformation[1] >= bp_trigger_page && (guint8*)einfo->ExceptionInformation[1] <= (guint8*)bp_trigger_page + 128))
6648                 return TRUE;
6649         else
6650                 return FALSE;
6651 #else
6652         siginfo_t* sinfo = (siginfo_t*)info;
6653         /* Sometimes the address is off by 4 */
6654         if (sinfo->si_signo == DBG_SIGNAL && (sinfo->si_addr >= bp_trigger_page && (guint8*)sinfo->si_addr <= (guint8*)bp_trigger_page + 128))
6655                 return TRUE;
6656         else
6657                 return FALSE;
6658 #endif
6659 }
6660
6661 #define BREAKPOINT_SIZE 6
6662
6663 /*
6664  * mono_arch_skip_breakpoint:
6665  *
6666  *   See mini-amd64.c for docs.
6667  */
6668 void
6669 mono_arch_skip_breakpoint (MonoContext *ctx, MonoJitInfo *ji)
6670 {
6671         MONO_CONTEXT_SET_IP (ctx, (guint8*)MONO_CONTEXT_GET_IP (ctx) + BREAKPOINT_SIZE);
6672 }
6673
6674 /*
6675  * mono_arch_skip_single_step:
6676  *
6677  *   See mini-amd64.c for docs.
6678  */
6679 void
6680 mono_arch_skip_single_step (MonoContext *ctx)
6681 {
6682         MONO_CONTEXT_SET_IP (ctx, (guint8*)MONO_CONTEXT_GET_IP (ctx) + 6);
6683 }
6684
6685 /*
6686  * mono_arch_get_seq_point_info:
6687  *
6688  *   See mini-amd64.c for docs.
6689  */
6690 gpointer
6691 mono_arch_get_seq_point_info (MonoDomain *domain, guint8 *code)
6692 {
6693         NOT_IMPLEMENTED;
6694         return NULL;
6695 }
6696
6697 void
6698 mono_arch_init_lmf_ext (MonoLMFExt *ext, gpointer prev_lmf)
6699 {
6700         ext->lmf.previous_lmf = (gsize)prev_lmf;
6701         /* Mark that this is a MonoLMFExt */
6702         ext->lmf.previous_lmf = (gsize)(gpointer)(((gssize)ext->lmf.previous_lmf) | 2);
6703         ext->lmf.ebp = (gssize)ext;
6704 }
6705
6706 #endif
6707
6708 gboolean
6709 mono_arch_opcode_supported (int opcode)
6710 {
6711         switch (opcode) {
6712         case OP_ATOMIC_ADD_I4:
6713         case OP_ATOMIC_EXCHANGE_I4:
6714         case OP_ATOMIC_CAS_I4:
6715                 return TRUE;
6716         default:
6717                 return FALSE;
6718         }
6719 }
6720
6721 #if defined(ENABLE_GSHAREDVT)
6722
6723 #include "../../../mono-extensions/mono/mini/mini-x86-gsharedvt.c"
6724
6725 #endif /* !MONOTOUCH */