Merge pull request #5714 from alexischr/update_bockbuild
[mono.git] / mono / mini / cpu-ppc64.md
1 # powerpc cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48 tailcall: len:124 clob:c
49 memory_barrier: len:4
50 nop: len:4
51 relaxed_nop: len:4
52 break: len:40
53 seq_point: len:48
54 il_seq_point: len:0
55 jmp: len:96
56 call: dest:a clob:c len:36
57 br: len:4
58 throw: src1:i len:40
59 rethrow: src1:i len:40
60 ckfinite: dest:f src1:f
61 ppc_check_finite: src1:i len:16
62 add_ovf_carry: dest:i src1:i src2:i len:16
63 sub_ovf_carry: dest:i src1:i src2:i len:16
64 add_ovf_un_carry: dest:i src1:i src2:i len:16
65 sub_ovf_un_carry: dest:i src1:i src2:i len:16
66 start_handler: len:16
67 endfinally: len:20
68 ceq: dest:i len:12
69 cgt: dest:i len:12
70 cgt.un: dest:i len:12
71 clt: dest:i len:12
72 clt.un: dest:i len:12
73 localloc: dest:i src1:i len:60
74 compare: src1:i src2:i len:4
75 compare_imm: src1:i len:12
76 fcompare: src1:f src2:f len:12
77 oparglist: src1:i len:12
78 setlret: src1:i src2:i len:12
79 checkthis: src1:b len:4
80 voidcall: len:36 clob:c
81 voidcall_reg: src1:i len:16 clob:c
82 voidcall_membase: src1:b len:16 clob:c
83 fcall: dest:g len:36 clob:c
84 fcall_reg: dest:g src1:i len:16 clob:c
85 fcall_membase: dest:g src1:b len:16 clob:c
86 lcall: dest:a len:36 clob:c
87 lcall_reg: dest:a src1:i len:16 clob:c
88 lcall_membase: dest:a src1:b len:16 clob:c
89 vcall: len:16 clob:c
90 vcall_reg: src1:i len:16 clob:c
91 vcall_membase: src1:b len:12 clob:c
92 call_reg: dest:a src1:i len:16 clob:c
93 call_membase: dest:a src1:b len:16 clob:c
94 iconst: dest:i len:20
95 i8const: dest:i len:20
96 r4const: dest:f len:12
97 r8const: dest:f len:24
98 label: len:0
99 store_membase_reg: dest:b src1:i len:12
100 storei1_membase_reg: dest:b src1:i len:12
101 storei2_membase_reg: dest:b src1:i len:12
102 storei4_membase_reg: dest:b src1:i len:12
103 storei8_membase_reg: dest:b src1:i len:12
104 storer4_membase_reg: dest:b src1:f len:16
105 storer8_membase_reg: dest:b src1:f len:12
106 load_membase: dest:i src1:b len:12
107 loadi1_membase: dest:i src1:b len:16
108 loadu1_membase: dest:i src1:b len:12
109 loadi2_membase: dest:i src1:b len:12
110 loadu2_membase: dest:i src1:b len:12
111 loadi4_membase: dest:i src1:b len:12
112 loadu4_membase: dest:i src1:b len:12
113 loadi8_membase: dest:i src1:b len:12
114 loadr4_membase: dest:f src1:b len:12
115 loadr8_membase: dest:f src1:b len:12
116 load_memindex: dest:i src1:b src2:i len:4
117 loadi1_memindex: dest:i src1:b src2:i len:8
118 loadu1_memindex: dest:i src1:b src2:i len:4
119 loadi2_memindex: dest:i src1:b src2:i len:4
120 loadu2_memindex: dest:i src1:b src2:i len:4
121 loadi4_memindex: dest:i src1:b src2:i len:4
122 loadu4_memindex: dest:i src1:b src2:i len:4
123 loadi8_memindex: dest:i src1:b src2:i len:4
124 loadr4_memindex: dest:f src1:b src2:i len:4
125 loadr8_memindex: dest:f src1:b src2:i len:4
126 store_memindex: dest:b src1:i src2:i len:4
127 storei1_memindex: dest:b src1:i src2:i len:4
128 storei2_memindex: dest:b src1:i src2:i len:4
129 storei4_memindex: dest:b src1:i src2:i len:4
130 storei8_memindex: dest:b src1:i src2:i len:4
131 storer4_memindex: dest:b src1:i src2:i len:8
132 storer8_memindex: dest:b src1:i src2:i len:4
133 loadu4_mem: dest:i len:8
134 move: dest:i src1:i len:4
135 fmove: dest:f src1:f len:4
136 add_imm: dest:i src1:i len:4
137 sub_imm: dest:i src1:i len:4
138 mul_imm: dest:i src1:i len:4
139 # there is no actual support for division or reminder by immediate
140 # we simulate them, though (but we need to change the burg rules 
141 # to allocate a symbolic reg for src2)
142 div_imm: dest:i src1:i src2:i len:20
143 div_un_imm: dest:i src1:i src2:i len:12
144 rem_imm: dest:i src1:i src2:i len:28
145 rem_un_imm: dest:i src1:i src2:i len:16
146 and_imm: dest:i src1:i len:4
147 or_imm: dest:i src1:i len:4
148 xor_imm: dest:i src1:i len:4
149 shl_imm: dest:i src1:i len:4
150 shr_imm: dest:i src1:i len:4
151 shr_un_imm: dest:i src1:i len:4
152 cond_exc_eq: len:8
153 cond_exc_ne_un: len:8
154 cond_exc_lt: len:8
155 cond_exc_lt_un: len:8
156 cond_exc_gt: len:8
157 cond_exc_gt_un: len:8
158 cond_exc_ge: len:8
159 cond_exc_ge_un: len:8
160 cond_exc_le: len:8
161 cond_exc_le_un: len:8
162 cond_exc_ov: len:12
163 cond_exc_no: len:8
164 cond_exc_c: len:12
165 cond_exc_nc: len:8
166 long_conv_to_ovf_i: dest:i src1:i src2:i len:32
167 #long_mul_ovf:
168 long_conv_to_r_un: dest:f src1:i src2:i len:37
169 float_beq: len:8
170 float_bne_un: len:8
171 float_blt: len:8
172 float_blt_un: len:8
173 float_bgt: len:8
174 float_bgt_un: len:8
175 float_bge: len:8
176 float_bge_un: len:8
177 float_ble: len:8
178 float_ble_un: len:8
179 float_add: dest:f src1:f src2:f len:4
180 float_sub: dest:f src1:f src2:f len:4
181 float_mul: dest:f src1:f src2:f len:4
182 float_div: dest:f src1:f src2:f len:4
183 float_div_un: dest:f src1:f src2:f len:4
184 float_rem: dest:f src1:f src2:f len:16
185 float_rem_un: dest:f src1:f src2:f len:16
186 float_neg: dest:f src1:f len:4
187 float_not: dest:f src1:f len:4
188 float_conv_to_i1: dest:i src1:f len:40
189 float_conv_to_i2: dest:i src1:f len:40
190 float_conv_to_i4: dest:i src1:f len:40
191 float_conv_to_i8: dest:i src1:f len:40
192 float_conv_to_r4: dest:f src1:f len:4
193 float_conv_to_u4: dest:i src1:f len:40
194 float_conv_to_u8: dest:i src1:f len:40
195 float_conv_to_u2: dest:i src1:f len:40
196 float_conv_to_u1: dest:i src1:f len:40
197 float_conv_to_i: dest:i src1:f len:40
198 float_ceq: dest:i src1:f src2:f len:16
199 float_cgt: dest:i src1:f src2:f len:16
200 float_cgt_un: dest:i src1:f src2:f len:20
201 float_clt: dest:i src1:f src2:f len:16
202 float_clt_un: dest:i src1:f src2:f len:20
203 float_conv_to_u: dest:i src1:f len:36
204 float_cneq: dest:i src1:f src2:f len:16
205 float_cge: dest:i src1:f src2:f len:16
206 float_cle: dest:i src1:f src2:f len:16
207 call_handler: len:12 clob:c
208 endfilter: src1:i len:20
209 aot_const: dest:i len:8
210 load_gotaddr: dest:i len:32
211 got_entry: dest:i src1:b len:32
212 sqrt: dest:f src1:f len:4
213 adc: dest:i src1:i src2:i len:4
214 addcc: dest:i src1:i src2:i len:4
215 subcc: dest:i src1:i src2:i len:4
216 addcc_imm: dest:i src1:i len:4
217 sbb: dest:i src1:i src2:i len:4
218 br_reg: src1:i len:8
219 ppc_subfic: dest:i src1:i len:4
220 ppc_subfze: dest:i src1:i len:4
221 bigmul: len:12 dest:i src1:i src2:i
222 bigmul_un: len:12 dest:i src1:i src2:i
223
224 # Linear IR opcodes
225 dummy_use: src1:i len:0
226 dummy_store: len:0
227 not_reached: len:0
228 not_null: src1:i len:0
229
230 # 32 bit opcodes
231 int_add: dest:i src1:i src2:i len:4
232 int_sub: dest:i src1:i src2:i len:4
233 int_mul: dest:i src1:i src2:i len:4
234 int_div: dest:i src1:i src2:i len:40
235 int_div_un: dest:i src1:i src2:i len:16
236 int_rem: dest:i src1:i src2:i len:48
237 int_rem_un: dest:i src1:i src2:i len:24
238 int_and: dest:i src1:i src2:i len:4
239 int_or: dest:i src1:i src2:i len:4
240 int_xor: dest:i src1:i src2:i len:4
241 int_shl: dest:i src1:i src2:i len:4
242 int_shr: dest:i src1:i src2:i len:4
243 int_shr_un: dest:i src1:i src2:i len:4
244 int_neg: dest:i src1:i len:4
245 int_not: dest:i src1:i len:4
246 int_conv_to_i1: dest:i src1:i len:8
247 int_conv_to_i2: dest:i src1:i len:8
248 int_conv_to_i4: dest:i src1:i len:4
249 sext_i4: dest:i src1:i len:4
250 int_conv_to_r4: dest:f src1:i len:20
251 int_conv_to_r8: dest:f src1:i len:16
252 int_conv_to_u4: dest:i src1:i len:4
253 int_conv_to_u2: dest:i src1:i len:8
254 int_conv_to_u1: dest:i src1:i len:4
255 int_beq: len:8
256 int_bge: len:8
257 int_bgt: len:8
258 int_ble: len:8
259 int_blt: len:8
260 int_bne_un: len:8
261 int_bge_un: len:8
262 int_bgt_un: len:8
263 int_ble_un: len:8
264 int_blt_un: len:8
265 int_add_ovf: dest:i src1:i src2:i len:16
266 int_add_ovf_un: dest:i src1:i src2:i len:16
267 int_mul_ovf: dest:i src1:i src2:i len:16
268 int_mul_ovf_un: dest:i src1:i src2:i len:16
269 int_sub_ovf: dest:i src1:i src2:i len:16
270 int_sub_ovf_un: dest:i src1:i src2:i len:16
271
272 int_adc: dest:i src1:i src2:i len:4
273 int_addcc: dest:i src1:i src2:i len:4
274 int_subcc: dest:i src1:i src2:i len:4
275 int_sbb: dest:i src1:i src2:i len:4
276 int_adc_imm: dest:i src1:i len:12
277 int_sbb_imm: dest:i src1:i len:12
278
279 int_add_imm: dest:i src1:i len:4
280 int_sub_imm: dest:i src1:i len:12
281 int_mul_imm: dest:i src1:i len:12
282 int_div_imm: dest:i src1:i len:20
283 int_div_un_imm: dest:i src1:i len:12
284 int_rem_imm: dest:i src1:i len:28
285 int_rem_un_imm: dest:i src1:i len:16
286 int_and_imm: dest:i src1:i len:12
287 int_or_imm: dest:i src1:i len:12
288 int_xor_imm: dest:i src1:i len:12
289 int_shl_imm: dest:i src1:i len:8
290 int_shr_imm: dest:i src1:i len:8
291 int_shr_un_imm: dest:i src1:i len:8
292
293 int_ceq: dest:i len:12
294 int_cgt: dest:i len:12
295 int_cgt_un: dest:i len:12
296 int_clt: dest:i len:12
297 int_clt_un: dest:i len:12
298
299 int_cneq: dest:i len:12
300 int_cge: dest:i len:12
301 int_cle: dest:i len:12
302 int_cge_un: dest:i len:12
303 int_cle_un: dest:i len:12
304
305 cond_exc_ieq: len:8
306 cond_exc_ine_un: len:8
307 cond_exc_ilt: len:8
308 cond_exc_ilt_un: len:8
309 cond_exc_igt: len:8
310 cond_exc_igt_un: len:8
311 cond_exc_ige: len:8
312 cond_exc_ige_un: len:8
313 cond_exc_ile: len:8
314 cond_exc_ile_un: len:8
315 cond_exc_iov: len:12
316 cond_exc_ino: len:8
317 cond_exc_ic: len:12
318 cond_exc_inc: len:8
319
320 icompare: src1:i src2:i len:4
321 icompare_imm: src1:i len:12
322
323 # 64 bit opcodes
324 long_add: dest:i src1:i src2:i len:4
325 long_sub: dest:i src1:i src2:i len:4
326 long_mul: dest:i src1:i src2:i len:4
327 long_mul_imm: dest:i src1:i len:4
328 long_div: dest:i src1:i src2:i len:40
329 long_div_un: dest:i src1:i src2:i len:16
330 long_rem: dest:i src1:i src2:i len:48
331 long_rem_un: dest:i src1:i src2:i len:24
332 long_and: dest:i src1:i src2:i len:4
333 long_or: dest:i src1:i src2:i len:4
334 long_xor: dest:i src1:i src2:i len:4
335 long_shl: dest:i src1:i src2:i len:4
336 long_shl_imm: dest:i src1:i len:4
337 long_shr: dest:i src1:i src2:i len:4
338 long_shr_un: dest:i src1:i src2:i len:4
339 long_shr_imm: dest:i src1:i len:4
340 long_shr_un_imm: dest:i src1:i len:4
341 long_neg: dest:i src1:i len:4
342 long_not: dest:i src1:i len:4
343 long_conv_to_i1: dest:i src1:i len:4
344 long_conv_to_i2: dest:i src1:i len:4
345 long_conv_to_i4: dest:i src1:i len:4
346 long_conv_to_r4: dest:f src1:i len:16
347 long_conv_to_r8: dest:f src1:i len:12
348 long_conv_to_u4: dest:i src1:i
349 long_conv_to_u2: dest:i src1:i len:4
350 long_conv_to_u1: dest:i src1:i len:4
351 zext_i4: dest:i src1:i len:4
352
353 long_beq: len:8
354 long_bge: len:8
355 long_bgt: len:8
356 long_ble: len:8
357 long_blt: len:8
358 long_bne_un: len:8
359 long_bge_un: len:8
360 long_bgt_un: len:8
361 long_ble_un: len:8
362 long_blt_un: len:8
363 long_add_ovf: dest:i src1:i src2:i len:16
364 long_add_ovf_un: dest:i src1:i src2:i len:16
365 long_mul_ovf: dest:i src1:i src2:i len:16
366 long_mul_ovf_un: dest:i src1:i src2:i len:16
367 long_sub_ovf: dest:i src1:i src2:i len:16
368 long_sub_ovf_un: dest:i src1:i src2:i len:16
369
370 long_ceq: dest:i len:12
371 long_cgt: dest:i len:12
372 long_cgt_un: dest:i len:12
373 long_clt: dest:i len:12
374 long_clt_un: dest:i len:12
375
376 long_add_imm: dest:i src1:i clob:1 len:4
377 long_sub_imm: dest:i src1:i clob:1 len:4
378 long_and_imm: dest:i src1:i clob:1 len:4
379 long_or_imm: dest:i src1:i clob:1 len:4
380 long_xor_imm: dest:i src1:i clob:1 len:4
381
382 lcompare: src1:i src2:i len:4
383 lcompare_imm: src1:i len:12
384
385 #long_conv_to_ovf_i4_2: dest:i src1:i src2:i len:30
386
387 vcall2: len:36 clob:c
388 vcall2_reg: src1:i len:16 clob:c
389 vcall2_membase: src1:b len:16 clob:c
390
391 jump_table: dest:i len:20
392
393 atomic_add_i4: src1:b src2:i dest:i len:28
394 atomic_add_i8: src1:b src2:i dest:i len:28
395 atomic_cas_i4: src1:b src2:i src3:i dest:i len:38
396 atomic_cas_i8: src1:b src2:i src3:i dest:i len:38
397
398 gc_safe_point: len:0