-- einheitliche clock in den testbenches
-- "features" die in der vorlesung erwaehnt worden sind einbauen
-- alu postlayout fix (noch immer ein grosses fragezeichen was da nicht passt)
+- debounce fuer sys_res_n und btnA -- einfach die debounce entity vom example
+ hernehmen
+
+
+- vga:
+ 1. zuerst einfache history implementierung machen. um folgenden aufbau zu
+ realisieren:
+ > ps2/ipcore <> scanner <> history_easy <> display <> vga/ipcore
+ wenn dann quasi die eingabe bis zum vga durchgemappt werden kann schauts schon
+ mal sehr gut aus...
+
+ 2. parser einbauen
+
+ 3. display-modul komplett fertig machen (vorerst reicht es ja wenn das history
+ modul nur die aktuelle eingabe und ergebnis abspeichert -- die daten werden ja
+ eh nicht mehr vom display angefordert)
+
+
+- rs232/pc-kommunikation
+ 1. schauen ob die eintraege der "einfachen" history gedumpt werden.
+
+ 2. history komplett fertig stellen (da wir dann eine gute debug moeglichkeit
+ haben)
+
+
+- history testen: wie? ich stell mir das irgendwie seeehr muehsam vor das so
+ automatisiert wie z.b. parser, scanner und alu zu testen.
+ idee?
+
+
+- alu postlayout noch an die neue alu anpassen (... wenn das projekt final is),
+ dass ma eine postlayoutsim bei der abgabe zum herzeigen haben
+
+
+== low prio ==
+- mehr testfaelle fuer alu/scanner/parser
+- parser refactor
+- logic elements eliminieren