after slot5
[dide_16.git] / bsp4 / Designflow / ppr / sim / simulation / modelsim / vga_vhd.sdo
1 // Copyright (C) 1991-2009 Altera Corporation
2 // Your use of Altera Corporation's design tools, logic functions 
3 // and other software and tools, and its AMPP partner logic 
4 // functions, and any output files from any of the foregoing 
5 // (including device programming or simulation files), and any 
6 // associated documentation or information are expressly subject 
7 // to the terms and conditions of the Altera Program License 
8 // Subscription Agreement, Altera MegaCore Function License 
9 // Agreement, or other applicable license agreement, including, 
10 // without limitation, that your use is for the sole purpose of 
11 // programming logic devices manufactured by Altera and sold by 
12 // Altera or its authorized distributors.  Please refer to the 
13 // applicable agreement for further details.
14
15
16 // 
17 // Device: Altera EP1S25F672C6 Package FBGA672
18 // 
19
20 // 
21 // This SDF file should be used for ModelSim (VHDL) only
22 // 
23
24 (DELAYFILE
25   (SDFVERSION "2.1")
26   (DESIGN "vga")
27   (DATE "11/03/2009 17:31:40")
28   (VENDOR "Altera")
29   (PROGRAM "Quartus II")
30   (VERSION "Version 9.0 Build 132 02/25/2009 SJ Full Version")
31   (DIVIDER .)
32   (TIMESCALE 1 ps)
33
34   (CELL
35     (CELLTYPE "stratix_asynch_io")
36     (INSTANCE clk_pin_in.inst1)
37     (DELAY
38       (ABSOLUTE
39         (IOPATH padio combout (868:868:868) (868:868:868))
40       )
41     )
42   )
43   (CELL
44     (CELLTYPE "stratix_asynch_io")
45     (INSTANCE reset_pin_in.inst1)
46     (DELAY
47       (ABSOLUTE
48         (IOPATH padio combout (868:868:868) (868:868:868))
49       )
50     )
51   )
52   (CELL
53     (CELLTYPE "stratix_asynch_lcell")
54     (INSTANCE \\dly_counter_1_\\.lecomb)
55     (DELAY
56       (ABSOLUTE
57         (PORT dataa (5525:5525:5525) (5525:5525:5525))
58         (PORT datac (992:992:992) (992:992:992))
59         (PORT datad (461:461:461) (461:461:461))
60         (IOPATH dataa regin (583:583:583) (583:583:583))
61         (IOPATH datac regin (364:364:364) (364:364:364))
62         (IOPATH datad regin (235:235:235) (235:235:235))
63       )
64     )
65   )
66   (CELL
67     (CELLTYPE "stratix_lcell_register")
68     (INSTANCE \\dly_counter_1_\\.lereg)
69     (DELAY
70       (ABSOLUTE
71         (PORT aclr (668:668:668) (668:668:668))
72         (PORT clk (2472:2472:2472) (2472:2472:2472))
73         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
74         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
75       )
76     )
77     (TIMINGCHECK
78       (SETUP datain (posedge clk) (10:10:10))
79       (HOLD datain (posedge clk) (100:100:100))
80     )
81   )
82   (CELL
83     (CELLTYPE "stratix_asynch_lcell")
84     (INSTANCE \\dly_counter_0_\\.lecomb)
85     (DELAY
86       (ABSOLUTE
87         (PORT datab (446:446:446) (446:446:446))
88         (PORT datac (655:655:655) (655:655:655))
89         (PORT datad (5530:5530:5530) (5530:5530:5530))
90         (IOPATH datab regin (489:489:489) (489:489:489))
91         (IOPATH datac regin (364:364:364) (364:364:364))
92         (IOPATH datad regin (235:235:235) (235:235:235))
93       )
94     )
95   )
96   (CELL
97     (CELLTYPE "stratix_lcell_register")
98     (INSTANCE \\dly_counter_0_\\.lereg)
99     (DELAY
100       (ABSOLUTE
101         (PORT aclr (668:668:668) (668:668:668))
102         (PORT clk (2472:2472:2472) (2472:2472:2472))
103         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
104         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
105       )
106     )
107     (TIMINGCHECK
108       (SETUP datain (posedge clk) (10:10:10))
109       (HOLD datain (posedge clk) (100:100:100))
110     )
111   )
112   (CELL
113     (CELLTYPE "stratix_asynch_lcell")
114     (INSTANCE \\vga_driver_unit\|vsync_state_6_\\.lecomb)
115     (DELAY
116       (ABSOLUTE
117         (PORT datab (451:451:451) (451:451:451))
118         (PORT datac (652:652:652) (652:652:652))
119         (PORT datad (5528:5528:5528) (5528:5528:5528))
120         (IOPATH datab regin (489:489:489) (489:489:489))
121         (IOPATH datac regin (364:364:364) (364:364:364))
122         (IOPATH datad regin (235:235:235) (235:235:235))
123         (IOPATH datab combout (332:332:332) (332:332:332))
124         (IOPATH datac combout (213:213:213) (213:213:213))
125         (IOPATH datad combout (87:87:87) (87:87:87))
126       )
127     )
128   )
129   (CELL
130     (CELLTYPE "stratix_lcell_register")
131     (INSTANCE \\vga_driver_unit\|vsync_state_6_\\.lereg)
132     (DELAY
133       (ABSOLUTE
134         (PORT aclr (668:668:668) (668:668:668))
135         (PORT clk (2472:2472:2472) (2472:2472:2472))
136         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
137         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
138       )
139     )
140     (TIMINGCHECK
141       (SETUP datain (posedge clk) (10:10:10))
142       (HOLD datain (posedge clk) (100:100:100))
143     )
144   )
145   (CELL
146     (CELLTYPE "stratix_asynch_lcell")
147     (INSTANCE \\vga_driver_unit\|hsync_state_6_\\.lecomb)
148     (DELAY
149       (ABSOLUTE
150         (PORT datac (2040:2040:2040) (2040:2040:2040))
151         (PORT datad (1275:1275:1275) (1275:1275:1275))
152         (IOPATH datad combout (87:87:87) (87:87:87))
153         (IOPATH qfbkin combout (291:291:291) (291:291:291))
154       )
155     )
156   )
157   (CELL
158     (CELLTYPE "stratix_lcell_register")
159     (INSTANCE \\vga_driver_unit\|hsync_state_6_\\.lereg)
160     (DELAY
161       (ABSOLUTE
162         (PORT datac (2130:2130:2130) (2130:2130:2130))
163         (PORT aclr (668:668:668) (668:668:668))
164         (PORT clk (2448:2448:2448) (2448:2448:2448))
165         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
166         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
167         (IOPATH (posedge clk) qfbkout (176:176:176) (176:176:176))
168         (IOPATH (posedge aclr) qfbkout (212:212:212) (212:212:212))
169       )
170     )
171     (TIMINGCHECK
172       (SETUP datac (posedge clk) (10:10:10))
173       (SETUP datain (posedge clk) (10:10:10))
174       (HOLD datac (posedge clk) (100:100:100))
175       (HOLD datain (posedge clk) (100:100:100))
176     )
177   )
178   (CELL
179     (CELLTYPE "stratix_asynch_lcell")
180     (INSTANCE \\vga_driver_unit\|hsync_counter_0_\\.lecomb)
181     (DELAY
182       (ABSOLUTE
183         (PORT datab (423:423:423) (423:423:423))
184         (PORT datac (1610:1610:1610) (1610:1610:1610))
185         (IOPATH datab regin (489:489:489) (489:489:489))
186         (IOPATH datab cout0 (344:344:344) (344:344:344))
187         (IOPATH datab cout1 (341:341:341) (341:341:341))
188       )
189     )
190   )
191   (CELL
192     (CELLTYPE "stratix_lcell_register")
193     (INSTANCE \\vga_driver_unit\|hsync_counter_0_\\.lereg)
194     (DELAY
195       (ABSOLUTE
196         (PORT sload (1457:1457:1457) (1457:1457:1457))
197         (PORT datac (1700:1700:1700) (1700:1700:1700))
198         (PORT sclr (1308:1308:1308) (1308:1308:1308))
199         (PORT aclr (668:668:668) (668:668:668))
200         (PORT clk (2413:2413:2413) (2413:2413:2413))
201         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
202         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
203       )
204     )
205     (TIMINGCHECK
206       (SETUP datac (posedge clk) (10:10:10))
207       (SETUP datain (posedge clk) (10:10:10))
208       (SETUP sclr (posedge clk) (10:10:10))
209       (SETUP sload (posedge clk) (10:10:10))
210       (HOLD datac (posedge clk) (100:100:100))
211       (HOLD datain (posedge clk) (100:100:100))
212       (HOLD sclr (posedge clk) (100:100:100))
213       (HOLD sload (posedge clk) (100:100:100))
214     )
215   )
216   (CELL
217     (CELLTYPE "stratix_asynch_lcell")
218     (INSTANCE \\vga_driver_unit\|hsync_counter_1_\\.lecomb)
219     (DELAY
220       (ABSOLUTE
221         (PORT datab (419:419:419) (419:419:419))
222         (PORT datac (1609:1609:1609) (1609:1609:1609))
223         (IOPATH datab regin (489:489:489) (489:489:489))
224         (IOPATH cin0 regin (571:571:571) (571:571:571))
225         (IOPATH cin1 regin (587:587:587) (587:587:587))
226         (IOPATH datab cout0 (344:344:344) (344:344:344))
227         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
228         (IOPATH datab cout1 (341:341:341) (341:341:341))
229         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
230       )
231     )
232   )
233   (CELL
234     (CELLTYPE "stratix_lcell_register")
235     (INSTANCE \\vga_driver_unit\|hsync_counter_1_\\.lereg)
236     (DELAY
237       (ABSOLUTE
238         (PORT sload (1457:1457:1457) (1457:1457:1457))
239         (PORT datac (1699:1699:1699) (1699:1699:1699))
240         (PORT sclr (1308:1308:1308) (1308:1308:1308))
241         (PORT aclr (668:668:668) (668:668:668))
242         (PORT clk (2413:2413:2413) (2413:2413:2413))
243         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
244         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
245       )
246     )
247     (TIMINGCHECK
248       (SETUP datac (posedge clk) (10:10:10))
249       (SETUP datain (posedge clk) (10:10:10))
250       (SETUP sclr (posedge clk) (10:10:10))
251       (SETUP sload (posedge clk) (10:10:10))
252       (HOLD datac (posedge clk) (100:100:100))
253       (HOLD datain (posedge clk) (100:100:100))
254       (HOLD sclr (posedge clk) (100:100:100))
255       (HOLD sload (posedge clk) (100:100:100))
256     )
257   )
258   (CELL
259     (CELLTYPE "stratix_asynch_lcell")
260     (INSTANCE \\vga_driver_unit\|hsync_counter_2_\\.lecomb)
261     (DELAY
262       (ABSOLUTE
263         (PORT dataa (444:444:444) (444:444:444))
264         (PORT datac (1607:1607:1607) (1607:1607:1607))
265         (IOPATH dataa regin (583:583:583) (583:583:583))
266         (IOPATH cin0 regin (571:571:571) (571:571:571))
267         (IOPATH cin1 regin (587:587:587) (587:587:587))
268         (IOPATH dataa cout0 (443:443:443) (443:443:443))
269         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
270         (IOPATH dataa cout1 (451:451:451) (451:451:451))
271         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
272       )
273     )
274   )
275   (CELL
276     (CELLTYPE "stratix_lcell_register")
277     (INSTANCE \\vga_driver_unit\|hsync_counter_2_\\.lereg)
278     (DELAY
279       (ABSOLUTE
280         (PORT sload (1457:1457:1457) (1457:1457:1457))
281         (PORT datac (1697:1697:1697) (1697:1697:1697))
282         (PORT sclr (1308:1308:1308) (1308:1308:1308))
283         (PORT aclr (668:668:668) (668:668:668))
284         (PORT clk (2413:2413:2413) (2413:2413:2413))
285         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
286         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
287       )
288     )
289     (TIMINGCHECK
290       (SETUP datac (posedge clk) (10:10:10))
291       (SETUP datain (posedge clk) (10:10:10))
292       (SETUP sclr (posedge clk) (10:10:10))
293       (SETUP sload (posedge clk) (10:10:10))
294       (HOLD datac (posedge clk) (100:100:100))
295       (HOLD datain (posedge clk) (100:100:100))
296       (HOLD sclr (posedge clk) (100:100:100))
297       (HOLD sload (posedge clk) (100:100:100))
298     )
299   )
300   (CELL
301     (CELLTYPE "stratix_asynch_lcell")
302     (INSTANCE \\vga_driver_unit\|hsync_counter_3_\\.lecomb)
303     (DELAY
304       (ABSOLUTE
305         (PORT dataa (437:437:437) (437:437:437))
306         (PORT datac (1606:1606:1606) (1606:1606:1606))
307         (IOPATH dataa regin (583:583:583) (583:583:583))
308         (IOPATH cin0 regin (571:571:571) (571:571:571))
309         (IOPATH cin1 regin (587:587:587) (587:587:587))
310         (IOPATH dataa cout0 (443:443:443) (443:443:443))
311         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
312         (IOPATH dataa cout1 (451:451:451) (451:451:451))
313         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
314       )
315     )
316   )
317   (CELL
318     (CELLTYPE "stratix_lcell_register")
319     (INSTANCE \\vga_driver_unit\|hsync_counter_3_\\.lereg)
320     (DELAY
321       (ABSOLUTE
322         (PORT sload (1457:1457:1457) (1457:1457:1457))
323         (PORT datac (1696:1696:1696) (1696:1696:1696))
324         (PORT sclr (1308:1308:1308) (1308:1308:1308))
325         (PORT aclr (668:668:668) (668:668:668))
326         (PORT clk (2413:2413:2413) (2413:2413:2413))
327         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
328         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
329       )
330     )
331     (TIMINGCHECK
332       (SETUP datac (posedge clk) (10:10:10))
333       (SETUP datain (posedge clk) (10:10:10))
334       (SETUP sclr (posedge clk) (10:10:10))
335       (SETUP sload (posedge clk) (10:10:10))
336       (HOLD datac (posedge clk) (100:100:100))
337       (HOLD datain (posedge clk) (100:100:100))
338       (HOLD sclr (posedge clk) (100:100:100))
339       (HOLD sload (posedge clk) (100:100:100))
340     )
341   )
342   (CELL
343     (CELLTYPE "stratix_asynch_lcell")
344     (INSTANCE \\vga_driver_unit\|hsync_counter_4_\\.lecomb)
345     (DELAY
346       (ABSOLUTE
347         (PORT dataa (445:445:445) (445:445:445))
348         (PORT datac (1605:1605:1605) (1605:1605:1605))
349         (IOPATH dataa regin (583:583:583) (583:583:583))
350         (IOPATH cin0 regin (571:571:571) (571:571:571))
351         (IOPATH cin1 regin (587:587:587) (587:587:587))
352         (IOPATH dataa cout (551:551:551) (551:551:551))
353         (IOPATH cin0 cout (135:135:135) (135:135:135))
354         (IOPATH cin1 cout (123:123:123) (123:123:123))
355       )
356     )
357   )
358   (CELL
359     (CELLTYPE "stratix_lcell_register")
360     (INSTANCE \\vga_driver_unit\|hsync_counter_4_\\.lereg)
361     (DELAY
362       (ABSOLUTE
363         (PORT sload (1457:1457:1457) (1457:1457:1457))
364         (PORT datac (1695:1695:1695) (1695:1695:1695))
365         (PORT sclr (1308:1308:1308) (1308:1308:1308))
366         (PORT aclr (668:668:668) (668:668:668))
367         (PORT clk (2413:2413:2413) (2413:2413:2413))
368         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
369         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
370       )
371     )
372     (TIMINGCHECK
373       (SETUP datac (posedge clk) (10:10:10))
374       (SETUP datain (posedge clk) (10:10:10))
375       (SETUP sclr (posedge clk) (10:10:10))
376       (SETUP sload (posedge clk) (10:10:10))
377       (HOLD datac (posedge clk) (100:100:100))
378       (HOLD datain (posedge clk) (100:100:100))
379       (HOLD sclr (posedge clk) (100:100:100))
380       (HOLD sload (posedge clk) (100:100:100))
381     )
382   )
383   (CELL
384     (CELLTYPE "stratix_asynch_lcell")
385     (INSTANCE \\vga_driver_unit\|hsync_counter_5_\\.lecomb)
386     (DELAY
387       (ABSOLUTE
388         (PORT datab (420:420:420) (420:420:420))
389         (PORT datac (1592:1592:1592) (1592:1592:1592))
390         (IOPATH datab regin (489:489:489) (489:489:489))
391         (IOPATH cin regin (607:607:607) (607:607:607))
392         (IOPATH datab cout0 (344:344:344) (344:344:344))
393         (IOPATH datab cout1 (341:341:341) (341:341:341))
394       )
395     )
396   )
397   (CELL
398     (CELLTYPE "stratix_lcell_register")
399     (INSTANCE \\vga_driver_unit\|hsync_counter_5_\\.lereg)
400     (DELAY
401       (ABSOLUTE
402         (PORT sload (1457:1457:1457) (1457:1457:1457))
403         (PORT datac (1682:1682:1682) (1682:1682:1682))
404         (PORT sclr (1308:1308:1308) (1308:1308:1308))
405         (PORT aclr (668:668:668) (668:668:668))
406         (PORT clk (2413:2413:2413) (2413:2413:2413))
407         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
408         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
409       )
410     )
411     (TIMINGCHECK
412       (SETUP datac (posedge clk) (10:10:10))
413       (SETUP datain (posedge clk) (10:10:10))
414       (SETUP sclr (posedge clk) (10:10:10))
415       (SETUP sload (posedge clk) (10:10:10))
416       (HOLD datac (posedge clk) (100:100:100))
417       (HOLD datain (posedge clk) (100:100:100))
418       (HOLD sclr (posedge clk) (100:100:100))
419       (HOLD sload (posedge clk) (100:100:100))
420     )
421   )
422   (CELL
423     (CELLTYPE "stratix_asynch_lcell")
424     (INSTANCE \\vga_driver_unit\|hsync_counter_6_\\.lecomb)
425     (DELAY
426       (ABSOLUTE
427         (PORT datab (422:422:422) (422:422:422))
428         (PORT datac (1595:1595:1595) (1595:1595:1595))
429         (IOPATH datab regin (489:489:489) (489:489:489))
430         (IOPATH cin regin (607:607:607) (607:607:607))
431         (IOPATH cin0 regin (571:571:571) (571:571:571))
432         (IOPATH cin1 regin (587:587:587) (587:587:587))
433         (IOPATH datab cout0 (344:344:344) (344:344:344))
434         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
435         (IOPATH datab cout1 (341:341:341) (341:341:341))
436         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
437       )
438     )
439   )
440   (CELL
441     (CELLTYPE "stratix_lcell_register")
442     (INSTANCE \\vga_driver_unit\|hsync_counter_6_\\.lereg)
443     (DELAY
444       (ABSOLUTE
445         (PORT sload (1457:1457:1457) (1457:1457:1457))
446         (PORT datac (1685:1685:1685) (1685:1685:1685))
447         (PORT sclr (1308:1308:1308) (1308:1308:1308))
448         (PORT aclr (668:668:668) (668:668:668))
449         (PORT clk (2413:2413:2413) (2413:2413:2413))
450         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
451         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
452       )
453     )
454     (TIMINGCHECK
455       (SETUP datac (posedge clk) (10:10:10))
456       (SETUP datain (posedge clk) (10:10:10))
457       (SETUP sclr (posedge clk) (10:10:10))
458       (SETUP sload (posedge clk) (10:10:10))
459       (HOLD datac (posedge clk) (100:100:100))
460       (HOLD datain (posedge clk) (100:100:100))
461       (HOLD sclr (posedge clk) (100:100:100))
462       (HOLD sload (posedge clk) (100:100:100))
463     )
464   )
465   (CELL
466     (CELLTYPE "stratix_asynch_lcell")
467     (INSTANCE \\vga_driver_unit\|hsync_counter_7_\\.lecomb)
468     (DELAY
469       (ABSOLUTE
470         (PORT dataa (436:436:436) (436:436:436))
471         (PORT datac (1598:1598:1598) (1598:1598:1598))
472         (IOPATH dataa regin (583:583:583) (583:583:583))
473         (IOPATH cin regin (607:607:607) (607:607:607))
474         (IOPATH cin0 regin (571:571:571) (571:571:571))
475         (IOPATH cin1 regin (587:587:587) (587:587:587))
476         (IOPATH dataa cout0 (443:443:443) (443:443:443))
477         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
478         (IOPATH dataa cout1 (451:451:451) (451:451:451))
479         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
480       )
481     )
482   )
483   (CELL
484     (CELLTYPE "stratix_lcell_register")
485     (INSTANCE \\vga_driver_unit\|hsync_counter_7_\\.lereg)
486     (DELAY
487       (ABSOLUTE
488         (PORT sload (1457:1457:1457) (1457:1457:1457))
489         (PORT datac (1688:1688:1688) (1688:1688:1688))
490         (PORT sclr (1308:1308:1308) (1308:1308:1308))
491         (PORT aclr (668:668:668) (668:668:668))
492         (PORT clk (2413:2413:2413) (2413:2413:2413))
493         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
494         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
495       )
496     )
497     (TIMINGCHECK
498       (SETUP datac (posedge clk) (10:10:10))
499       (SETUP datain (posedge clk) (10:10:10))
500       (SETUP sclr (posedge clk) (10:10:10))
501       (SETUP sload (posedge clk) (10:10:10))
502       (HOLD datac (posedge clk) (100:100:100))
503       (HOLD datain (posedge clk) (100:100:100))
504       (HOLD sclr (posedge clk) (100:100:100))
505       (HOLD sload (posedge clk) (100:100:100))
506     )
507   )
508   (CELL
509     (CELLTYPE "stratix_asynch_lcell")
510     (INSTANCE \\vga_driver_unit\|hsync_counter_8_\\.lecomb)
511     (DELAY
512       (ABSOLUTE
513         (PORT dataa (445:445:445) (445:445:445))
514         (PORT datac (1601:1601:1601) (1601:1601:1601))
515         (IOPATH dataa regin (583:583:583) (583:583:583))
516         (IOPATH cin regin (607:607:607) (607:607:607))
517         (IOPATH cin0 regin (571:571:571) (571:571:571))
518         (IOPATH cin1 regin (587:587:587) (587:587:587))
519         (IOPATH dataa cout0 (443:443:443) (443:443:443))
520         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
521         (IOPATH dataa cout1 (451:451:451) (451:451:451))
522         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
523       )
524     )
525   )
526   (CELL
527     (CELLTYPE "stratix_lcell_register")
528     (INSTANCE \\vga_driver_unit\|hsync_counter_8_\\.lereg)
529     (DELAY
530       (ABSOLUTE
531         (PORT sload (1457:1457:1457) (1457:1457:1457))
532         (PORT datac (1691:1691:1691) (1691:1691:1691))
533         (PORT sclr (1308:1308:1308) (1308:1308:1308))
534         (PORT aclr (668:668:668) (668:668:668))
535         (PORT clk (2413:2413:2413) (2413:2413:2413))
536         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
537         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
538       )
539     )
540     (TIMINGCHECK
541       (SETUP datac (posedge clk) (10:10:10))
542       (SETUP datain (posedge clk) (10:10:10))
543       (SETUP sclr (posedge clk) (10:10:10))
544       (SETUP sload (posedge clk) (10:10:10))
545       (HOLD datac (posedge clk) (100:100:100))
546       (HOLD datain (posedge clk) (100:100:100))
547       (HOLD sclr (posedge clk) (100:100:100))
548       (HOLD sload (posedge clk) (100:100:100))
549     )
550   )
551   (CELL
552     (CELLTYPE "stratix_asynch_lcell")
553     (INSTANCE \\vga_driver_unit\|hsync_counter_9_\\.lecomb)
554     (DELAY
555       (ABSOLUTE
556         (PORT datac (1603:1603:1603) (1603:1603:1603))
557         (PORT datad (432:432:432) (432:432:432))
558         (IOPATH datad regin (235:235:235) (235:235:235))
559         (IOPATH cin regin (607:607:607) (607:607:607))
560         (IOPATH cin0 regin (571:571:571) (571:571:571))
561         (IOPATH cin1 regin (587:587:587) (587:587:587))
562       )
563     )
564   )
565   (CELL
566     (CELLTYPE "stratix_lcell_register")
567     (INSTANCE \\vga_driver_unit\|hsync_counter_9_\\.lereg)
568     (DELAY
569       (ABSOLUTE
570         (PORT sload (1457:1457:1457) (1457:1457:1457))
571         (PORT datac (1693:1693:1693) (1693:1693:1693))
572         (PORT sclr (1308:1308:1308) (1308:1308:1308))
573         (PORT aclr (668:668:668) (668:668:668))
574         (PORT clk (2413:2413:2413) (2413:2413:2413))
575         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
576         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
577       )
578     )
579     (TIMINGCHECK
580       (SETUP datac (posedge clk) (10:10:10))
581       (SETUP datain (posedge clk) (10:10:10))
582       (SETUP sclr (posedge clk) (10:10:10))
583       (SETUP sload (posedge clk) (10:10:10))
584       (HOLD datac (posedge clk) (100:100:100))
585       (HOLD datain (posedge clk) (100:100:100))
586       (HOLD sclr (posedge clk) (100:100:100))
587       (HOLD sload (posedge clk) (100:100:100))
588     )
589   )
590   (CELL
591     (CELLTYPE "stratix_asynch_lcell")
592     (INSTANCE \\vga_driver_unit\|HSYNC_COUNT_next_un9_hsync_counterlt9_3\\.lecomb)
593     (DELAY
594       (ABSOLUTE
595         (PORT dataa (1157:1157:1157) (1157:1157:1157))
596         (PORT datab (1141:1141:1141) (1141:1141:1141))
597         (PORT datac (1164:1164:1164) (1164:1164:1164))
598         (PORT datad (1107:1107:1107) (1107:1107:1107))
599         (IOPATH dataa combout (459:459:459) (459:459:459))
600         (IOPATH datab combout (332:332:332) (332:332:332))
601         (IOPATH datac combout (213:213:213) (213:213:213))
602         (IOPATH datad combout (87:87:87) (87:87:87))
603       )
604     )
605   )
606   (CELL
607     (CELLTYPE "stratix_asynch_lcell")
608     (INSTANCE \\vga_driver_unit\|HSYNC_COUNT_next_un9_hsync_counterlt9\\.lecomb)
609     (DELAY
610       (ABSOLUTE
611         (PORT dataa (577:577:577) (577:577:577))
612         (PORT datab (663:663:663) (663:663:663))
613         (PORT datac (659:659:659) (659:659:659))
614         (PORT datad (1051:1051:1051) (1051:1051:1051))
615         (IOPATH dataa combout (459:459:459) (459:459:459))
616         (IOPATH datab combout (332:332:332) (332:332:332))
617         (IOPATH datac combout (213:213:213) (213:213:213))
618         (IOPATH datad combout (87:87:87) (87:87:87))
619       )
620     )
621   )
622   (CELL
623     (CELLTYPE "stratix_asynch_lcell")
624     (INSTANCE \\vga_driver_unit\|G_2\\.lecomb)
625     (DELAY
626       (ABSOLUTE
627         (PORT dataa (2259:2259:2259) (2259:2259:2259))
628         (PORT datab (2033:2033:2033) (2033:2033:2033))
629         (PORT datac (1799:1799:1799) (1799:1799:1799))
630         (PORT datad (139:139:139) (139:139:139))
631         (IOPATH dataa combout (459:459:459) (459:459:459))
632         (IOPATH datab combout (332:332:332) (332:332:332))
633         (IOPATH datac combout (213:213:213) (213:213:213))
634         (IOPATH datad combout (87:87:87) (87:87:87))
635       )
636     )
637   )
638   (CELL
639     (CELLTYPE "stratix_asynch_lcell")
640     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un13_hsync_counter_7\\.lecomb)
641     (DELAY
642       (ABSOLUTE
643         (PORT dataa (664:664:664) (664:664:664))
644         (PORT datab (622:622:622) (622:622:622))
645         (PORT datac (973:973:973) (973:973:973))
646         (PORT datad (966:966:966) (966:966:966))
647         (IOPATH dataa combout (459:459:459) (459:459:459))
648         (IOPATH datab combout (332:332:332) (332:332:332))
649         (IOPATH datac combout (213:213:213) (213:213:213))
650         (IOPATH datad combout (87:87:87) (87:87:87))
651       )
652     )
653   )
654   (CELL
655     (CELLTYPE "stratix_asynch_lcell")
656     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un13_hsync_counter_2\\.lecomb)
657     (DELAY
658       (ABSOLUTE
659         (PORT dataa (638:638:638) (638:638:638))
660         (PORT datab (641:641:641) (641:641:641))
661         (PORT datac (994:994:994) (994:994:994))
662         (PORT datad (671:671:671) (671:671:671))
663         (IOPATH dataa combout (459:459:459) (459:459:459))
664         (IOPATH datab combout (332:332:332) (332:332:332))
665         (IOPATH datac combout (213:213:213) (213:213:213))
666         (IOPATH datad combout (87:87:87) (87:87:87))
667       )
668     )
669   )
670   (CELL
671     (CELLTYPE "stratix_asynch_lcell")
672     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un13_hsync_counter\\.lecomb)
673     (DELAY
674       (ABSOLUTE
675         (PORT dataa (710:710:710) (710:710:710))
676         (PORT datab (341:341:341) (341:341:341))
677         (PORT datac (708:708:708) (708:708:708))
678         (PORT datad (347:347:347) (347:347:347))
679         (IOPATH dataa combout (459:459:459) (459:459:459))
680         (IOPATH datab combout (332:332:332) (332:332:332))
681         (IOPATH datac combout (213:213:213) (213:213:213))
682         (IOPATH datad combout (87:87:87) (87:87:87))
683       )
684     )
685   )
686   (CELL
687     (CELLTYPE "stratix_asynch_lcell")
688     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un12_hsync_counter_3\\.lecomb)
689     (DELAY
690       (ABSOLUTE
691         (PORT dataa (663:663:663) (663:663:663))
692         (PORT datab (659:659:659) (659:659:659))
693         (PORT datac (652:652:652) (652:652:652))
694         (PORT datad (625:625:625) (625:625:625))
695         (IOPATH dataa combout (459:459:459) (459:459:459))
696         (IOPATH datab combout (332:332:332) (332:332:332))
697         (IOPATH datac combout (213:213:213) (213:213:213))
698         (IOPATH datad combout (87:87:87) (87:87:87))
699       )
700     )
701   )
702   (CELL
703     (CELLTYPE "stratix_asynch_lcell")
704     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un12_hsync_counter_4\\.lecomb)
705     (DELAY
706       (ABSOLUTE
707         (PORT dataa (715:715:715) (715:715:715))
708         (PORT datab (694:694:694) (694:694:694))
709         (PORT datac (991:991:991) (991:991:991))
710         (PORT datad (964:964:964) (964:964:964))
711         (IOPATH dataa combout (459:459:459) (459:459:459))
712         (IOPATH datab combout (332:332:332) (332:332:332))
713         (IOPATH datac combout (213:213:213) (213:213:213))
714         (IOPATH datad combout (87:87:87) (87:87:87))
715       )
716     )
717   )
718   (CELL
719     (CELLTYPE "stratix_asynch_lcell")
720     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un12_hsync_counter\\.lecomb)
721     (DELAY
722       (ABSOLUTE
723         (PORT dataa (665:665:665) (665:665:665))
724         (PORT datab (343:343:343) (343:343:343))
725         (PORT datac (638:638:638) (638:638:638))
726         (PORT datad (139:139:139) (139:139:139))
727         (IOPATH dataa combout (459:459:459) (459:459:459))
728         (IOPATH datab combout (332:332:332) (332:332:332))
729         (IOPATH datac combout (213:213:213) (213:213:213))
730         (IOPATH datad combout (87:87:87) (87:87:87))
731       )
732     )
733   )
734   (CELL
735     (CELLTYPE "stratix_asynch_lcell")
736     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un10_hsync_counter_4\\.lecomb)
737     (DELAY
738       (ABSOLUTE
739         (PORT dataa (636:636:636) (636:636:636))
740         (PORT datab (631:631:631) (631:631:631))
741         (PORT datac (612:612:612) (612:612:612))
742         (PORT datad (609:609:609) (609:609:609))
743         (IOPATH dataa combout (459:459:459) (459:459:459))
744         (IOPATH datab combout (332:332:332) (332:332:332))
745         (IOPATH datac combout (213:213:213) (213:213:213))
746         (IOPATH datad combout (87:87:87) (87:87:87))
747       )
748     )
749   )
750   (CELL
751     (CELLTYPE "stratix_asynch_lcell")
752     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un10_hsync_counter_3\\.lecomb)
753     (DELAY
754       (ABSOLUTE
755         (PORT dataa (632:632:632) (632:632:632))
756         (PORT datab (631:631:631) (631:631:631))
757         (PORT datad (625:625:625) (625:625:625))
758         (IOPATH dataa combout (459:459:459) (459:459:459))
759         (IOPATH datab combout (332:332:332) (332:332:332))
760         (IOPATH datad combout (87:87:87) (87:87:87))
761       )
762     )
763   )
764   (CELL
765     (CELLTYPE "stratix_asynch_lcell")
766     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un10_hsync_counter_1\\.lecomb)
767     (DELAY
768       (ABSOLUTE
769         (PORT datab (593:593:593) (593:593:593))
770         (PORT datac (605:605:605) (605:605:605))
771         (PORT datad (675:675:675) (675:675:675))
772         (IOPATH datab combout (332:332:332) (332:332:332))
773         (IOPATH datac combout (213:213:213) (213:213:213))
774         (IOPATH datad combout (87:87:87) (87:87:87))
775       )
776     )
777   )
778   (CELL
779     (CELLTYPE "stratix_asynch_lcell")
780     (INSTANCE \\vga_driver_unit\|hsync_state_5_\\.lecomb)
781     (DELAY
782       (ABSOLUTE
783         (PORT datac (2211:2211:2211) (2211:2211:2211))
784         (PORT datad (2256:2256:2256) (2256:2256:2256))
785         (IOPATH datac regin (364:364:364) (364:364:364))
786         (IOPATH datad regin (235:235:235) (235:235:235))
787       )
788     )
789   )
790   (CELL
791     (CELLTYPE "stratix_lcell_register")
792     (INSTANCE \\vga_driver_unit\|hsync_state_5_\\.lereg)
793     (DELAY
794       (ABSOLUTE
795         (PORT sclr (2314:2314:2314) (2314:2314:2314))
796         (PORT aclr (668:668:668) (668:668:668))
797         (PORT clk (2413:2413:2413) (2413:2413:2413))
798         (PORT ena (1639:1639:1639) (1639:1639:1639))
799         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
800         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
801       )
802     )
803     (TIMINGCHECK
804       (SETUP datain (posedge clk) (10:10:10))
805       (SETUP sclr (posedge clk) (10:10:10))
806       (SETUP ena (posedge clk) (10:10:10))
807       (HOLD datain (posedge clk) (100:100:100))
808       (HOLD sclr (posedge clk) (100:100:100))
809       (HOLD ena (posedge clk) (100:100:100))
810     )
811   )
812   (CELL
813     (CELLTYPE "stratix_asynch_lcell")
814     (INSTANCE \\vga_driver_unit\|hsync_state_4_\\.lecomb)
815     (DELAY
816       (ABSOLUTE
817         (PORT dataa (850:850:850) (850:850:850))
818         (PORT datab (344:344:344) (344:344:344))
819         (PORT datac (601:601:601) (601:601:601))
820         (PORT datad (446:446:446) (446:446:446))
821         (IOPATH dataa regin (583:583:583) (583:583:583))
822         (IOPATH datab regin (489:489:489) (489:489:489))
823         (IOPATH datac regin (364:364:364) (364:364:364))
824         (IOPATH datad regin (235:235:235) (235:235:235))
825       )
826     )
827   )
828   (CELL
829     (CELLTYPE "stratix_lcell_register")
830     (INSTANCE \\vga_driver_unit\|hsync_state_4_\\.lereg)
831     (DELAY
832       (ABSOLUTE
833         (PORT sclr (2314:2314:2314) (2314:2314:2314))
834         (PORT aclr (668:668:668) (668:668:668))
835         (PORT clk (2413:2413:2413) (2413:2413:2413))
836         (PORT ena (1639:1639:1639) (1639:1639:1639))
837         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
838         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
839       )
840     )
841     (TIMINGCHECK
842       (SETUP datain (posedge clk) (10:10:10))
843       (SETUP sclr (posedge clk) (10:10:10))
844       (SETUP ena (posedge clk) (10:10:10))
845       (HOLD datain (posedge clk) (100:100:100))
846       (HOLD sclr (posedge clk) (100:100:100))
847       (HOLD ena (posedge clk) (100:100:100))
848     )
849   )
850   (CELL
851     (CELLTYPE "stratix_asynch_lcell")
852     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un11_hsync_counter_3\\.lecomb)
853     (DELAY
854       (ABSOLUTE
855         (PORT dataa (634:634:634) (634:634:634))
856         (PORT datab (625:625:625) (625:625:625))
857         (PORT datac (607:607:607) (607:607:607))
858         (PORT datad (621:621:621) (621:621:621))
859         (IOPATH dataa combout (459:459:459) (459:459:459))
860         (IOPATH datab combout (332:332:332) (332:332:332))
861         (IOPATH datac combout (213:213:213) (213:213:213))
862         (IOPATH datad combout (87:87:87) (87:87:87))
863       )
864     )
865   )
866   (CELL
867     (CELLTYPE "stratix_asynch_lcell")
868     (INSTANCE \\vga_driver_unit\|hsync_state_next_1_sqmuxa_2_cZ\\.lecomb)
869     (DELAY
870       (ABSOLUTE
871         (PORT dataa (375:375:375) (375:375:375))
872         (PORT datab (429:429:429) (429:429:429))
873         (PORT datac (366:366:366) (366:366:366))
874         (PORT datad (355:355:355) (355:355:355))
875         (IOPATH dataa combout (459:459:459) (459:459:459))
876         (IOPATH datab combout (332:332:332) (332:332:332))
877         (IOPATH datac combout (213:213:213) (213:213:213))
878         (IOPATH datad combout (87:87:87) (87:87:87))
879       )
880     )
881   )
882   (CELL
883     (CELLTYPE "stratix_asynch_lcell")
884     (INSTANCE \\vga_driver_unit\|hsync_state_3_\\.lecomb)
885     (DELAY
886       (ABSOLUTE
887         (PORT dataa (359:359:359) (359:359:359))
888         (PORT datab (344:344:344) (344:344:344))
889         (PORT datac (1188:1188:1188) (1188:1188:1188))
890         (PORT datad (1338:1338:1338) (1338:1338:1338))
891         (IOPATH dataa combout (459:459:459) (459:459:459))
892         (IOPATH datab combout (332:332:332) (332:332:332))
893         (IOPATH datad combout (87:87:87) (87:87:87))
894         (IOPATH qfbkin combout (291:291:291) (291:291:291))
895       )
896     )
897   )
898   (CELL
899     (CELLTYPE "stratix_lcell_register")
900     (INSTANCE \\vga_driver_unit\|hsync_state_3_\\.lereg)
901     (DELAY
902       (ABSOLUTE
903         (PORT datac (1278:1278:1278) (1278:1278:1278))
904         (PORT sclr (2572:2572:2572) (2572:2572:2572))
905         (PORT aclr (668:668:668) (668:668:668))
906         (PORT clk (2413:2413:2413) (2413:2413:2413))
907         (PORT ena (1081:1081:1081) (1081:1081:1081))
908         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
909         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
910         (IOPATH (posedge clk) qfbkout (176:176:176) (176:176:176))
911         (IOPATH (posedge aclr) qfbkout (212:212:212) (212:212:212))
912       )
913     )
914     (TIMINGCHECK
915       (SETUP datac (posedge clk) (10:10:10))
916       (SETUP datain (posedge clk) (10:10:10))
917       (SETUP sclr (posedge clk) (10:10:10))
918       (SETUP ena (posedge clk) (10:10:10))
919       (HOLD datac (posedge clk) (100:100:100))
920       (HOLD datain (posedge clk) (100:100:100))
921       (HOLD sclr (posedge clk) (100:100:100))
922       (HOLD ena (posedge clk) (100:100:100))
923     )
924   )
925   (CELL
926     (CELLTYPE "stratix_asynch_lcell")
927     (INSTANCE \\vga_driver_unit\|hsync_state_next_1_sqmuxa_1_cZ\\.lecomb)
928     (DELAY
929       (ABSOLUTE
930         (PORT dataa (456:456:456) (456:456:456))
931         (PORT datab (348:348:348) (348:348:348))
932         (PORT datac (366:366:366) (366:366:366))
933         (PORT datad (139:139:139) (139:139:139))
934         (IOPATH dataa combout (459:459:459) (459:459:459))
935         (IOPATH datab combout (332:332:332) (332:332:332))
936         (IOPATH datac combout (213:213:213) (213:213:213))
937         (IOPATH datad combout (87:87:87) (87:87:87))
938       )
939     )
940   )
941   (CELL
942     (CELLTYPE "stratix_asynch_lcell")
943     (INSTANCE \\vga_driver_unit\|hsync_state_3_0_0_0__g0_0_cZ\\.lecomb)
944     (DELAY
945       (ABSOLUTE
946         (PORT dataa (1806:1806:1806) (1806:1806:1806))
947         (PORT datab (917:917:917) (917:917:917))
948         (PORT datac (370:370:370) (370:370:370))
949         (PORT datad (926:926:926) (926:926:926))
950         (IOPATH dataa combout (459:459:459) (459:459:459))
951         (IOPATH datab combout (332:332:332) (332:332:332))
952         (IOPATH datac combout (213:213:213) (213:213:213))
953         (IOPATH datad combout (87:87:87) (87:87:87))
954       )
955     )
956   )
957   (CELL
958     (CELLTYPE "stratix_asynch_lcell")
959     (INSTANCE \\vga_driver_unit\|hsync_state_2_\\.lecomb)
960     (DELAY
961       (ABSOLUTE
962         (PORT dataa (1435:1435:1435) (1435:1435:1435))
963         (PORT datac (1775:1775:1775) (1775:1775:1775))
964         (IOPATH dataa regin (583:583:583) (583:583:583))
965         (IOPATH datac regin (364:364:364) (364:364:364))
966       )
967     )
968   )
969   (CELL
970     (CELLTYPE "stratix_lcell_register")
971     (INSTANCE \\vga_driver_unit\|hsync_state_2_\\.lereg)
972     (DELAY
973       (ABSOLUTE
974         (PORT sclr (1824:1824:1824) (1824:1824:1824))
975         (PORT aclr (668:668:668) (668:668:668))
976         (PORT clk (2472:2472:2472) (2472:2472:2472))
977         (PORT ena (1916:1916:1916) (1916:1916:1916))
978         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
979         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
980       )
981     )
982     (TIMINGCHECK
983       (SETUP datain (posedge clk) (10:10:10))
984       (SETUP sclr (posedge clk) (10:10:10))
985       (SETUP ena (posedge clk) (10:10:10))
986       (HOLD datain (posedge clk) (100:100:100))
987       (HOLD sclr (posedge clk) (100:100:100))
988       (HOLD ena (posedge clk) (100:100:100))
989     )
990   )
991   (CELL
992     (CELLTYPE "stratix_asynch_lcell")
993     (INSTANCE \\vga_driver_unit\|hsync_state_0_\\.lecomb)
994     (DELAY
995       (ABSOLUTE
996         (PORT datac (1404:1404:1404) (1404:1404:1404))
997         (PORT datad (709:709:709) (709:709:709))
998         (IOPATH datac regin (364:364:364) (364:364:364))
999         (IOPATH datad regin (235:235:235) (235:235:235))
1000       )
1001     )
1002   )
1003   (CELL
1004     (CELLTYPE "stratix_lcell_register")
1005     (INSTANCE \\vga_driver_unit\|hsync_state_0_\\.lereg)
1006     (DELAY
1007       (ABSOLUTE
1008         (PORT sclr (1824:1824:1824) (1824:1824:1824))
1009         (PORT aclr (668:668:668) (668:668:668))
1010         (PORT clk (2472:2472:2472) (2472:2472:2472))
1011         (PORT ena (1916:1916:1916) (1916:1916:1916))
1012         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1013         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1014       )
1015     )
1016     (TIMINGCHECK
1017       (SETUP datain (posedge clk) (10:10:10))
1018       (SETUP sclr (posedge clk) (10:10:10))
1019       (SETUP ena (posedge clk) (10:10:10))
1020       (HOLD datain (posedge clk) (100:100:100))
1021       (HOLD sclr (posedge clk) (100:100:100))
1022       (HOLD ena (posedge clk) (100:100:100))
1023     )
1024   )
1025   (CELL
1026     (CELLTYPE "stratix_asynch_lcell")
1027     (INSTANCE \\vga_driver_unit\|hsync_counter_next_1_sqmuxa_cZ\\.lecomb)
1028     (DELAY
1029       (ABSOLUTE
1030         (PORT dataa (473:473:473) (473:473:473))
1031         (PORT datab (975:975:975) (975:975:975))
1032         (PORT datac (5544:5544:5544) (5544:5544:5544))
1033         (PORT datad (1496:1496:1496) (1496:1496:1496))
1034         (IOPATH dataa combout (459:459:459) (459:459:459))
1035         (IOPATH datab combout (332:332:332) (332:332:332))
1036         (IOPATH datac combout (213:213:213) (213:213:213))
1037         (IOPATH datad combout (87:87:87) (87:87:87))
1038       )
1039     )
1040   )
1041   (CELL
1042     (CELLTYPE "stratix_asynch_lcell")
1043     (INSTANCE \\vga_driver_unit\|HSYNC_FSM_next_un11_hsync_counter_2\\.lecomb)
1044     (DELAY
1045       (ABSOLUTE
1046         (PORT dataa (630:630:630) (630:630:630))
1047         (PORT datab (629:629:629) (629:629:629))
1048         (PORT datad (609:609:609) (609:609:609))
1049         (IOPATH dataa combout (459:459:459) (459:459:459))
1050         (IOPATH datab combout (332:332:332) (332:332:332))
1051         (IOPATH datad combout (87:87:87) (87:87:87))
1052       )
1053     )
1054   )
1055   (CELL
1056     (CELLTYPE "stratix_asynch_lcell")
1057     (INSTANCE \\vga_driver_unit\|hsync_state_1_\\.lecomb)
1058     (DELAY
1059       (ABSOLUTE
1060         (PORT dataa (376:376:376) (376:376:376))
1061         (PORT datab (431:431:431) (431:431:431))
1062         (PORT datac (599:599:599) (599:599:599))
1063         (PORT datad (139:139:139) (139:139:139))
1064         (IOPATH dataa regin (583:583:583) (583:583:583))
1065         (IOPATH datab regin (489:489:489) (489:489:489))
1066         (IOPATH datac regin (364:364:364) (364:364:364))
1067         (IOPATH datad regin (235:235:235) (235:235:235))
1068       )
1069     )
1070   )
1071   (CELL
1072     (CELLTYPE "stratix_lcell_register")
1073     (INSTANCE \\vga_driver_unit\|hsync_state_1_\\.lereg)
1074     (DELAY
1075       (ABSOLUTE
1076         (PORT sclr (2314:2314:2314) (2314:2314:2314))
1077         (PORT aclr (668:668:668) (668:668:668))
1078         (PORT clk (2413:2413:2413) (2413:2413:2413))
1079         (PORT ena (1639:1639:1639) (1639:1639:1639))
1080         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1081         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1082       )
1083     )
1084     (TIMINGCHECK
1085       (SETUP datain (posedge clk) (10:10:10))
1086       (SETUP sclr (posedge clk) (10:10:10))
1087       (SETUP ena (posedge clk) (10:10:10))
1088       (HOLD datain (posedge clk) (100:100:100))
1089       (HOLD sclr (posedge clk) (100:100:100))
1090       (HOLD ena (posedge clk) (100:100:100))
1091     )
1092   )
1093   (CELL
1094     (CELLTYPE "stratix_asynch_lcell")
1095     (INSTANCE \\vga_driver_unit\|column_counter_next_0_sqmuxa_1_1_cZ\\.lecomb)
1096     (DELAY
1097       (ABSOLUTE
1098         (PORT dataa (966:966:966) (966:966:966))
1099         (PORT datab (619:619:619) (619:619:619))
1100         (PORT datac (5548:5548:5548) (5548:5548:5548))
1101         (PORT datad (1290:1290:1290) (1290:1290:1290))
1102         (IOPATH dataa combout (459:459:459) (459:459:459))
1103         (IOPATH datab combout (332:332:332) (332:332:332))
1104         (IOPATH datac combout (213:213:213) (213:213:213))
1105         (IOPATH datad combout (87:87:87) (87:87:87))
1106       )
1107     )
1108   )
1109   (CELL
1110     (CELLTYPE "stratix_asynch_lcell")
1111     (INSTANCE \\vga_driver_unit\|column_counter_sig_0_\\.lecomb)
1112     (DELAY
1113       (ABSOLUTE
1114         (PORT datac (461:461:461) (461:461:461))
1115         (PORT datad (625:625:625) (625:625:625))
1116         (IOPATH datac regin (364:364:364) (364:364:364))
1117         (IOPATH datad regin (235:235:235) (235:235:235))
1118       )
1119     )
1120   )
1121   (CELL
1122     (CELLTYPE "stratix_lcell_register")
1123     (INSTANCE \\vga_driver_unit\|column_counter_sig_0_\\.lereg)
1124     (DELAY
1125       (ABSOLUTE
1126         (PORT sclr (2608:2608:2608) (2608:2608:2608))
1127         (PORT aclr (668:668:668) (668:668:668))
1128         (PORT clk (2406:2406:2406) (2406:2406:2406))
1129         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1130         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1131       )
1132     )
1133     (TIMINGCHECK
1134       (SETUP datain (posedge clk) (10:10:10))
1135       (SETUP sclr (posedge clk) (10:10:10))
1136       (HOLD datain (posedge clk) (100:100:100))
1137       (HOLD sclr (posedge clk) (100:100:100))
1138     )
1139   )
1140   (CELL
1141     (CELLTYPE "stratix_asynch_lcell")
1142     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_1_\\.lecomb)
1143     (DELAY
1144       (ABSOLUTE
1145         (PORT dataa (942:942:942) (942:942:942))
1146         (PORT datab (676:676:676) (676:676:676))
1147         (IOPATH dataa combout (459:459:459) (459:459:459))
1148         (IOPATH datab combout (332:332:332) (332:332:332))
1149         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1150         (IOPATH datab cout0 (344:344:344) (344:344:344))
1151         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1152         (IOPATH datab cout1 (341:341:341) (341:341:341))
1153       )
1154     )
1155   )
1156   (CELL
1157     (CELLTYPE "stratix_asynch_lcell")
1158     (INSTANCE \\vga_driver_unit\|column_counter_sig_1_\\.lecomb)
1159     (DELAY
1160       (ABSOLUTE
1161         (PORT datac (540:540:540) (540:540:540))
1162         (PORT datad (630:630:630) (630:630:630))
1163         (IOPATH datac regin (364:364:364) (364:364:364))
1164         (IOPATH datad regin (235:235:235) (235:235:235))
1165       )
1166     )
1167   )
1168   (CELL
1169     (CELLTYPE "stratix_lcell_register")
1170     (INSTANCE \\vga_driver_unit\|column_counter_sig_1_\\.lereg)
1171     (DELAY
1172       (ABSOLUTE
1173         (PORT sclr (2608:2608:2608) (2608:2608:2608))
1174         (PORT aclr (668:668:668) (668:668:668))
1175         (PORT clk (2406:2406:2406) (2406:2406:2406))
1176         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1177         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1178       )
1179     )
1180     (TIMINGCHECK
1181       (SETUP datain (posedge clk) (10:10:10))
1182       (SETUP sclr (posedge clk) (10:10:10))
1183       (HOLD datain (posedge clk) (100:100:100))
1184       (HOLD sclr (posedge clk) (100:100:100))
1185     )
1186   )
1187   (CELL
1188     (CELLTYPE "stratix_asynch_lcell")
1189     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_0_\\.lecomb)
1190     (DELAY
1191       (ABSOLUTE
1192         (PORT dataa (1196:1196:1196) (1196:1196:1196))
1193         (PORT datab (1380:1380:1380) (1380:1380:1380))
1194         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1195         (IOPATH datab cout0 (344:344:344) (344:344:344))
1196         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1197         (IOPATH datab cout1 (341:341:341) (341:341:341))
1198       )
1199     )
1200   )
1201   (CELL
1202     (CELLTYPE "stratix_asynch_lcell")
1203     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_2_\\.lecomb)
1204     (DELAY
1205       (ABSOLUTE
1206         (PORT dataa (1222:1222:1222) (1222:1222:1222))
1207         (PORT datab (1109:1109:1109) (1109:1109:1109))
1208         (IOPATH dataa combout (459:459:459) (459:459:459))
1209         (IOPATH datab combout (332:332:332) (332:332:332))
1210         (IOPATH cin0 combout (432:432:432) (432:432:432))
1211         (IOPATH cin1 combout (449:449:449) (449:449:449))
1212         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1213         (IOPATH datab cout0 (344:344:344) (344:344:344))
1214         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1215         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1216         (IOPATH datab cout1 (341:341:341) (341:341:341))
1217         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1218       )
1219     )
1220   )
1221   (CELL
1222     (CELLTYPE "stratix_asynch_lcell")
1223     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_4_\\.lecomb)
1224     (DELAY
1225       (ABSOLUTE
1226         (PORT dataa (1155:1155:1155) (1155:1155:1155))
1227         (PORT datab (414:414:414) (414:414:414))
1228         (IOPATH dataa combout (459:459:459) (459:459:459))
1229         (IOPATH datab combout (332:332:332) (332:332:332))
1230         (IOPATH cin0 combout (432:432:432) (432:432:432))
1231         (IOPATH cin1 combout (449:449:449) (449:449:449))
1232         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1233         (IOPATH datab cout0 (344:344:344) (344:344:344))
1234         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1235         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1236         (IOPATH datab cout1 (341:341:341) (341:341:341))
1237         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1238       )
1239     )
1240   )
1241   (CELL
1242     (CELLTYPE "stratix_asynch_lcell")
1243     (INSTANCE \\vga_driver_unit\|column_counter_sig_4_\\.lecomb)
1244     (DELAY
1245       (ABSOLUTE
1246         (PORT datac (1328:1328:1328) (1328:1328:1328))
1247         (PORT datad (340:340:340) (340:340:340))
1248         (IOPATH datac regin (364:364:364) (364:364:364))
1249         (IOPATH datad regin (235:235:235) (235:235:235))
1250       )
1251     )
1252   )
1253   (CELL
1254     (CELLTYPE "stratix_lcell_register")
1255     (INSTANCE \\vga_driver_unit\|column_counter_sig_4_\\.lereg)
1256     (DELAY
1257       (ABSOLUTE
1258         (PORT sclr (2614:2614:2614) (2614:2614:2614))
1259         (PORT aclr (668:668:668) (668:668:668))
1260         (PORT clk (2403:2403:2403) (2403:2403:2403))
1261         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1262         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1263       )
1264     )
1265     (TIMINGCHECK
1266       (SETUP datain (posedge clk) (10:10:10))
1267       (SETUP sclr (posedge clk) (10:10:10))
1268       (HOLD datain (posedge clk) (100:100:100))
1269       (HOLD sclr (posedge clk) (100:100:100))
1270     )
1271   )
1272   (CELL
1273     (CELLTYPE "stratix_asynch_lcell")
1274     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_3_\\.lecomb)
1275     (DELAY
1276       (ABSOLUTE
1277         (PORT dataa (684:684:684) (684:684:684))
1278         (PORT datab (688:688:688) (688:688:688))
1279         (IOPATH dataa combout (459:459:459) (459:459:459))
1280         (IOPATH datab combout (332:332:332) (332:332:332))
1281         (IOPATH cin0 combout (432:432:432) (432:432:432))
1282         (IOPATH cin1 combout (449:449:449) (449:449:449))
1283         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1284         (IOPATH datab cout0 (344:344:344) (344:344:344))
1285         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1286         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1287         (IOPATH datab cout1 (341:341:341) (341:341:341))
1288         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1289       )
1290     )
1291   )
1292   (CELL
1293     (CELLTYPE "stratix_asynch_lcell")
1294     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_5_\\.lecomb)
1295     (DELAY
1296       (ABSOLUTE
1297         (PORT dataa (947:947:947) (947:947:947))
1298         (PORT datab (1122:1122:1122) (1122:1122:1122))
1299         (IOPATH dataa combout (459:459:459) (459:459:459))
1300         (IOPATH datab combout (332:332:332) (332:332:332))
1301         (IOPATH cin0 combout (432:432:432) (432:432:432))
1302         (IOPATH cin1 combout (449:449:449) (449:449:449))
1303         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1304         (IOPATH datab cout0 (344:344:344) (344:344:344))
1305         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1306         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1307         (IOPATH datab cout1 (341:341:341) (341:341:341))
1308         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1309       )
1310     )
1311   )
1312   (CELL
1313     (CELLTYPE "stratix_asynch_lcell")
1314     (INSTANCE \\vga_driver_unit\|column_counter_sig_5_\\.lecomb)
1315     (DELAY
1316       (ABSOLUTE
1317         (PORT datac (935:935:935) (935:935:935))
1318         (PORT datad (352:352:352) (352:352:352))
1319         (IOPATH datac regin (364:364:364) (364:364:364))
1320         (IOPATH datad regin (235:235:235) (235:235:235))
1321       )
1322     )
1323   )
1324   (CELL
1325     (CELLTYPE "stratix_lcell_register")
1326     (INSTANCE \\vga_driver_unit\|column_counter_sig_5_\\.lereg)
1327     (DELAY
1328       (ABSOLUTE
1329         (PORT sclr (2653:2653:2653) (2653:2653:2653))
1330         (PORT aclr (668:668:668) (668:668:668))
1331         (PORT clk (2406:2406:2406) (2406:2406:2406))
1332         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1333         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1334       )
1335     )
1336     (TIMINGCHECK
1337       (SETUP datain (posedge clk) (10:10:10))
1338       (SETUP sclr (posedge clk) (10:10:10))
1339       (HOLD datain (posedge clk) (100:100:100))
1340       (HOLD sclr (posedge clk) (100:100:100))
1341     )
1342   )
1343   (CELL
1344     (CELLTYPE "stratix_asynch_lcell")
1345     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_7_\\.lecomb)
1346     (DELAY
1347       (ABSOLUTE
1348         (PORT dataa (628:628:628) (628:628:628))
1349         (PORT datab (416:416:416) (416:416:416))
1350         (IOPATH dataa combout (459:459:459) (459:459:459))
1351         (IOPATH datab combout (332:332:332) (332:332:332))
1352         (IOPATH cin0 combout (432:432:432) (432:432:432))
1353         (IOPATH cin1 combout (449:449:449) (449:449:449))
1354         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1355         (IOPATH datab cout0 (344:344:344) (344:344:344))
1356         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1357         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1358         (IOPATH datab cout1 (341:341:341) (341:341:341))
1359         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1360       )
1361     )
1362   )
1363   (CELL
1364     (CELLTYPE "stratix_asynch_lcell")
1365     (INSTANCE \\vga_driver_unit\|column_counter_sig_7_\\.lecomb)
1366     (DELAY
1367       (ABSOLUTE
1368         (PORT dataa (352:352:352) (352:352:352))
1369         (PORT datab (920:920:920) (920:920:920))
1370         (PORT datac (1883:1883:1883) (1883:1883:1883))
1371         (IOPATH dataa regin (583:583:583) (583:583:583))
1372         (IOPATH datab regin (489:489:489) (489:489:489))
1373         (IOPATH datac regin (364:364:364) (364:364:364))
1374       )
1375     )
1376   )
1377   (CELL
1378     (CELLTYPE "stratix_lcell_register")
1379     (INSTANCE \\vga_driver_unit\|column_counter_sig_7_\\.lereg)
1380     (DELAY
1381       (ABSOLUTE
1382         (PORT aclr (668:668:668) (668:668:668))
1383         (PORT clk (2406:2406:2406) (2406:2406:2406))
1384         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1385         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1386       )
1387     )
1388     (TIMINGCHECK
1389       (SETUP datain (posedge clk) (10:10:10))
1390       (HOLD datain (posedge clk) (100:100:100))
1391     )
1392   )
1393   (CELL
1394     (CELLTYPE "stratix_asynch_lcell")
1395     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_6_\\.lecomb)
1396     (DELAY
1397       (ABSOLUTE
1398         (PORT dataa (1175:1175:1175) (1175:1175:1175))
1399         (PORT datab (1203:1203:1203) (1203:1203:1203))
1400         (IOPATH dataa combout (459:459:459) (459:459:459))
1401         (IOPATH datab combout (332:332:332) (332:332:332))
1402         (IOPATH cin0 combout (432:432:432) (432:432:432))
1403         (IOPATH cin1 combout (449:449:449) (449:449:449))
1404         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1405         (IOPATH datab cout0 (344:344:344) (344:344:344))
1406         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1407         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1408         (IOPATH datab cout1 (341:341:341) (341:341:341))
1409         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1410       )
1411     )
1412   )
1413   (CELL
1414     (CELLTYPE "stratix_asynch_lcell")
1415     (INSTANCE \\vga_driver_unit\|column_counter_sig_6_\\.lecomb)
1416     (DELAY
1417       (ABSOLUTE
1418         (PORT datac (938:938:938) (938:938:938))
1419         (PORT datad (1031:1031:1031) (1031:1031:1031))
1420         (IOPATH datac regin (364:364:364) (364:364:364))
1421         (IOPATH datad regin (235:235:235) (235:235:235))
1422       )
1423     )
1424   )
1425   (CELL
1426     (CELLTYPE "stratix_lcell_register")
1427     (INSTANCE \\vga_driver_unit\|column_counter_sig_6_\\.lereg)
1428     (DELAY
1429       (ABSOLUTE
1430         (PORT sclr (2653:2653:2653) (2653:2653:2653))
1431         (PORT aclr (668:668:668) (668:668:668))
1432         (PORT clk (2406:2406:2406) (2406:2406:2406))
1433         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1434         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1435       )
1436     )
1437     (TIMINGCHECK
1438       (SETUP datain (posedge clk) (10:10:10))
1439       (SETUP sclr (posedge clk) (10:10:10))
1440       (HOLD datain (posedge clk) (100:100:100))
1441       (HOLD sclr (posedge clk) (100:100:100))
1442     )
1443   )
1444   (CELL
1445     (CELLTYPE "stratix_asynch_lcell")
1446     (INSTANCE \\vga_driver_unit\|COLUMN_COUNT_next_un10_column_counter_siglt6_1\\.lecomb)
1447     (DELAY
1448       (ABSOLUTE
1449         (PORT dataa (680:680:680) (680:680:680))
1450         (PORT datad (965:965:965) (965:965:965))
1451         (IOPATH dataa combout (459:459:459) (459:459:459))
1452         (IOPATH datad combout (87:87:87) (87:87:87))
1453       )
1454     )
1455   )
1456   (CELL
1457     (CELLTYPE "stratix_asynch_lcell")
1458     (INSTANCE \\vga_driver_unit\|COLUMN_COUNT_next_un10_column_counter_siglt6_2\\.lecomb)
1459     (DELAY
1460       (ABSOLUTE
1461         (PORT datab (450:450:450) (450:450:450))
1462         (PORT datac (682:682:682) (682:682:682))
1463         (PORT datad (1077:1077:1077) (1077:1077:1077))
1464         (IOPATH datab combout (332:332:332) (332:332:332))
1465         (IOPATH datac combout (213:213:213) (213:213:213))
1466         (IOPATH datad combout (87:87:87) (87:87:87))
1467       )
1468     )
1469   )
1470   (CELL
1471     (CELLTYPE "stratix_asynch_lcell")
1472     (INSTANCE \\vga_driver_unit\|COLUMN_COUNT_next_un10_column_counter_siglt6\\.lecomb)
1473     (DELAY
1474       (ABSOLUTE
1475         (PORT dataa (452:452:452) (452:452:452))
1476         (PORT datab (445:445:445) (445:445:445))
1477         (PORT datac (373:373:373) (373:373:373))
1478         (PORT datad (339:339:339) (339:339:339))
1479         (IOPATH dataa combout (459:459:459) (459:459:459))
1480         (IOPATH datab combout (332:332:332) (332:332:332))
1481         (IOPATH datac combout (213:213:213) (213:213:213))
1482         (IOPATH datad combout (87:87:87) (87:87:87))
1483       )
1484     )
1485   )
1486   (CELL
1487     (CELLTYPE "stratix_asynch_lcell")
1488     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_8_\\.lecomb)
1489     (DELAY
1490       (ABSOLUTE
1491         (PORT datad (1145:1145:1145) (1145:1145:1145))
1492         (IOPATH datad combout (87:87:87) (87:87:87))
1493         (IOPATH cin0 combout (432:432:432) (432:432:432))
1494         (IOPATH cin1 combout (449:449:449) (449:449:449))
1495       )
1496     )
1497   )
1498   (CELL
1499     (CELLTYPE "stratix_asynch_lcell")
1500     (INSTANCE \\vga_driver_unit\|column_counter_sig_8_\\.lecomb)
1501     (DELAY
1502       (ABSOLUTE
1503         (PORT datab (921:921:921) (921:921:921))
1504         (PORT datac (1883:1883:1883) (1883:1883:1883))
1505         (PORT datad (1026:1026:1026) (1026:1026:1026))
1506         (IOPATH datab regin (489:489:489) (489:489:489))
1507         (IOPATH datac regin (364:364:364) (364:364:364))
1508         (IOPATH datad regin (235:235:235) (235:235:235))
1509       )
1510     )
1511   )
1512   (CELL
1513     (CELLTYPE "stratix_lcell_register")
1514     (INSTANCE \\vga_driver_unit\|column_counter_sig_8_\\.lereg)
1515     (DELAY
1516       (ABSOLUTE
1517         (PORT aclr (668:668:668) (668:668:668))
1518         (PORT clk (2406:2406:2406) (2406:2406:2406))
1519         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1520         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1521       )
1522     )
1523     (TIMINGCHECK
1524       (SETUP datain (posedge clk) (10:10:10))
1525       (HOLD datain (posedge clk) (100:100:100))
1526     )
1527   )
1528   (CELL
1529     (CELLTYPE "stratix_asynch_lcell")
1530     (INSTANCE \\vga_driver_unit\|un2_column_counter_next_9_\\.lecomb)
1531     (DELAY
1532       (ABSOLUTE
1533         (PORT dataa (442:442:442) (442:442:442))
1534         (PORT datad (941:941:941) (941:941:941))
1535         (IOPATH dataa combout (459:459:459) (459:459:459))
1536         (IOPATH datad combout (87:87:87) (87:87:87))
1537         (IOPATH cin0 combout (432:432:432) (432:432:432))
1538         (IOPATH cin1 combout (449:449:449) (449:449:449))
1539       )
1540     )
1541   )
1542   (CELL
1543     (CELLTYPE "stratix_asynch_lcell")
1544     (INSTANCE \\vga_driver_unit\|column_counter_sig_9_\\.lecomb)
1545     (DELAY
1546       (ABSOLUTE
1547         (PORT datac (936:936:936) (936:936:936))
1548         (PORT datad (352:352:352) (352:352:352))
1549         (IOPATH datac regin (364:364:364) (364:364:364))
1550         (IOPATH datad regin (235:235:235) (235:235:235))
1551       )
1552     )
1553   )
1554   (CELL
1555     (CELLTYPE "stratix_lcell_register")
1556     (INSTANCE \\vga_driver_unit\|column_counter_sig_9_\\.lereg)
1557     (DELAY
1558       (ABSOLUTE
1559         (PORT sclr (2653:2653:2653) (2653:2653:2653))
1560         (PORT aclr (668:668:668) (668:668:668))
1561         (PORT clk (2406:2406:2406) (2406:2406:2406))
1562         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1563         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1564       )
1565     )
1566     (TIMINGCHECK
1567       (SETUP datain (posedge clk) (10:10:10))
1568       (SETUP sclr (posedge clk) (10:10:10))
1569       (HOLD datain (posedge clk) (100:100:100))
1570       (HOLD sclr (posedge clk) (100:100:100))
1571     )
1572   )
1573   (CELL
1574     (CELLTYPE "stratix_asynch_lcell")
1575     (INSTANCE \\vga_driver_unit\|COLUMN_COUNT_next_un10_column_counter_siglto9\\.lecomb)
1576     (DELAY
1577       (ABSOLUTE
1578         (PORT dataa (559:559:559) (559:559:559))
1579         (PORT datab (953:953:953) (953:953:953))
1580         (PORT datac (1003:1003:1003) (1003:1003:1003))
1581         (PORT datad (1073:1073:1073) (1073:1073:1073))
1582         (IOPATH dataa combout (459:459:459) (459:459:459))
1583         (IOPATH datab combout (332:332:332) (332:332:332))
1584         (IOPATH datac combout (213:213:213) (213:213:213))
1585         (IOPATH datad combout (87:87:87) (87:87:87))
1586       )
1587     )
1588   )
1589   (CELL
1590     (CELLTYPE "stratix_asynch_lcell")
1591     (INSTANCE \\vga_driver_unit\|column_counter_sig_2_\\.lecomb)
1592     (DELAY
1593       (ABSOLUTE
1594         (PORT dataa (640:640:640) (640:640:640))
1595         (PORT datad (1035:1035:1035) (1035:1035:1035))
1596         (IOPATH dataa regin (583:583:583) (583:583:583))
1597         (IOPATH datad regin (235:235:235) (235:235:235))
1598       )
1599     )
1600   )
1601   (CELL
1602     (CELLTYPE "stratix_lcell_register")
1603     (INSTANCE \\vga_driver_unit\|column_counter_sig_2_\\.lereg)
1604     (DELAY
1605       (ABSOLUTE
1606         (PORT sclr (2608:2608:2608) (2608:2608:2608))
1607         (PORT aclr (668:668:668) (668:668:668))
1608         (PORT clk (2406:2406:2406) (2406:2406:2406))
1609         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1610         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1611       )
1612     )
1613     (TIMINGCHECK
1614       (SETUP datain (posedge clk) (10:10:10))
1615       (SETUP sclr (posedge clk) (10:10:10))
1616       (HOLD datain (posedge clk) (100:100:100))
1617       (HOLD sclr (posedge clk) (100:100:100))
1618     )
1619   )
1620   (CELL
1621     (CELLTYPE "stratix_asynch_lcell")
1622     (INSTANCE \\vga_driver_unit\|column_counter_sig_3_\\.lecomb)
1623     (DELAY
1624       (ABSOLUTE
1625         (PORT datac (857:857:857) (857:857:857))
1626         (PORT datad (626:626:626) (626:626:626))
1627         (IOPATH datac regin (364:364:364) (364:364:364))
1628         (IOPATH datad regin (235:235:235) (235:235:235))
1629       )
1630     )
1631   )
1632   (CELL
1633     (CELLTYPE "stratix_lcell_register")
1634     (INSTANCE \\vga_driver_unit\|column_counter_sig_3_\\.lereg)
1635     (DELAY
1636       (ABSOLUTE
1637         (PORT sclr (2608:2608:2608) (2608:2608:2608))
1638         (PORT aclr (668:668:668) (668:668:668))
1639         (PORT clk (2406:2406:2406) (2406:2406:2406))
1640         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1641         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1642       )
1643     )
1644     (TIMINGCHECK
1645       (SETUP datain (posedge clk) (10:10:10))
1646       (SETUP sclr (posedge clk) (10:10:10))
1647       (HOLD datain (posedge clk) (100:100:100))
1648       (HOLD sclr (posedge clk) (100:100:100))
1649     )
1650   )
1651   (CELL
1652     (CELLTYPE "stratix_asynch_lcell")
1653     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un5_v_enablelto3\\.lecomb)
1654     (DELAY
1655       (ABSOLUTE
1656         (PORT dataa (694:694:694) (694:694:694))
1657         (PORT datab (446:446:446) (446:446:446))
1658         (PORT datac (460:460:460) (460:460:460))
1659         (PORT datad (457:457:457) (457:457:457))
1660         (IOPATH dataa combout (459:459:459) (459:459:459))
1661         (IOPATH datab combout (332:332:332) (332:332:332))
1662         (IOPATH datac combout (213:213:213) (213:213:213))
1663         (IOPATH datad combout (87:87:87) (87:87:87))
1664       )
1665     )
1666   )
1667   (CELL
1668     (CELLTYPE "stratix_asynch_lcell")
1669     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un5_v_enablelto5_0\\.lecomb)
1670     (DELAY
1671       (ABSOLUTE
1672         (PORT datac (1133:1133:1133) (1133:1133:1133))
1673         (PORT datad (969:969:969) (969:969:969))
1674         (IOPATH datac combout (213:213:213) (213:213:213))
1675         (IOPATH datad combout (87:87:87) (87:87:87))
1676       )
1677     )
1678   )
1679   (CELL
1680     (CELLTYPE "stratix_asynch_lcell")
1681     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un5_v_enablelto7\\.lecomb)
1682     (DELAY
1683       (ABSOLUTE
1684         (PORT dataa (565:565:565) (565:565:565))
1685         (PORT datab (530:530:530) (530:530:530))
1686         (PORT datac (964:964:964) (964:964:964))
1687         (PORT datad (1068:1068:1068) (1068:1068:1068))
1688         (IOPATH dataa combout (459:459:459) (459:459:459))
1689         (IOPATH datab combout (332:332:332) (332:332:332))
1690         (IOPATH datac combout (213:213:213) (213:213:213))
1691         (IOPATH datad combout (87:87:87) (87:87:87))
1692       )
1693     )
1694   )
1695   (CELL
1696     (CELLTYPE "stratix_asynch_lcell")
1697     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_1_\\.lecomb)
1698     (DELAY
1699       (ABSOLUTE
1700         (PORT dataa (1959:1959:1959) (1959:1959:1959))
1701         (PORT datab (599:599:599) (599:599:599))
1702         (IOPATH dataa combout (459:459:459) (459:459:459))
1703         (IOPATH datab combout (332:332:332) (332:332:332))
1704         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1705         (IOPATH datab cout0 (344:344:344) (344:344:344))
1706         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1707         (IOPATH datab cout1 (341:341:341) (341:341:341))
1708       )
1709     )
1710   )
1711   (CELL
1712     (CELLTYPE "stratix_asynch_lcell")
1713     (INSTANCE \\vga_driver_unit\|vsync_counter_0_\\.lecomb)
1714     (DELAY
1715       (ABSOLUTE
1716         (PORT dataa (1763:1763:1763) (1763:1763:1763))
1717         (PORT datab (423:423:423) (423:423:423))
1718         (PORT datac (1251:1251:1251) (1251:1251:1251))
1719         (IOPATH dataa regin (583:583:583) (583:583:583))
1720         (IOPATH datab regin (489:489:489) (489:489:489))
1721         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1722         (IOPATH datab cout0 (344:344:344) (344:344:344))
1723         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1724         (IOPATH datab cout1 (341:341:341) (341:341:341))
1725       )
1726     )
1727   )
1728   (CELL
1729     (CELLTYPE "stratix_lcell_register")
1730     (INSTANCE \\vga_driver_unit\|vsync_counter_0_\\.lereg)
1731     (DELAY
1732       (ABSOLUTE
1733         (PORT sload (1470:1470:1470) (1470:1470:1470))
1734         (PORT datac (1341:1341:1341) (1341:1341:1341))
1735         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1736         (PORT aclr (668:668:668) (668:668:668))
1737         (PORT clk (2476:2476:2476) (2476:2476:2476))
1738         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1739         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1740       )
1741     )
1742     (TIMINGCHECK
1743       (SETUP datac (posedge clk) (10:10:10))
1744       (SETUP datain (posedge clk) (10:10:10))
1745       (SETUP sclr (posedge clk) (10:10:10))
1746       (SETUP sload (posedge clk) (10:10:10))
1747       (HOLD datac (posedge clk) (100:100:100))
1748       (HOLD datain (posedge clk) (100:100:100))
1749       (HOLD sclr (posedge clk) (100:100:100))
1750       (HOLD sload (posedge clk) (100:100:100))
1751     )
1752   )
1753   (CELL
1754     (CELLTYPE "stratix_asynch_lcell")
1755     (INSTANCE \\vga_driver_unit\|vsync_counter_1_\\.lecomb)
1756     (DELAY
1757       (ABSOLUTE
1758         (PORT datab (419:419:419) (419:419:419))
1759         (PORT datac (1249:1249:1249) (1249:1249:1249))
1760         (IOPATH datab regin (489:489:489) (489:489:489))
1761         (IOPATH cin0 regin (571:571:571) (571:571:571))
1762         (IOPATH cin1 regin (587:587:587) (587:587:587))
1763         (IOPATH datab cout0 (344:344:344) (344:344:344))
1764         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1765         (IOPATH datab cout1 (341:341:341) (341:341:341))
1766         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1767       )
1768     )
1769   )
1770   (CELL
1771     (CELLTYPE "stratix_lcell_register")
1772     (INSTANCE \\vga_driver_unit\|vsync_counter_1_\\.lereg)
1773     (DELAY
1774       (ABSOLUTE
1775         (PORT sload (1470:1470:1470) (1470:1470:1470))
1776         (PORT datac (1339:1339:1339) (1339:1339:1339))
1777         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1778         (PORT aclr (668:668:668) (668:668:668))
1779         (PORT clk (2476:2476:2476) (2476:2476:2476))
1780         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1781         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1782       )
1783     )
1784     (TIMINGCHECK
1785       (SETUP datac (posedge clk) (10:10:10))
1786       (SETUP datain (posedge clk) (10:10:10))
1787       (SETUP sclr (posedge clk) (10:10:10))
1788       (SETUP sload (posedge clk) (10:10:10))
1789       (HOLD datac (posedge clk) (100:100:100))
1790       (HOLD datain (posedge clk) (100:100:100))
1791       (HOLD sclr (posedge clk) (100:100:100))
1792       (HOLD sload (posedge clk) (100:100:100))
1793     )
1794   )
1795   (CELL
1796     (CELLTYPE "stratix_asynch_lcell")
1797     (INSTANCE \\vga_driver_unit\|vsync_counter_2_\\.lecomb)
1798     (DELAY
1799       (ABSOLUTE
1800         (PORT dataa (444:444:444) (444:444:444))
1801         (PORT datac (1248:1248:1248) (1248:1248:1248))
1802         (IOPATH dataa regin (583:583:583) (583:583:583))
1803         (IOPATH cin0 regin (571:571:571) (571:571:571))
1804         (IOPATH cin1 regin (587:587:587) (587:587:587))
1805         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1806         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1807         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1808         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1809       )
1810     )
1811   )
1812   (CELL
1813     (CELLTYPE "stratix_lcell_register")
1814     (INSTANCE \\vga_driver_unit\|vsync_counter_2_\\.lereg)
1815     (DELAY
1816       (ABSOLUTE
1817         (PORT sload (1470:1470:1470) (1470:1470:1470))
1818         (PORT datac (1338:1338:1338) (1338:1338:1338))
1819         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1820         (PORT aclr (668:668:668) (668:668:668))
1821         (PORT clk (2476:2476:2476) (2476:2476:2476))
1822         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1823         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1824       )
1825     )
1826     (TIMINGCHECK
1827       (SETUP datac (posedge clk) (10:10:10))
1828       (SETUP datain (posedge clk) (10:10:10))
1829       (SETUP sclr (posedge clk) (10:10:10))
1830       (SETUP sload (posedge clk) (10:10:10))
1831       (HOLD datac (posedge clk) (100:100:100))
1832       (HOLD datain (posedge clk) (100:100:100))
1833       (HOLD sclr (posedge clk) (100:100:100))
1834       (HOLD sload (posedge clk) (100:100:100))
1835     )
1836   )
1837   (CELL
1838     (CELLTYPE "stratix_asynch_lcell")
1839     (INSTANCE \\vga_driver_unit\|vsync_counter_3_\\.lecomb)
1840     (DELAY
1841       (ABSOLUTE
1842         (PORT dataa (437:437:437) (437:437:437))
1843         (PORT datac (1247:1247:1247) (1247:1247:1247))
1844         (IOPATH dataa regin (583:583:583) (583:583:583))
1845         (IOPATH cin0 regin (571:571:571) (571:571:571))
1846         (IOPATH cin1 regin (587:587:587) (587:587:587))
1847         (IOPATH dataa cout0 (443:443:443) (443:443:443))
1848         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1849         (IOPATH dataa cout1 (451:451:451) (451:451:451))
1850         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1851       )
1852     )
1853   )
1854   (CELL
1855     (CELLTYPE "stratix_lcell_register")
1856     (INSTANCE \\vga_driver_unit\|vsync_counter_3_\\.lereg)
1857     (DELAY
1858       (ABSOLUTE
1859         (PORT sload (1470:1470:1470) (1470:1470:1470))
1860         (PORT datac (1337:1337:1337) (1337:1337:1337))
1861         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1862         (PORT aclr (668:668:668) (668:668:668))
1863         (PORT clk (2476:2476:2476) (2476:2476:2476))
1864         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1865         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1866       )
1867     )
1868     (TIMINGCHECK
1869       (SETUP datac (posedge clk) (10:10:10))
1870       (SETUP datain (posedge clk) (10:10:10))
1871       (SETUP sclr (posedge clk) (10:10:10))
1872       (SETUP sload (posedge clk) (10:10:10))
1873       (HOLD datac (posedge clk) (100:100:100))
1874       (HOLD datain (posedge clk) (100:100:100))
1875       (HOLD sclr (posedge clk) (100:100:100))
1876       (HOLD sload (posedge clk) (100:100:100))
1877     )
1878   )
1879   (CELL
1880     (CELLTYPE "stratix_asynch_lcell")
1881     (INSTANCE \\vga_driver_unit\|vsync_counter_4_\\.lecomb)
1882     (DELAY
1883       (ABSOLUTE
1884         (PORT dataa (445:445:445) (445:445:445))
1885         (PORT datac (1246:1246:1246) (1246:1246:1246))
1886         (IOPATH dataa regin (583:583:583) (583:583:583))
1887         (IOPATH cin0 regin (571:571:571) (571:571:571))
1888         (IOPATH cin1 regin (587:587:587) (587:587:587))
1889         (IOPATH dataa cout (551:551:551) (551:551:551))
1890         (IOPATH cin0 cout (135:135:135) (135:135:135))
1891         (IOPATH cin1 cout (123:123:123) (123:123:123))
1892       )
1893     )
1894   )
1895   (CELL
1896     (CELLTYPE "stratix_lcell_register")
1897     (INSTANCE \\vga_driver_unit\|vsync_counter_4_\\.lereg)
1898     (DELAY
1899       (ABSOLUTE
1900         (PORT sload (1470:1470:1470) (1470:1470:1470))
1901         (PORT datac (1336:1336:1336) (1336:1336:1336))
1902         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1903         (PORT aclr (668:668:668) (668:668:668))
1904         (PORT clk (2476:2476:2476) (2476:2476:2476))
1905         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1906         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1907       )
1908     )
1909     (TIMINGCHECK
1910       (SETUP datac (posedge clk) (10:10:10))
1911       (SETUP datain (posedge clk) (10:10:10))
1912       (SETUP sclr (posedge clk) (10:10:10))
1913       (SETUP sload (posedge clk) (10:10:10))
1914       (HOLD datac (posedge clk) (100:100:100))
1915       (HOLD datain (posedge clk) (100:100:100))
1916       (HOLD sclr (posedge clk) (100:100:100))
1917       (HOLD sload (posedge clk) (100:100:100))
1918     )
1919   )
1920   (CELL
1921     (CELLTYPE "stratix_asynch_lcell")
1922     (INSTANCE \\vga_driver_unit\|vsync_counter_5_\\.lecomb)
1923     (DELAY
1924       (ABSOLUTE
1925         (PORT datab (420:420:420) (420:420:420))
1926         (PORT datac (1233:1233:1233) (1233:1233:1233))
1927         (IOPATH datab regin (489:489:489) (489:489:489))
1928         (IOPATH cin regin (607:607:607) (607:607:607))
1929         (IOPATH datab cout0 (344:344:344) (344:344:344))
1930         (IOPATH datab cout1 (341:341:341) (341:341:341))
1931       )
1932     )
1933   )
1934   (CELL
1935     (CELLTYPE "stratix_lcell_register")
1936     (INSTANCE \\vga_driver_unit\|vsync_counter_5_\\.lereg)
1937     (DELAY
1938       (ABSOLUTE
1939         (PORT sload (1470:1470:1470) (1470:1470:1470))
1940         (PORT datac (1323:1323:1323) (1323:1323:1323))
1941         (PORT sclr (1340:1340:1340) (1340:1340:1340))
1942         (PORT aclr (668:668:668) (668:668:668))
1943         (PORT clk (2476:2476:2476) (2476:2476:2476))
1944         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
1945         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
1946       )
1947     )
1948     (TIMINGCHECK
1949       (SETUP datac (posedge clk) (10:10:10))
1950       (SETUP datain (posedge clk) (10:10:10))
1951       (SETUP sclr (posedge clk) (10:10:10))
1952       (SETUP sload (posedge clk) (10:10:10))
1953       (HOLD datac (posedge clk) (100:100:100))
1954       (HOLD datain (posedge clk) (100:100:100))
1955       (HOLD sclr (posedge clk) (100:100:100))
1956       (HOLD sload (posedge clk) (100:100:100))
1957     )
1958   )
1959   (CELL
1960     (CELLTYPE "stratix_asynch_lcell")
1961     (INSTANCE \\vga_driver_unit\|VSYNC_COUNT_next_un9_vsync_counterlt9_6\\.lecomb)
1962     (DELAY
1963       (ABSOLUTE
1964         (PORT dataa (945:945:945) (945:945:945))
1965         (PORT datab (922:922:922) (922:922:922))
1966         (PORT datac (928:928:928) (928:928:928))
1967         (PORT datad (960:960:960) (960:960:960))
1968         (IOPATH dataa combout (459:459:459) (459:459:459))
1969         (IOPATH datab combout (332:332:332) (332:332:332))
1970         (IOPATH datac combout (213:213:213) (213:213:213))
1971         (IOPATH datad combout (87:87:87) (87:87:87))
1972       )
1973     )
1974   )
1975   (CELL
1976     (CELLTYPE "stratix_asynch_lcell")
1977     (INSTANCE \\vga_driver_unit\|vsync_counter_6_\\.lecomb)
1978     (DELAY
1979       (ABSOLUTE
1980         (PORT datab (422:422:422) (422:422:422))
1981         (PORT datac (1235:1235:1235) (1235:1235:1235))
1982         (IOPATH datab regin (489:489:489) (489:489:489))
1983         (IOPATH cin regin (607:607:607) (607:607:607))
1984         (IOPATH cin0 regin (571:571:571) (571:571:571))
1985         (IOPATH cin1 regin (587:587:587) (587:587:587))
1986         (IOPATH datab cout0 (344:344:344) (344:344:344))
1987         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
1988         (IOPATH datab cout1 (341:341:341) (341:341:341))
1989         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
1990       )
1991     )
1992   )
1993   (CELL
1994     (CELLTYPE "stratix_lcell_register")
1995     (INSTANCE \\vga_driver_unit\|vsync_counter_6_\\.lereg)
1996     (DELAY
1997       (ABSOLUTE
1998         (PORT sload (1470:1470:1470) (1470:1470:1470))
1999         (PORT datac (1325:1325:1325) (1325:1325:1325))
2000         (PORT sclr (1340:1340:1340) (1340:1340:1340))
2001         (PORT aclr (668:668:668) (668:668:668))
2002         (PORT clk (2476:2476:2476) (2476:2476:2476))
2003         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2004         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2005       )
2006     )
2007     (TIMINGCHECK
2008       (SETUP datac (posedge clk) (10:10:10))
2009       (SETUP datain (posedge clk) (10:10:10))
2010       (SETUP sclr (posedge clk) (10:10:10))
2011       (SETUP sload (posedge clk) (10:10:10))
2012       (HOLD datac (posedge clk) (100:100:100))
2013       (HOLD datain (posedge clk) (100:100:100))
2014       (HOLD sclr (posedge clk) (100:100:100))
2015       (HOLD sload (posedge clk) (100:100:100))
2016     )
2017   )
2018   (CELL
2019     (CELLTYPE "stratix_asynch_lcell")
2020     (INSTANCE \\vga_driver_unit\|vsync_counter_7_\\.lecomb)
2021     (DELAY
2022       (ABSOLUTE
2023         (PORT dataa (436:436:436) (436:436:436))
2024         (PORT datac (1238:1238:1238) (1238:1238:1238))
2025         (IOPATH dataa regin (583:583:583) (583:583:583))
2026         (IOPATH cin regin (607:607:607) (607:607:607))
2027         (IOPATH cin0 regin (571:571:571) (571:571:571))
2028         (IOPATH cin1 regin (587:587:587) (587:587:587))
2029         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2030         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2031         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2032         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2033       )
2034     )
2035   )
2036   (CELL
2037     (CELLTYPE "stratix_lcell_register")
2038     (INSTANCE \\vga_driver_unit\|vsync_counter_7_\\.lereg)
2039     (DELAY
2040       (ABSOLUTE
2041         (PORT sload (1470:1470:1470) (1470:1470:1470))
2042         (PORT datac (1328:1328:1328) (1328:1328:1328))
2043         (PORT sclr (1340:1340:1340) (1340:1340:1340))
2044         (PORT aclr (668:668:668) (668:668:668))
2045         (PORT clk (2476:2476:2476) (2476:2476:2476))
2046         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2047         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2048       )
2049     )
2050     (TIMINGCHECK
2051       (SETUP datac (posedge clk) (10:10:10))
2052       (SETUP datain (posedge clk) (10:10:10))
2053       (SETUP sclr (posedge clk) (10:10:10))
2054       (SETUP sload (posedge clk) (10:10:10))
2055       (HOLD datac (posedge clk) (100:100:100))
2056       (HOLD datain (posedge clk) (100:100:100))
2057       (HOLD sclr (posedge clk) (100:100:100))
2058       (HOLD sload (posedge clk) (100:100:100))
2059     )
2060   )
2061   (CELL
2062     (CELLTYPE "stratix_asynch_lcell")
2063     (INSTANCE \\vga_driver_unit\|vsync_counter_8_\\.lecomb)
2064     (DELAY
2065       (ABSOLUTE
2066         (PORT dataa (445:445:445) (445:445:445))
2067         (PORT datac (1241:1241:1241) (1241:1241:1241))
2068         (IOPATH dataa regin (583:583:583) (583:583:583))
2069         (IOPATH cin regin (607:607:607) (607:607:607))
2070         (IOPATH cin0 regin (571:571:571) (571:571:571))
2071         (IOPATH cin1 regin (587:587:587) (587:587:587))
2072         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2073         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2074         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2075         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2076       )
2077     )
2078   )
2079   (CELL
2080     (CELLTYPE "stratix_lcell_register")
2081     (INSTANCE \\vga_driver_unit\|vsync_counter_8_\\.lereg)
2082     (DELAY
2083       (ABSOLUTE
2084         (PORT sload (1470:1470:1470) (1470:1470:1470))
2085         (PORT datac (1331:1331:1331) (1331:1331:1331))
2086         (PORT sclr (1340:1340:1340) (1340:1340:1340))
2087         (PORT aclr (668:668:668) (668:668:668))
2088         (PORT clk (2476:2476:2476) (2476:2476:2476))
2089         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2090         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2091       )
2092     )
2093     (TIMINGCHECK
2094       (SETUP datac (posedge clk) (10:10:10))
2095       (SETUP datain (posedge clk) (10:10:10))
2096       (SETUP sclr (posedge clk) (10:10:10))
2097       (SETUP sload (posedge clk) (10:10:10))
2098       (HOLD datac (posedge clk) (100:100:100))
2099       (HOLD datain (posedge clk) (100:100:100))
2100       (HOLD sclr (posedge clk) (100:100:100))
2101       (HOLD sload (posedge clk) (100:100:100))
2102     )
2103   )
2104   (CELL
2105     (CELLTYPE "stratix_asynch_lcell")
2106     (INSTANCE \\vga_driver_unit\|VSYNC_COUNT_next_un9_vsync_counterlt9_5\\.lecomb)
2107     (DELAY
2108       (ABSOLUTE
2109         (PORT dataa (997:997:997) (997:997:997))
2110         (PORT datab (582:582:582) (582:582:582))
2111         (PORT datac (918:918:918) (918:918:918))
2112         (PORT datad (591:591:591) (591:591:591))
2113         (IOPATH dataa combout (459:459:459) (459:459:459))
2114         (IOPATH datab combout (332:332:332) (332:332:332))
2115         (IOPATH datac combout (213:213:213) (213:213:213))
2116         (IOPATH datad combout (87:87:87) (87:87:87))
2117       )
2118     )
2119   )
2120   (CELL
2121     (CELLTYPE "stratix_asynch_lcell")
2122     (INSTANCE \\vga_driver_unit\|VSYNC_COUNT_next_un9_vsync_counterlt9\\.lecomb)
2123     (DELAY
2124       (ABSOLUTE
2125         (PORT dataa (625:625:625) (625:625:625))
2126         (PORT datab (340:340:340) (340:340:340))
2127         (PORT datac (990:990:990) (990:990:990))
2128         (PORT datad (350:350:350) (350:350:350))
2129         (IOPATH dataa combout (459:459:459) (459:459:459))
2130         (IOPATH datab combout (332:332:332) (332:332:332))
2131         (IOPATH datac combout (213:213:213) (213:213:213))
2132         (IOPATH datad combout (87:87:87) (87:87:87))
2133       )
2134     )
2135   )
2136   (CELL
2137     (CELLTYPE "stratix_asynch_lcell")
2138     (INSTANCE \\vga_driver_unit\|G_16\\.lecomb)
2139     (DELAY
2140       (ABSOLUTE
2141         (PORT dataa (355:355:355) (355:355:355))
2142         (PORT datab (1687:1687:1687) (1687:1687:1687))
2143         (PORT datac (1443:1443:1443) (1443:1443:1443))
2144         (PORT datad (1444:1444:1444) (1444:1444:1444))
2145         (IOPATH dataa combout (459:459:459) (459:459:459))
2146         (IOPATH datab combout (332:332:332) (332:332:332))
2147         (IOPATH datac combout (213:213:213) (213:213:213))
2148         (IOPATH datad combout (87:87:87) (87:87:87))
2149       )
2150     )
2151   )
2152   (CELL
2153     (CELLTYPE "stratix_asynch_lcell")
2154     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un12_vsync_counter_7\\.lecomb)
2155     (DELAY
2156       (ABSOLUTE
2157         (PORT dataa (650:650:650) (650:650:650))
2158         (PORT datab (643:643:643) (643:643:643))
2159         (PORT datac (685:685:685) (685:685:685))
2160         (PORT datad (672:672:672) (672:672:672))
2161         (IOPATH dataa combout (459:459:459) (459:459:459))
2162         (IOPATH datab combout (332:332:332) (332:332:332))
2163         (IOPATH datac combout (213:213:213) (213:213:213))
2164         (IOPATH datad combout (87:87:87) (87:87:87))
2165       )
2166     )
2167   )
2168   (CELL
2169     (CELLTYPE "stratix_asynch_lcell")
2170     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un12_vsync_counter_6\\.lecomb)
2171     (DELAY
2172       (ABSOLUTE
2173         (PORT dataa (638:638:638) (638:638:638))
2174         (PORT datab (683:683:683) (683:683:683))
2175         (PORT datac (651:651:651) (651:651:651))
2176         (PORT datad (608:608:608) (608:608:608))
2177         (IOPATH dataa combout (459:459:459) (459:459:459))
2178         (IOPATH datab combout (332:332:332) (332:332:332))
2179         (IOPATH datac combout (213:213:213) (213:213:213))
2180         (IOPATH datad combout (87:87:87) (87:87:87))
2181       )
2182     )
2183   )
2184   (CELL
2185     (CELLTYPE "stratix_asynch_lcell")
2186     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un14_vsync_counter_8\\.lecomb)
2187     (DELAY
2188       (ABSOLUTE
2189         (PORT datab (351:351:351) (351:351:351))
2190         (PORT datad (139:139:139) (139:139:139))
2191         (IOPATH datab combout (332:332:332) (332:332:332))
2192         (IOPATH datad combout (87:87:87) (87:87:87))
2193       )
2194     )
2195   )
2196   (CELL
2197     (CELLTYPE "stratix_asynch_lcell")
2198     (INSTANCE \\vga_driver_unit\|vsync_state_3_\\.lecomb)
2199     (DELAY
2200       (ABSOLUTE
2201         (PORT dataa (375:375:375) (375:375:375))
2202         (PORT datab (701:701:701) (701:701:701))
2203         (PORT datac (1894:1894:1894) (1894:1894:1894))
2204         (PORT datad (707:707:707) (707:707:707))
2205         (IOPATH dataa combout (459:459:459) (459:459:459))
2206         (IOPATH datab combout (332:332:332) (332:332:332))
2207         (IOPATH datad combout (87:87:87) (87:87:87))
2208         (IOPATH qfbkin combout (291:291:291) (291:291:291))
2209       )
2210     )
2211   )
2212   (CELL
2213     (CELLTYPE "stratix_lcell_register")
2214     (INSTANCE \\vga_driver_unit\|vsync_state_3_\\.lereg)
2215     (DELAY
2216       (ABSOLUTE
2217         (PORT datac (1984:1984:1984) (1984:1984:1984))
2218         (PORT sclr (2780:2780:2780) (2780:2780:2780))
2219         (PORT aclr (668:668:668) (668:668:668))
2220         (PORT clk (2476:2476:2476) (2476:2476:2476))
2221         (PORT ena (1087:1087:1087) (1087:1087:1087))
2222         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2223         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2224         (IOPATH (posedge clk) qfbkout (176:176:176) (176:176:176))
2225         (IOPATH (posedge aclr) qfbkout (212:212:212) (212:212:212))
2226       )
2227     )
2228     (TIMINGCHECK
2229       (SETUP datac (posedge clk) (10:10:10))
2230       (SETUP datain (posedge clk) (10:10:10))
2231       (SETUP sclr (posedge clk) (10:10:10))
2232       (SETUP ena (posedge clk) (10:10:10))
2233       (HOLD datac (posedge clk) (100:100:100))
2234       (HOLD datain (posedge clk) (100:100:100))
2235       (HOLD sclr (posedge clk) (100:100:100))
2236       (HOLD ena (posedge clk) (100:100:100))
2237     )
2238   )
2239   (CELL
2240     (CELLTYPE "stratix_asynch_lcell")
2241     (INSTANCE \\vga_driver_unit\|vsync_state_5_\\.lecomb)
2242     (DELAY
2243       (ABSOLUTE
2244         (PORT datab (938:938:938) (938:938:938))
2245         (PORT datac (461:461:461) (461:461:461))
2246         (IOPATH datab regin (489:489:489) (489:489:489))
2247         (IOPATH datac regin (364:364:364) (364:364:364))
2248       )
2249     )
2250   )
2251   (CELL
2252     (CELLTYPE "stratix_lcell_register")
2253     (INSTANCE \\vga_driver_unit\|vsync_state_5_\\.lereg)
2254     (DELAY
2255       (ABSOLUTE
2256         (PORT sclr (1153:1153:1153) (1153:1153:1153))
2257         (PORT aclr (668:668:668) (668:668:668))
2258         (PORT clk (2472:2472:2472) (2472:2472:2472))
2259         (PORT ena (1819:1819:1819) (1819:1819:1819))
2260         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2261         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2262       )
2263     )
2264     (TIMINGCHECK
2265       (SETUP datain (posedge clk) (10:10:10))
2266       (SETUP sclr (posedge clk) (10:10:10))
2267       (SETUP ena (posedge clk) (10:10:10))
2268       (HOLD datain (posedge clk) (100:100:100))
2269       (HOLD sclr (posedge clk) (100:100:100))
2270       (HOLD ena (posedge clk) (100:100:100))
2271     )
2272   )
2273   (CELL
2274     (CELLTYPE "stratix_asynch_lcell")
2275     (INSTANCE \\vga_driver_unit\|vsync_state_next_1_sqmuxa_1_cZ\\.lecomb)
2276     (DELAY
2277       (ABSOLUTE
2278         (PORT dataa (936:936:936) (936:936:936))
2279         (PORT datab (1161:1161:1161) (1161:1161:1161))
2280         (PORT datac (716:716:716) (716:716:716))
2281         (PORT datad (361:361:361) (361:361:361))
2282         (IOPATH dataa combout (459:459:459) (459:459:459))
2283         (IOPATH datab combout (332:332:332) (332:332:332))
2284         (IOPATH datac combout (213:213:213) (213:213:213))
2285         (IOPATH datad combout (87:87:87) (87:87:87))
2286       )
2287     )
2288   )
2289   (CELL
2290     (CELLTYPE "stratix_asynch_lcell")
2291     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un15_vsync_counter_3\\.lecomb)
2292     (DELAY
2293       (ABSOLUTE
2294         (PORT dataa (604:604:604) (604:604:604))
2295         (PORT datab (601:601:601) (601:601:601))
2296         (PORT datac (622:622:622) (622:622:622))
2297         (PORT datad (593:593:593) (593:593:593))
2298         (IOPATH dataa combout (459:459:459) (459:459:459))
2299         (IOPATH datab combout (332:332:332) (332:332:332))
2300         (IOPATH datac combout (213:213:213) (213:213:213))
2301         (IOPATH datad combout (87:87:87) (87:87:87))
2302       )
2303     )
2304   )
2305   (CELL
2306     (CELLTYPE "stratix_asynch_lcell")
2307     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un15_vsync_counter_4\\.lecomb)
2308     (DELAY
2309       (ABSOLUTE
2310         (PORT datab (921:921:921) (921:921:921))
2311         (PORT datac (993:993:993) (993:993:993))
2312         (PORT datad (139:139:139) (139:139:139))
2313         (IOPATH datab combout (332:332:332) (332:332:332))
2314         (IOPATH datac combout (213:213:213) (213:213:213))
2315         (IOPATH datad combout (87:87:87) (87:87:87))
2316       )
2317     )
2318   )
2319   (CELL
2320     (CELLTYPE "stratix_asynch_lcell")
2321     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un13_vsync_counter_3\\.lecomb)
2322     (DELAY
2323       (ABSOLUTE
2324         (PORT dataa (635:635:635) (635:635:635))
2325         (PORT datab (680:680:680) (680:680:680))
2326         (PORT datac (650:650:650) (650:650:650))
2327         (PORT datad (703:703:703) (703:703:703))
2328         (IOPATH dataa combout (459:459:459) (459:459:459))
2329         (IOPATH datab combout (332:332:332) (332:332:332))
2330         (IOPATH datac combout (213:213:213) (213:213:213))
2331         (IOPATH datad combout (87:87:87) (87:87:87))
2332       )
2333     )
2334   )
2335   (CELL
2336     (CELLTYPE "stratix_asynch_lcell")
2337     (INSTANCE \\vga_driver_unit\|VSYNC_FSM_next_un13_vsync_counter_4\\.lecomb)
2338     (DELAY
2339       (ABSOLUTE
2340         (PORT dataa (621:621:621) (621:621:621))
2341         (PORT datac (716:716:716) (716:716:716))
2342         (PORT datad (356:356:356) (356:356:356))
2343         (IOPATH dataa combout (459:459:459) (459:459:459))
2344         (IOPATH datac combout (213:213:213) (213:213:213))
2345         (IOPATH datad combout (87:87:87) (87:87:87))
2346       )
2347     )
2348   )
2349   (CELL
2350     (CELLTYPE "stratix_asynch_lcell")
2351     (INSTANCE \\vga_driver_unit\|vsync_state_next_1_sqmuxa_2_cZ\\.lecomb)
2352     (DELAY
2353       (ABSOLUTE
2354         (PORT datab (352:352:352) (352:352:352))
2355         (PORT datac (1248:1248:1248) (1248:1248:1248))
2356         (PORT datad (358:358:358) (358:358:358))
2357         (IOPATH datab combout (332:332:332) (332:332:332))
2358         (IOPATH datac combout (213:213:213) (213:213:213))
2359         (IOPATH datad combout (87:87:87) (87:87:87))
2360       )
2361     )
2362   )
2363   (CELL
2364     (CELLTYPE "stratix_asynch_lcell")
2365     (INSTANCE \\vga_driver_unit\|un1_vsync_state_next_1_sqmuxa_0_cZ\\.lecomb)
2366     (DELAY
2367       (ABSOLUTE
2368         (PORT dataa (359:359:359) (359:359:359))
2369         (PORT datab (1225:1225:1225) (1225:1225:1225))
2370         (PORT datac (1016:1016:1016) (1016:1016:1016))
2371         (PORT datad (139:139:139) (139:139:139))
2372         (IOPATH dataa combout (459:459:459) (459:459:459))
2373         (IOPATH datab combout (332:332:332) (332:332:332))
2374         (IOPATH datac combout (213:213:213) (213:213:213))
2375         (IOPATH datad combout (87:87:87) (87:87:87))
2376       )
2377     )
2378   )
2379   (CELL
2380     (CELLTYPE "stratix_asynch_lcell")
2381     (INSTANCE \\vga_driver_unit\|vsync_state_next_2_sqmuxa_cZ\\.lecomb)
2382     (DELAY
2383       (ABSOLUTE
2384         (PORT dataa (1276:1276:1276) (1276:1276:1276))
2385         (PORT datab (350:350:350) (350:350:350))
2386         (PORT datac (365:365:365) (365:365:365))
2387         (PORT datad (139:139:139) (139:139:139))
2388         (IOPATH dataa combout (459:459:459) (459:459:459))
2389         (IOPATH datab combout (332:332:332) (332:332:332))
2390         (IOPATH datac combout (213:213:213) (213:213:213))
2391         (IOPATH datad combout (87:87:87) (87:87:87))
2392       )
2393     )
2394   )
2395   (CELL
2396     (CELLTYPE "stratix_asynch_lcell")
2397     (INSTANCE \\vga_driver_unit\|vsync_state_2_\\.lecomb)
2398     (DELAY
2399       (ABSOLUTE
2400         (PORT dataa (1221:1221:1221) (1221:1221:1221))
2401         (PORT datab (1074:1074:1074) (1074:1074:1074))
2402         (PORT datac (1273:1273:1273) (1273:1273:1273))
2403         (PORT datad (1486:1486:1486) (1486:1486:1486))
2404         (IOPATH dataa regin (583:583:583) (583:583:583))
2405         (IOPATH datab regin (489:489:489) (489:489:489))
2406         (IOPATH datac regin (364:364:364) (364:364:364))
2407         (IOPATH datad regin (235:235:235) (235:235:235))
2408       )
2409     )
2410   )
2411   (CELL
2412     (CELLTYPE "stratix_lcell_register")
2413     (INSTANCE \\vga_driver_unit\|vsync_state_2_\\.lereg)
2414     (DELAY
2415       (ABSOLUTE
2416         (PORT sclr (1153:1153:1153) (1153:1153:1153))
2417         (PORT aclr (668:668:668) (668:668:668))
2418         (PORT clk (2472:2472:2472) (2472:2472:2472))
2419         (PORT ena (1819:1819:1819) (1819:1819:1819))
2420         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2421         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2422       )
2423     )
2424     (TIMINGCHECK
2425       (SETUP datain (posedge clk) (10:10:10))
2426       (SETUP sclr (posedge clk) (10:10:10))
2427       (SETUP ena (posedge clk) (10:10:10))
2428       (HOLD datain (posedge clk) (100:100:100))
2429       (HOLD sclr (posedge clk) (100:100:100))
2430       (HOLD ena (posedge clk) (100:100:100))
2431     )
2432   )
2433   (CELL
2434     (CELLTYPE "stratix_asynch_lcell")
2435     (INSTANCE \\vga_driver_unit\|vsync_state_3_iv_0_0__g0_0_a3_0_cZ\\.lecomb)
2436     (DELAY
2437       (ABSOLUTE
2438         (PORT datab (447:447:447) (447:447:447))
2439         (PORT datac (1113:1113:1113) (1113:1113:1113))
2440         (PORT datad (1452:1452:1452) (1452:1452:1452))
2441         (IOPATH datab combout (332:332:332) (332:332:332))
2442         (IOPATH datac combout (213:213:213) (213:213:213))
2443         (IOPATH datad combout (87:87:87) (87:87:87))
2444       )
2445     )
2446   )
2447   (CELL
2448     (CELLTYPE "stratix_asynch_lcell")
2449     (INSTANCE \\vga_driver_unit\|vsync_state_0_\\.lecomb)
2450     (DELAY
2451       (ABSOLUTE
2452         (PORT dataa (369:369:369) (369:369:369))
2453         (PORT datab (427:427:427) (427:427:427))
2454         (PORT datac (540:540:540) (540:540:540))
2455         (PORT datad (1087:1087:1087) (1087:1087:1087))
2456         (IOPATH dataa regin (583:583:583) (583:583:583))
2457         (IOPATH datab regin (489:489:489) (489:489:489))
2458         (IOPATH datac regin (364:364:364) (364:364:364))
2459         (IOPATH datad regin (235:235:235) (235:235:235))
2460       )
2461     )
2462   )
2463   (CELL
2464     (CELLTYPE "stratix_lcell_register")
2465     (INSTANCE \\vga_driver_unit\|vsync_state_0_\\.lereg)
2466     (DELAY
2467       (ABSOLUTE
2468         (PORT aclr (668:668:668) (668:668:668))
2469         (PORT clk (2472:2472:2472) (2472:2472:2472))
2470         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2471         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2472       )
2473     )
2474     (TIMINGCHECK
2475       (SETUP datain (posedge clk) (10:10:10))
2476       (HOLD datain (posedge clk) (100:100:100))
2477     )
2478   )
2479   (CELL
2480     (CELLTYPE "stratix_asynch_lcell")
2481     (INSTANCE \\vga_driver_unit\|d_set_vsync_counter_cZ\\.lecomb)
2482     (DELAY
2483       (ABSOLUTE
2484         (PORT datac (1442:1442:1442) (1442:1442:1442))
2485         (PORT datad (1447:1447:1447) (1447:1447:1447))
2486         (IOPATH datac combout (213:213:213) (213:213:213))
2487         (IOPATH datad combout (87:87:87) (87:87:87))
2488       )
2489     )
2490   )
2491   (CELL
2492     (CELLTYPE "stratix_asynch_lcell")
2493     (INSTANCE \\vga_driver_unit\|vsync_counter_next_1_sqmuxa_cZ\\.lecomb)
2494     (DELAY
2495       (ABSOLUTE
2496         (PORT dataa (960:960:960) (960:960:960))
2497         (PORT datab (620:620:620) (620:620:620))
2498         (PORT datac (5539:5539:5539) (5539:5539:5539))
2499         (PORT datad (1116:1116:1116) (1116:1116:1116))
2500         (IOPATH dataa combout (459:459:459) (459:459:459))
2501         (IOPATH datab combout (332:332:332) (332:332:332))
2502         (IOPATH datac combout (213:213:213) (213:213:213))
2503         (IOPATH datad combout (87:87:87) (87:87:87))
2504       )
2505     )
2506   )
2507   (CELL
2508     (CELLTYPE "stratix_asynch_lcell")
2509     (INSTANCE \\vga_driver_unit\|vsync_counter_9_\\.lecomb)
2510     (DELAY
2511       (ABSOLUTE
2512         (PORT datac (1244:1244:1244) (1244:1244:1244))
2513         (PORT datad (432:432:432) (432:432:432))
2514         (IOPATH datad regin (235:235:235) (235:235:235))
2515         (IOPATH cin regin (607:607:607) (607:607:607))
2516         (IOPATH cin0 regin (571:571:571) (571:571:571))
2517         (IOPATH cin1 regin (587:587:587) (587:587:587))
2518       )
2519     )
2520   )
2521   (CELL
2522     (CELLTYPE "stratix_lcell_register")
2523     (INSTANCE \\vga_driver_unit\|vsync_counter_9_\\.lereg)
2524     (DELAY
2525       (ABSOLUTE
2526         (PORT sload (1470:1470:1470) (1470:1470:1470))
2527         (PORT datac (1334:1334:1334) (1334:1334:1334))
2528         (PORT sclr (1340:1340:1340) (1340:1340:1340))
2529         (PORT aclr (668:668:668) (668:668:668))
2530         (PORT clk (2476:2476:2476) (2476:2476:2476))
2531         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2532         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2533       )
2534     )
2535     (TIMINGCHECK
2536       (SETUP datac (posedge clk) (10:10:10))
2537       (SETUP datain (posedge clk) (10:10:10))
2538       (SETUP sclr (posedge clk) (10:10:10))
2539       (SETUP sload (posedge clk) (10:10:10))
2540       (HOLD datac (posedge clk) (100:100:100))
2541       (HOLD datain (posedge clk) (100:100:100))
2542       (HOLD sclr (posedge clk) (100:100:100))
2543       (HOLD sload (posedge clk) (100:100:100))
2544     )
2545   )
2546   (CELL
2547     (CELLTYPE "stratix_asynch_lcell")
2548     (INSTANCE \\vga_driver_unit\|vsync_state_4_\\.lecomb)
2549     (DELAY
2550       (ABSOLUTE
2551         (PORT dataa (1224:1224:1224) (1224:1224:1224))
2552         (PORT datab (1075:1075:1075) (1075:1075:1075))
2553         (PORT datac (446:446:446) (446:446:446))
2554         (PORT datad (1486:1486:1486) (1486:1486:1486))
2555         (IOPATH dataa regin (583:583:583) (583:583:583))
2556         (IOPATH datab regin (489:489:489) (489:489:489))
2557         (IOPATH datac regin (364:364:364) (364:364:364))
2558         (IOPATH datad regin (235:235:235) (235:235:235))
2559       )
2560     )
2561   )
2562   (CELL
2563     (CELLTYPE "stratix_lcell_register")
2564     (INSTANCE \\vga_driver_unit\|vsync_state_4_\\.lereg)
2565     (DELAY
2566       (ABSOLUTE
2567         (PORT sclr (1153:1153:1153) (1153:1153:1153))
2568         (PORT aclr (668:668:668) (668:668:668))
2569         (PORT clk (2472:2472:2472) (2472:2472:2472))
2570         (PORT ena (1819:1819:1819) (1819:1819:1819))
2571         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2572         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2573       )
2574     )
2575     (TIMINGCHECK
2576       (SETUP datain (posedge clk) (10:10:10))
2577       (SETUP sclr (posedge clk) (10:10:10))
2578       (SETUP ena (posedge clk) (10:10:10))
2579       (HOLD datain (posedge clk) (100:100:100))
2580       (HOLD sclr (posedge clk) (100:100:100))
2581       (HOLD ena (posedge clk) (100:100:100))
2582     )
2583   )
2584   (CELL
2585     (CELLTYPE "stratix_asynch_lcell")
2586     (INSTANCE \\vga_driver_unit\|vsync_state_1_\\.lecomb)
2587     (DELAY
2588       (ABSOLUTE
2589         (PORT dataa (2096:2096:2096) (2096:2096:2096))
2590         (PORT datab (1759:1759:1759) (1759:1759:1759))
2591         (PORT datac (2102:2102:2102) (2102:2102:2102))
2592         (PORT datad (1926:1926:1926) (1926:1926:1926))
2593         (IOPATH dataa regin (583:583:583) (583:583:583))
2594         (IOPATH datab regin (489:489:489) (489:489:489))
2595         (IOPATH datac regin (364:364:364) (364:364:364))
2596         (IOPATH datad regin (235:235:235) (235:235:235))
2597       )
2598     )
2599   )
2600   (CELL
2601     (CELLTYPE "stratix_lcell_register")
2602     (INSTANCE \\vga_driver_unit\|vsync_state_1_\\.lereg)
2603     (DELAY
2604       (ABSOLUTE
2605         (PORT aclr (668:668:668) (668:668:668))
2606         (PORT clk (2406:2406:2406) (2406:2406:2406))
2607         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2608         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2609       )
2610     )
2611     (TIMINGCHECK
2612       (SETUP datain (posedge clk) (10:10:10))
2613       (HOLD datain (posedge clk) (100:100:100))
2614     )
2615   )
2616   (CELL
2617     (CELLTYPE "stratix_asynch_lcell")
2618     (INSTANCE \\vga_driver_unit\|line_counter_next_0_sqmuxa_1_1_cZ\\.lecomb)
2619     (DELAY
2620       (ABSOLUTE
2621         (PORT dataa (473:473:473) (473:473:473))
2622         (PORT datab (5529:5529:5529) (5529:5529:5529))
2623         (PORT datac (994:994:994) (994:994:994))
2624         (PORT datad (1840:1840:1840) (1840:1840:1840))
2625         (IOPATH dataa combout (459:459:459) (459:459:459))
2626         (IOPATH datab combout (332:332:332) (332:332:332))
2627         (IOPATH datac combout (213:213:213) (213:213:213))
2628         (IOPATH datad combout (87:87:87) (87:87:87))
2629       )
2630     )
2631   )
2632   (CELL
2633     (CELLTYPE "stratix_asynch_lcell")
2634     (INSTANCE \\vga_driver_unit\|line_counter_sig_0_\\.lecomb)
2635     (DELAY
2636       (ABSOLUTE
2637         (PORT datac (373:373:373) (373:373:373))
2638         (PORT datad (938:938:938) (938:938:938))
2639         (IOPATH datac regin (364:364:364) (364:364:364))
2640         (IOPATH datad regin (235:235:235) (235:235:235))
2641       )
2642     )
2643   )
2644   (CELL
2645     (CELLTYPE "stratix_lcell_register")
2646     (INSTANCE \\vga_driver_unit\|line_counter_sig_0_\\.lereg)
2647     (DELAY
2648       (ABSOLUTE
2649         (PORT sclr (2663:2663:2663) (2663:2663:2663))
2650         (PORT aclr (668:668:668) (668:668:668))
2651         (PORT clk (2446:2446:2446) (2446:2446:2446))
2652         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2653         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2654       )
2655     )
2656     (TIMINGCHECK
2657       (SETUP datain (posedge clk) (10:10:10))
2658       (SETUP sclr (posedge clk) (10:10:10))
2659       (HOLD datain (posedge clk) (100:100:100))
2660       (HOLD sclr (posedge clk) (100:100:100))
2661     )
2662   )
2663   (CELL
2664     (CELLTYPE "stratix_asynch_lcell")
2665     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_a_1_\\.lecomb)
2666     (DELAY
2667       (ABSOLUTE
2668         (PORT dataa (894:894:894) (894:894:894))
2669         (PORT datab (1930:1930:1930) (1930:1930:1930))
2670         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2671         (IOPATH datab cout0 (344:344:344) (344:344:344))
2672         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2673         (IOPATH datab cout1 (341:341:341) (341:341:341))
2674       )
2675     )
2676   )
2677   (CELL
2678     (CELLTYPE "stratix_asynch_lcell")
2679     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_2_\\.lecomb)
2680     (DELAY
2681       (ABSOLUTE
2682         (PORT dataa (723:723:723) (723:723:723))
2683         (PORT datab (686:686:686) (686:686:686))
2684         (IOPATH dataa combout (459:459:459) (459:459:459))
2685         (IOPATH datab combout (332:332:332) (332:332:332))
2686         (IOPATH cin0 combout (432:432:432) (432:432:432))
2687         (IOPATH cin1 combout (449:449:449) (449:449:449))
2688         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2689         (IOPATH datab cout0 (344:344:344) (344:344:344))
2690         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2691         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2692         (IOPATH datab cout1 (341:341:341) (341:341:341))
2693         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2694       )
2695     )
2696   )
2697   (CELL
2698     (CELLTYPE "stratix_asynch_lcell")
2699     (INSTANCE \\vga_driver_unit\|line_counter_sig_1_\\.lecomb)
2700     (DELAY
2701       (ABSOLUTE
2702         (PORT dataa (375:375:375) (375:375:375))
2703         (PORT datad (546:546:546) (546:546:546))
2704         (IOPATH dataa regin (583:583:583) (583:583:583))
2705         (IOPATH datad regin (235:235:235) (235:235:235))
2706       )
2707     )
2708   )
2709   (CELL
2710     (CELLTYPE "stratix_lcell_register")
2711     (INSTANCE \\vga_driver_unit\|line_counter_sig_1_\\.lereg)
2712     (DELAY
2713       (ABSOLUTE
2714         (PORT sclr (2826:2826:2826) (2826:2826:2826))
2715         (PORT aclr (668:668:668) (668:668:668))
2716         (PORT clk (2446:2446:2446) (2446:2446:2446))
2717         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2718         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2719       )
2720     )
2721     (TIMINGCHECK
2722       (SETUP datain (posedge clk) (10:10:10))
2723       (SETUP sclr (posedge clk) (10:10:10))
2724       (HOLD datain (posedge clk) (100:100:100))
2725       (HOLD sclr (posedge clk) (100:100:100))
2726     )
2727   )
2728   (CELL
2729     (CELLTYPE "stratix_asynch_lcell")
2730     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_3_\\.lecomb)
2731     (DELAY
2732       (ABSOLUTE
2733         (PORT dataa (986:986:986) (986:986:986))
2734         (PORT datab (927:927:927) (927:927:927))
2735         (IOPATH dataa combout (459:459:459) (459:459:459))
2736         (IOPATH datab combout (332:332:332) (332:332:332))
2737         (IOPATH cin0 combout (432:432:432) (432:432:432))
2738         (IOPATH cin1 combout (449:449:449) (449:449:449))
2739         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2740         (IOPATH datab cout0 (344:344:344) (344:344:344))
2741         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2742         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2743         (IOPATH datab cout1 (341:341:341) (341:341:341))
2744         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2745       )
2746     )
2747   )
2748   (CELL
2749     (CELLTYPE "stratix_asynch_lcell")
2750     (INSTANCE \\vga_driver_unit\|line_counter_sig_2_\\.lecomb)
2751     (DELAY
2752       (ABSOLUTE
2753         (PORT dataa (375:375:375) (375:375:375))
2754         (PORT datad (814:814:814) (814:814:814))
2755         (IOPATH dataa regin (583:583:583) (583:583:583))
2756         (IOPATH datad regin (235:235:235) (235:235:235))
2757       )
2758     )
2759   )
2760   (CELL
2761     (CELLTYPE "stratix_lcell_register")
2762     (INSTANCE \\vga_driver_unit\|line_counter_sig_2_\\.lereg)
2763     (DELAY
2764       (ABSOLUTE
2765         (PORT sclr (2826:2826:2826) (2826:2826:2826))
2766         (PORT aclr (668:668:668) (668:668:668))
2767         (PORT clk (2446:2446:2446) (2446:2446:2446))
2768         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2769         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2770       )
2771     )
2772     (TIMINGCHECK
2773       (SETUP datain (posedge clk) (10:10:10))
2774       (SETUP sclr (posedge clk) (10:10:10))
2775       (HOLD datain (posedge clk) (100:100:100))
2776       (HOLD sclr (posedge clk) (100:100:100))
2777     )
2778   )
2779   (CELL
2780     (CELLTYPE "stratix_asynch_lcell")
2781     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_5_\\.lecomb)
2782     (DELAY
2783       (ABSOLUTE
2784         (PORT dataa (954:954:954) (954:954:954))
2785         (PORT datab (421:421:421) (421:421:421))
2786         (IOPATH dataa combout (459:459:459) (459:459:459))
2787         (IOPATH datab combout (332:332:332) (332:332:332))
2788         (IOPATH cin0 combout (432:432:432) (432:432:432))
2789         (IOPATH cin1 combout (449:449:449) (449:449:449))
2790         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2791         (IOPATH datab cout0 (344:344:344) (344:344:344))
2792         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2793         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2794         (IOPATH datab cout1 (341:341:341) (341:341:341))
2795         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2796       )
2797     )
2798   )
2799   (CELL
2800     (CELLTYPE "stratix_asynch_lcell")
2801     (INSTANCE \\vga_driver_unit\|line_counter_sig_4_\\.lecomb)
2802     (DELAY
2803       (ABSOLUTE
2804         (PORT datac (370:370:370) (370:370:370))
2805         (PORT datad (939:939:939) (939:939:939))
2806         (IOPATH datac regin (364:364:364) (364:364:364))
2807         (IOPATH datad regin (235:235:235) (235:235:235))
2808       )
2809     )
2810   )
2811   (CELL
2812     (CELLTYPE "stratix_lcell_register")
2813     (INSTANCE \\vga_driver_unit\|line_counter_sig_4_\\.lereg)
2814     (DELAY
2815       (ABSOLUTE
2816         (PORT sclr (2663:2663:2663) (2663:2663:2663))
2817         (PORT aclr (668:668:668) (668:668:668))
2818         (PORT clk (2446:2446:2446) (2446:2446:2446))
2819         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2820         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2821       )
2822     )
2823     (TIMINGCHECK
2824       (SETUP datain (posedge clk) (10:10:10))
2825       (SETUP sclr (posedge clk) (10:10:10))
2826       (HOLD datain (posedge clk) (100:100:100))
2827       (HOLD sclr (posedge clk) (100:100:100))
2828     )
2829   )
2830   (CELL
2831     (CELLTYPE "stratix_asynch_lcell")
2832     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_4_\\.lecomb)
2833     (DELAY
2834       (ABSOLUTE
2835         (PORT dataa (938:938:938) (938:938:938))
2836         (PORT datab (694:694:694) (694:694:694))
2837         (IOPATH dataa combout (459:459:459) (459:459:459))
2838         (IOPATH datab combout (332:332:332) (332:332:332))
2839         (IOPATH cin0 combout (432:432:432) (432:432:432))
2840         (IOPATH cin1 combout (449:449:449) (449:449:449))
2841         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2842         (IOPATH datab cout0 (344:344:344) (344:344:344))
2843         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2844         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2845         (IOPATH datab cout1 (341:341:341) (341:341:341))
2846         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2847       )
2848     )
2849   )
2850   (CELL
2851     (CELLTYPE "stratix_asynch_lcell")
2852     (INSTANCE \\vga_driver_unit\|line_counter_sig_3_\\.lecomb)
2853     (DELAY
2854       (ABSOLUTE
2855         (PORT dataa (375:375:375) (375:375:375))
2856         (PORT datad (545:545:545) (545:545:545))
2857         (IOPATH dataa regin (583:583:583) (583:583:583))
2858         (IOPATH datad regin (235:235:235) (235:235:235))
2859       )
2860     )
2861   )
2862   (CELL
2863     (CELLTYPE "stratix_lcell_register")
2864     (INSTANCE \\vga_driver_unit\|line_counter_sig_3_\\.lereg)
2865     (DELAY
2866       (ABSOLUTE
2867         (PORT sclr (2826:2826:2826) (2826:2826:2826))
2868         (PORT aclr (668:668:668) (668:668:668))
2869         (PORT clk (2446:2446:2446) (2446:2446:2446))
2870         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2871         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2872       )
2873     )
2874     (TIMINGCHECK
2875       (SETUP datain (posedge clk) (10:10:10))
2876       (SETUP sclr (posedge clk) (10:10:10))
2877       (HOLD datain (posedge clk) (100:100:100))
2878       (HOLD sclr (posedge clk) (100:100:100))
2879     )
2880   )
2881   (CELL
2882     (CELLTYPE "stratix_asynch_lcell")
2883     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_7_\\.lecomb)
2884     (DELAY
2885       (ABSOLUTE
2886         (PORT dataa (437:437:437) (437:437:437))
2887         (PORT datab (1009:1009:1009) (1009:1009:1009))
2888         (IOPATH dataa combout (459:459:459) (459:459:459))
2889         (IOPATH datab combout (332:332:332) (332:332:332))
2890         (IOPATH cin0 combout (432:432:432) (432:432:432))
2891         (IOPATH cin1 combout (449:449:449) (449:449:449))
2892         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2893         (IOPATH datab cout0 (344:344:344) (344:344:344))
2894         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2895         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2896         (IOPATH datab cout1 (341:341:341) (341:341:341))
2897         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2898       )
2899     )
2900   )
2901   (CELL
2902     (CELLTYPE "stratix_asynch_lcell")
2903     (INSTANCE \\vga_driver_unit\|line_counter_sig_6_\\.lecomb)
2904     (DELAY
2905       (ABSOLUTE
2906         (PORT dataa (949:949:949) (949:949:949))
2907         (PORT datad (348:348:348) (348:348:348))
2908         (IOPATH dataa regin (583:583:583) (583:583:583))
2909         (IOPATH datad regin (235:235:235) (235:235:235))
2910       )
2911     )
2912   )
2913   (CELL
2914     (CELLTYPE "stratix_lcell_register")
2915     (INSTANCE \\vga_driver_unit\|line_counter_sig_6_\\.lereg)
2916     (DELAY
2917       (ABSOLUTE
2918         (PORT sclr (2663:2663:2663) (2663:2663:2663))
2919         (PORT aclr (668:668:668) (668:668:668))
2920         (PORT clk (2446:2446:2446) (2446:2446:2446))
2921         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2922         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2923       )
2924     )
2925     (TIMINGCHECK
2926       (SETUP datain (posedge clk) (10:10:10))
2927       (SETUP sclr (posedge clk) (10:10:10))
2928       (HOLD datain (posedge clk) (100:100:100))
2929       (HOLD sclr (posedge clk) (100:100:100))
2930     )
2931   )
2932   (CELL
2933     (CELLTYPE "stratix_asynch_lcell")
2934     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_6_\\.lecomb)
2935     (DELAY
2936       (ABSOLUTE
2937         (PORT dataa (991:991:991) (991:991:991))
2938         (PORT datab (755:755:755) (755:755:755))
2939         (IOPATH dataa combout (459:459:459) (459:459:459))
2940         (IOPATH datab combout (332:332:332) (332:332:332))
2941         (IOPATH cin0 combout (432:432:432) (432:432:432))
2942         (IOPATH cin1 combout (449:449:449) (449:449:449))
2943         (IOPATH dataa cout0 (443:443:443) (443:443:443))
2944         (IOPATH datab cout0 (344:344:344) (344:344:344))
2945         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
2946         (IOPATH dataa cout1 (451:451:451) (451:451:451))
2947         (IOPATH datab cout1 (341:341:341) (341:341:341))
2948         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
2949       )
2950     )
2951   )
2952   (CELL
2953     (CELLTYPE "stratix_asynch_lcell")
2954     (INSTANCE \\vga_driver_unit\|line_counter_sig_5_\\.lecomb)
2955     (DELAY
2956       (ABSOLUTE
2957         (PORT datab (2118:2118:2118) (2118:2118:2118))
2958         (PORT datac (570:570:570) (570:570:570))
2959         (PORT datad (542:542:542) (542:542:542))
2960         (IOPATH datab regin (489:489:489) (489:489:489))
2961         (IOPATH datac regin (364:364:364) (364:364:364))
2962         (IOPATH datad regin (235:235:235) (235:235:235))
2963       )
2964     )
2965   )
2966   (CELL
2967     (CELLTYPE "stratix_lcell_register")
2968     (INSTANCE \\vga_driver_unit\|line_counter_sig_5_\\.lereg)
2969     (DELAY
2970       (ABSOLUTE
2971         (PORT aclr (668:668:668) (668:668:668))
2972         (PORT clk (2446:2446:2446) (2446:2446:2446))
2973         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
2974         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
2975       )
2976     )
2977     (TIMINGCHECK
2978       (SETUP datain (posedge clk) (10:10:10))
2979       (HOLD datain (posedge clk) (100:100:100))
2980     )
2981   )
2982   (CELL
2983     (CELLTYPE "stratix_asynch_lcell")
2984     (INSTANCE \\vga_driver_unit\|LINE_COUNT_next_un10_line_counter_siglt4_2\\.lecomb)
2985     (DELAY
2986       (ABSOLUTE
2987         (PORT datab (697:697:697) (697:697:697))
2988         (PORT datac (667:667:667) (667:667:667))
2989         (PORT datad (677:677:677) (677:677:677))
2990         (IOPATH datab combout (332:332:332) (332:332:332))
2991         (IOPATH datac combout (213:213:213) (213:213:213))
2992         (IOPATH datad combout (87:87:87) (87:87:87))
2993       )
2994     )
2995   )
2996   (CELL
2997     (CELLTYPE "stratix_asynch_lcell")
2998     (INSTANCE \\vga_driver_unit\|LINE_COUNT_next_un10_line_counter_siglto5\\.lecomb)
2999     (DELAY
3000       (ABSOLUTE
3001         (PORT dataa (721:721:721) (721:721:721))
3002         (PORT datab (755:755:755) (755:755:755))
3003         (PORT datac (972:972:972) (972:972:972))
3004         (PORT datad (139:139:139) (139:139:139))
3005         (IOPATH dataa combout (459:459:459) (459:459:459))
3006         (IOPATH datab combout (332:332:332) (332:332:332))
3007         (IOPATH datac combout (213:213:213) (213:213:213))
3008         (IOPATH datad combout (87:87:87) (87:87:87))
3009       )
3010     )
3011   )
3012   (CELL
3013     (CELLTYPE "stratix_asynch_lcell")
3014     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_9_\\.lecomb)
3015     (DELAY
3016       (ABSOLUTE
3017         (PORT dataa (437:437:437) (437:437:437))
3018         (PORT datab (421:421:421) (421:421:421))
3019         (IOPATH dataa combout (459:459:459) (459:459:459))
3020         (IOPATH datab combout (332:332:332) (332:332:332))
3021         (IOPATH cin0 combout (432:432:432) (432:432:432))
3022         (IOPATH cin1 combout (449:449:449) (449:449:449))
3023       )
3024     )
3025   )
3026   (CELL
3027     (CELLTYPE "stratix_asynch_lcell")
3028     (INSTANCE \\vga_driver_unit\|line_counter_sig_8_\\.lecomb)
3029     (DELAY
3030       (ABSOLUTE
3031         (PORT dataa (948:948:948) (948:948:948))
3032         (PORT datad (347:347:347) (347:347:347))
3033         (IOPATH dataa regin (583:583:583) (583:583:583))
3034         (IOPATH datad regin (235:235:235) (235:235:235))
3035       )
3036     )
3037   )
3038   (CELL
3039     (CELLTYPE "stratix_lcell_register")
3040     (INSTANCE \\vga_driver_unit\|line_counter_sig_8_\\.lereg)
3041     (DELAY
3042       (ABSOLUTE
3043         (PORT sclr (2663:2663:2663) (2663:2663:2663))
3044         (PORT aclr (668:668:668) (668:668:668))
3045         (PORT clk (2446:2446:2446) (2446:2446:2446))
3046         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3047         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3048       )
3049     )
3050     (TIMINGCHECK
3051       (SETUP datain (posedge clk) (10:10:10))
3052       (SETUP sclr (posedge clk) (10:10:10))
3053       (HOLD datain (posedge clk) (100:100:100))
3054       (HOLD sclr (posedge clk) (100:100:100))
3055     )
3056   )
3057   (CELL
3058     (CELLTYPE "stratix_asynch_lcell")
3059     (INSTANCE \\vga_driver_unit\|LINE_COUNT_next_un10_line_counter_siglto8\\.lecomb)
3060     (DELAY
3061       (ABSOLUTE
3062         (PORT dataa (972:972:972) (972:972:972))
3063         (PORT datab (530:530:530) (530:530:530))
3064         (PORT datac (905:905:905) (905:905:905))
3065         (PORT datad (983:983:983) (983:983:983))
3066         (IOPATH dataa combout (459:459:459) (459:459:459))
3067         (IOPATH datab combout (332:332:332) (332:332:332))
3068         (IOPATH datac combout (213:213:213) (213:213:213))
3069         (IOPATH datad combout (87:87:87) (87:87:87))
3070       )
3071     )
3072   )
3073   (CELL
3074     (CELLTYPE "stratix_asynch_lcell")
3075     (INSTANCE \\vga_driver_unit\|un1_line_counter_sig_8_\\.lecomb)
3076     (DELAY
3077       (ABSOLUTE
3078         (PORT datad (962:962:962) (962:962:962))
3079         (IOPATH datad combout (87:87:87) (87:87:87))
3080         (IOPATH cin0 combout (432:432:432) (432:432:432))
3081         (IOPATH cin1 combout (449:449:449) (449:449:449))
3082       )
3083     )
3084   )
3085   (CELL
3086     (CELLTYPE "stratix_asynch_lcell")
3087     (INSTANCE \\vga_driver_unit\|line_counter_sig_7_\\.lecomb)
3088     (DELAY
3089       (ABSOLUTE
3090         (PORT dataa (951:951:951) (951:951:951))
3091         (PORT datad (569:569:569) (569:569:569))
3092         (IOPATH dataa regin (583:583:583) (583:583:583))
3093         (IOPATH datad regin (235:235:235) (235:235:235))
3094       )
3095     )
3096   )
3097   (CELL
3098     (CELLTYPE "stratix_lcell_register")
3099     (INSTANCE \\vga_driver_unit\|line_counter_sig_7_\\.lereg)
3100     (DELAY
3101       (ABSOLUTE
3102         (PORT sclr (2663:2663:2663) (2663:2663:2663))
3103         (PORT aclr (668:668:668) (668:668:668))
3104         (PORT clk (2446:2446:2446) (2446:2446:2446))
3105         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3106         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3107       )
3108     )
3109     (TIMINGCHECK
3110       (SETUP datain (posedge clk) (10:10:10))
3111       (SETUP sclr (posedge clk) (10:10:10))
3112       (HOLD datain (posedge clk) (100:100:100))
3113       (HOLD sclr (posedge clk) (100:100:100))
3114     )
3115   )
3116   (CELL
3117     (CELLTYPE "stratix_asynch_lcell")
3118     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un17_v_enablelt2\\.lecomb)
3119     (DELAY
3120       (ABSOLUTE
3121         (PORT dataa (719:719:719) (719:719:719))
3122         (PORT datab (696:696:696) (696:696:696))
3123         (PORT datad (679:679:679) (679:679:679))
3124         (IOPATH dataa combout (459:459:459) (459:459:459))
3125         (IOPATH datab combout (332:332:332) (332:332:332))
3126         (IOPATH datad combout (87:87:87) (87:87:87))
3127       )
3128     )
3129   )
3130   (CELL
3131     (CELLTYPE "stratix_asynch_lcell")
3132     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un17_v_enablelto5\\.lecomb)
3133     (DELAY
3134       (ABSOLUTE
3135         (PORT dataa (1045:1045:1045) (1045:1045:1045))
3136         (PORT datab (650:650:650) (650:650:650))
3137         (PORT datac (714:714:714) (714:714:714))
3138         (PORT datad (139:139:139) (139:139:139))
3139         (IOPATH dataa combout (459:459:459) (459:459:459))
3140         (IOPATH datab combout (332:332:332) (332:332:332))
3141         (IOPATH datac combout (213:213:213) (213:213:213))
3142         (IOPATH datad combout (87:87:87) (87:87:87))
3143       )
3144     )
3145   )
3146   (CELL
3147     (CELLTYPE "stratix_asynch_lcell")
3148     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un17_v_enablelto7\\.lecomb)
3149     (DELAY
3150       (ABSOLUTE
3151         (PORT datab (2205:2205:2205) (2205:2205:2205))
3152         (PORT datac (1551:1551:1551) (1551:1551:1551))
3153         (PORT datad (1612:1612:1612) (1612:1612:1612))
3154         (IOPATH datab combout (332:332:332) (332:332:332))
3155         (IOPATH datac combout (213:213:213) (213:213:213))
3156         (IOPATH datad combout (87:87:87) (87:87:87))
3157       )
3158     )
3159   )
3160   (CELL
3161     (CELLTYPE "stratix_asynch_lcell")
3162     (INSTANCE \\vga_control_unit\|toggle_counter_sig_0_\\.lecomb)
3163     (DELAY
3164       (ABSOLUTE
3165         (PORT datac (441:441:441) (441:441:441))
3166         (IOPATH datac regin (364:364:364) (364:364:364))
3167       )
3168     )
3169   )
3170   (CELL
3171     (CELLTYPE "stratix_lcell_register")
3172     (INSTANCE \\vga_control_unit\|toggle_counter_sig_0_\\.lereg)
3173     (DELAY
3174       (ABSOLUTE
3175         (PORT sclr (1158:1158:1158) (1158:1158:1158))
3176         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3177         (PORT clk (2319:2319:2319) (2319:2319:2319))
3178         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3179         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3180       )
3181     )
3182     (TIMINGCHECK
3183       (SETUP datain (posedge clk) (10:10:10))
3184       (SETUP sclr (posedge clk) (10:10:10))
3185       (HOLD datain (posedge clk) (100:100:100))
3186       (HOLD sclr (posedge clk) (100:100:100))
3187     )
3188   )
3189   (CELL
3190     (CELLTYPE "stratix_asynch_lcell")
3191     (INSTANCE \\vga_control_unit\|toggle_counter_sig_1_\\.lecomb)
3192     (DELAY
3193       (ABSOLUTE
3194         (PORT dataa (607:607:607) (607:607:607))
3195         (PORT datab (423:423:423) (423:423:423))
3196         (IOPATH dataa regin (583:583:583) (583:583:583))
3197         (IOPATH datab regin (489:489:489) (489:489:489))
3198         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3199         (IOPATH datab cout0 (344:344:344) (344:344:344))
3200         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3201         (IOPATH datab cout1 (341:341:341) (341:341:341))
3202       )
3203     )
3204   )
3205   (CELL
3206     (CELLTYPE "stratix_lcell_register")
3207     (INSTANCE \\vga_control_unit\|toggle_counter_sig_1_\\.lereg)
3208     (DELAY
3209       (ABSOLUTE
3210         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3211         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3212         (PORT clk (2319:2319:2319) (2319:2319:2319))
3213         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3214         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3215       )
3216     )
3217     (TIMINGCHECK
3218       (SETUP datain (posedge clk) (10:10:10))
3219       (SETUP sclr (posedge clk) (10:10:10))
3220       (HOLD datain (posedge clk) (100:100:100))
3221       (HOLD sclr (posedge clk) (100:100:100))
3222     )
3223   )
3224   (CELL
3225     (CELLTYPE "stratix_asynch_lcell")
3226     (INSTANCE \\vga_control_unit\|toggle_counter_sig_3_\\.lecomb)
3227     (DELAY
3228       (ABSOLUTE
3229         (PORT dataa (989:989:989) (989:989:989))
3230         (PORT datab (419:419:419) (419:419:419))
3231         (IOPATH dataa regin (583:583:583) (583:583:583))
3232         (IOPATH datab regin (489:489:489) (489:489:489))
3233         (IOPATH cin0 regin (571:571:571) (571:571:571))
3234         (IOPATH cin1 regin (587:587:587) (587:587:587))
3235         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3236         (IOPATH datab cout0 (344:344:344) (344:344:344))
3237         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3238         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3239         (IOPATH datab cout1 (341:341:341) (341:341:341))
3240         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3241       )
3242     )
3243   )
3244   (CELL
3245     (CELLTYPE "stratix_lcell_register")
3246     (INSTANCE \\vga_control_unit\|toggle_counter_sig_3_\\.lereg)
3247     (DELAY
3248       (ABSOLUTE
3249         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3250         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3251         (PORT clk (2319:2319:2319) (2319:2319:2319))
3252         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3253         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3254       )
3255     )
3256     (TIMINGCHECK
3257       (SETUP datain (posedge clk) (10:10:10))
3258       (SETUP sclr (posedge clk) (10:10:10))
3259       (HOLD datain (posedge clk) (100:100:100))
3260       (HOLD sclr (posedge clk) (100:100:100))
3261     )
3262   )
3263   (CELL
3264     (CELLTYPE "stratix_asynch_lcell")
3265     (INSTANCE \\vga_control_unit\|un2_toggle_counter_next_0_\\.lecomb)
3266     (DELAY
3267       (ABSOLUTE
3268         (PORT dataa (612:612:612) (612:612:612))
3269         (PORT datab (925:925:925) (925:925:925))
3270         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3271         (IOPATH datab cout0 (344:344:344) (344:344:344))
3272         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3273         (IOPATH datab cout1 (341:341:341) (341:341:341))
3274       )
3275     )
3276   )
3277   (CELL
3278     (CELLTYPE "stratix_asynch_lcell")
3279     (INSTANCE \\vga_control_unit\|toggle_counter_sig_2_\\.lecomb)
3280     (DELAY
3281       (ABSOLUTE
3282         (PORT dataa (671:671:671) (671:671:671))
3283         (PORT datab (927:927:927) (927:927:927))
3284         (IOPATH dataa regin (583:583:583) (583:583:583))
3285         (IOPATH datab regin (489:489:489) (489:489:489))
3286         (IOPATH cin0 regin (571:571:571) (571:571:571))
3287         (IOPATH cin1 regin (587:587:587) (587:587:587))
3288         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3289         (IOPATH datab cout0 (344:344:344) (344:344:344))
3290         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3291         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3292         (IOPATH datab cout1 (341:341:341) (341:341:341))
3293         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3294       )
3295     )
3296   )
3297   (CELL
3298     (CELLTYPE "stratix_lcell_register")
3299     (INSTANCE \\vga_control_unit\|toggle_counter_sig_2_\\.lereg)
3300     (DELAY
3301       (ABSOLUTE
3302         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3303         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3304         (PORT clk (2319:2319:2319) (2319:2319:2319))
3305         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3306         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3307       )
3308     )
3309     (TIMINGCHECK
3310       (SETUP datain (posedge clk) (10:10:10))
3311       (SETUP sclr (posedge clk) (10:10:10))
3312       (HOLD datain (posedge clk) (100:100:100))
3313       (HOLD sclr (posedge clk) (100:100:100))
3314     )
3315   )
3316   (CELL
3317     (CELLTYPE "stratix_asynch_lcell")
3318     (INSTANCE \\vga_control_unit\|toggle_counter_sig_5_\\.lecomb)
3319     (DELAY
3320       (ABSOLUTE
3321         (PORT dataa (444:444:444) (444:444:444))
3322         (PORT datab (972:972:972) (972:972:972))
3323         (IOPATH dataa regin (583:583:583) (583:583:583))
3324         (IOPATH datab regin (489:489:489) (489:489:489))
3325         (IOPATH cin0 regin (571:571:571) (571:571:571))
3326         (IOPATH cin1 regin (587:587:587) (587:587:587))
3327         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3328         (IOPATH datab cout0 (344:344:344) (344:344:344))
3329         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3330         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3331         (IOPATH datab cout1 (341:341:341) (341:341:341))
3332         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3333       )
3334     )
3335   )
3336   (CELL
3337     (CELLTYPE "stratix_lcell_register")
3338     (INSTANCE \\vga_control_unit\|toggle_counter_sig_5_\\.lereg)
3339     (DELAY
3340       (ABSOLUTE
3341         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3342         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3343         (PORT clk (2319:2319:2319) (2319:2319:2319))
3344         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3345         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3346       )
3347     )
3348     (TIMINGCHECK
3349       (SETUP datain (posedge clk) (10:10:10))
3350       (SETUP sclr (posedge clk) (10:10:10))
3351       (HOLD datain (posedge clk) (100:100:100))
3352       (HOLD sclr (posedge clk) (100:100:100))
3353     )
3354   )
3355   (CELL
3356     (CELLTYPE "stratix_asynch_lcell")
3357     (INSTANCE \\vga_control_unit\|toggle_counter_sig_4_\\.lecomb)
3358     (DELAY
3359       (ABSOLUTE
3360         (PORT dataa (444:444:444) (444:444:444))
3361         (PORT datab (929:929:929) (929:929:929))
3362         (IOPATH dataa regin (583:583:583) (583:583:583))
3363         (IOPATH datab regin (489:489:489) (489:489:489))
3364         (IOPATH cin0 regin (571:571:571) (571:571:571))
3365         (IOPATH cin1 regin (587:587:587) (587:587:587))
3366         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3367         (IOPATH datab cout0 (344:344:344) (344:344:344))
3368         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3369         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3370         (IOPATH datab cout1 (341:341:341) (341:341:341))
3371         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3372       )
3373     )
3374   )
3375   (CELL
3376     (CELLTYPE "stratix_lcell_register")
3377     (INSTANCE \\vga_control_unit\|toggle_counter_sig_4_\\.lereg)
3378     (DELAY
3379       (ABSOLUTE
3380         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3381         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3382         (PORT clk (2319:2319:2319) (2319:2319:2319))
3383         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3384         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3385       )
3386     )
3387     (TIMINGCHECK
3388       (SETUP datain (posedge clk) (10:10:10))
3389       (SETUP sclr (posedge clk) (10:10:10))
3390       (HOLD datain (posedge clk) (100:100:100))
3391       (HOLD sclr (posedge clk) (100:100:100))
3392     )
3393   )
3394   (CELL
3395     (CELLTYPE "stratix_asynch_lcell")
3396     (INSTANCE \\vga_control_unit\|toggle_counter_sig_6_\\.lecomb)
3397     (DELAY
3398       (ABSOLUTE
3399         (PORT dataa (437:437:437) (437:437:437))
3400         (PORT datab (921:921:921) (921:921:921))
3401         (IOPATH dataa regin (583:583:583) (583:583:583))
3402         (IOPATH datab regin (489:489:489) (489:489:489))
3403         (IOPATH cin0 regin (571:571:571) (571:571:571))
3404         (IOPATH cin1 regin (587:587:587) (587:587:587))
3405         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3406         (IOPATH datab cout0 (344:344:344) (344:344:344))
3407         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3408         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3409         (IOPATH datab cout1 (341:341:341) (341:341:341))
3410         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3411       )
3412     )
3413   )
3414   (CELL
3415     (CELLTYPE "stratix_lcell_register")
3416     (INSTANCE \\vga_control_unit\|toggle_counter_sig_6_\\.lereg)
3417     (DELAY
3418       (ABSOLUTE
3419         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3420         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3421         (PORT clk (2319:2319:2319) (2319:2319:2319))
3422         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3423         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3424       )
3425     )
3426     (TIMINGCHECK
3427       (SETUP datain (posedge clk) (10:10:10))
3428       (SETUP sclr (posedge clk) (10:10:10))
3429       (HOLD datain (posedge clk) (100:100:100))
3430       (HOLD sclr (posedge clk) (100:100:100))
3431     )
3432   )
3433   (CELL
3434     (CELLTYPE "stratix_asynch_lcell")
3435     (INSTANCE \\vga_control_unit\|toggle_counter_sig_7_\\.lecomb)
3436     (DELAY
3437       (ABSOLUTE
3438         (PORT dataa (437:437:437) (437:437:437))
3439         (PORT datab (949:949:949) (949:949:949))
3440         (IOPATH dataa regin (583:583:583) (583:583:583))
3441         (IOPATH datab regin (489:489:489) (489:489:489))
3442         (IOPATH cin0 regin (571:571:571) (571:571:571))
3443         (IOPATH cin1 regin (587:587:587) (587:587:587))
3444         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3445         (IOPATH datab cout0 (344:344:344) (344:344:344))
3446         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3447         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3448         (IOPATH datab cout1 (341:341:341) (341:341:341))
3449         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3450       )
3451     )
3452   )
3453   (CELL
3454     (CELLTYPE "stratix_lcell_register")
3455     (INSTANCE \\vga_control_unit\|toggle_counter_sig_7_\\.lereg)
3456     (DELAY
3457       (ABSOLUTE
3458         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3459         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3460         (PORT clk (2319:2319:2319) (2319:2319:2319))
3461         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3462         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3463       )
3464     )
3465     (TIMINGCHECK
3466       (SETUP datain (posedge clk) (10:10:10))
3467       (SETUP sclr (posedge clk) (10:10:10))
3468       (HOLD datain (posedge clk) (100:100:100))
3469       (HOLD sclr (posedge clk) (100:100:100))
3470     )
3471   )
3472   (CELL
3473     (CELLTYPE "stratix_asynch_lcell")
3474     (INSTANCE \\vga_control_unit\|toggle_counter_sig_9_\\.lecomb)
3475     (DELAY
3476       (ABSOLUTE
3477         (PORT dataa (445:445:445) (445:445:445))
3478         (PORT datab (962:962:962) (962:962:962))
3479         (IOPATH dataa regin (583:583:583) (583:583:583))
3480         (IOPATH datab regin (489:489:489) (489:489:489))
3481         (IOPATH cin0 regin (571:571:571) (571:571:571))
3482         (IOPATH cin1 regin (587:587:587) (587:587:587))
3483         (IOPATH dataa cout (551:551:551) (551:551:551))
3484         (IOPATH datab cout (460:460:460) (460:460:460))
3485         (IOPATH cin0 cout (135:135:135) (135:135:135))
3486         (IOPATH cin1 cout (123:123:123) (123:123:123))
3487       )
3488     )
3489   )
3490   (CELL
3491     (CELLTYPE "stratix_lcell_register")
3492     (INSTANCE \\vga_control_unit\|toggle_counter_sig_9_\\.lereg)
3493     (DELAY
3494       (ABSOLUTE
3495         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3496         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3497         (PORT clk (2319:2319:2319) (2319:2319:2319))
3498         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3499         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3500       )
3501     )
3502     (TIMINGCHECK
3503       (SETUP datain (posedge clk) (10:10:10))
3504       (SETUP sclr (posedge clk) (10:10:10))
3505       (HOLD datain (posedge clk) (100:100:100))
3506       (HOLD sclr (posedge clk) (100:100:100))
3507     )
3508   )
3509   (CELL
3510     (CELLTYPE "stratix_asynch_lcell")
3511     (INSTANCE \\vga_control_unit\|toggle_counter_sig_8_\\.lecomb)
3512     (DELAY
3513       (ABSOLUTE
3514         (PORT dataa (445:445:445) (445:445:445))
3515         (PORT datab (912:912:912) (912:912:912))
3516         (IOPATH dataa regin (583:583:583) (583:583:583))
3517         (IOPATH datab regin (489:489:489) (489:489:489))
3518         (IOPATH cin0 regin (571:571:571) (571:571:571))
3519         (IOPATH cin1 regin (587:587:587) (587:587:587))
3520         (IOPATH dataa cout (551:551:551) (551:551:551))
3521         (IOPATH datab cout (460:460:460) (460:460:460))
3522         (IOPATH cin0 cout (135:135:135) (135:135:135))
3523         (IOPATH cin1 cout (123:123:123) (123:123:123))
3524       )
3525     )
3526   )
3527   (CELL
3528     (CELLTYPE "stratix_lcell_register")
3529     (INSTANCE \\vga_control_unit\|toggle_counter_sig_8_\\.lereg)
3530     (DELAY
3531       (ABSOLUTE
3532         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3533         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3534         (PORT clk (2319:2319:2319) (2319:2319:2319))
3535         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3536         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3537       )
3538     )
3539     (TIMINGCHECK
3540       (SETUP datain (posedge clk) (10:10:10))
3541       (SETUP sclr (posedge clk) (10:10:10))
3542       (HOLD datain (posedge clk) (100:100:100))
3543       (HOLD sclr (posedge clk) (100:100:100))
3544     )
3545   )
3546   (CELL
3547     (CELLTYPE "stratix_asynch_lcell")
3548     (INSTANCE \\vga_control_unit\|toggle_counter_sig_10_\\.lecomb)
3549     (DELAY
3550       (ABSOLUTE
3551         (PORT dataa (630:630:630) (630:630:630))
3552         (PORT datab (915:915:915) (915:915:915))
3553         (IOPATH dataa regin (583:583:583) (583:583:583))
3554         (IOPATH datab regin (489:489:489) (489:489:489))
3555         (IOPATH cin regin (607:607:607) (607:607:607))
3556         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3557         (IOPATH datab cout0 (344:344:344) (344:344:344))
3558         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3559         (IOPATH datab cout1 (341:341:341) (341:341:341))
3560       )
3561     )
3562   )
3563   (CELL
3564     (CELLTYPE "stratix_lcell_register")
3565     (INSTANCE \\vga_control_unit\|toggle_counter_sig_10_\\.lereg)
3566     (DELAY
3567       (ABSOLUTE
3568         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3569         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3570         (PORT clk (2319:2319:2319) (2319:2319:2319))
3571         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3572         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3573       )
3574     )
3575     (TIMINGCHECK
3576       (SETUP datain (posedge clk) (10:10:10))
3577       (SETUP sclr (posedge clk) (10:10:10))
3578       (HOLD datain (posedge clk) (100:100:100))
3579       (HOLD sclr (posedge clk) (100:100:100))
3580     )
3581   )
3582   (CELL
3583     (CELLTYPE "stratix_asynch_lcell")
3584     (INSTANCE \\vga_control_unit\|toggle_counter_sig_11_\\.lecomb)
3585     (DELAY
3586       (ABSOLUTE
3587         (PORT dataa (949:949:949) (949:949:949))
3588         (PORT datab (420:420:420) (420:420:420))
3589         (IOPATH dataa regin (583:583:583) (583:583:583))
3590         (IOPATH datab regin (489:489:489) (489:489:489))
3591         (IOPATH cin regin (607:607:607) (607:607:607))
3592         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3593         (IOPATH datab cout0 (344:344:344) (344:344:344))
3594         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3595         (IOPATH datab cout1 (341:341:341) (341:341:341))
3596       )
3597     )
3598   )
3599   (CELL
3600     (CELLTYPE "stratix_lcell_register")
3601     (INSTANCE \\vga_control_unit\|toggle_counter_sig_11_\\.lereg)
3602     (DELAY
3603       (ABSOLUTE
3604         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3605         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3606         (PORT clk (2319:2319:2319) (2319:2319:2319))
3607         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3608         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3609       )
3610     )
3611     (TIMINGCHECK
3612       (SETUP datain (posedge clk) (10:10:10))
3613       (SETUP sclr (posedge clk) (10:10:10))
3614       (HOLD datain (posedge clk) (100:100:100))
3615       (HOLD sclr (posedge clk) (100:100:100))
3616     )
3617   )
3618   (CELL
3619     (CELLTYPE "stratix_asynch_lcell")
3620     (INSTANCE \\vga_control_unit\|toggle_counter_sig_13_\\.lecomb)
3621     (DELAY
3622       (ABSOLUTE
3623         (PORT dataa (956:956:956) (956:956:956))
3624         (PORT datab (422:422:422) (422:422:422))
3625         (IOPATH dataa regin (583:583:583) (583:583:583))
3626         (IOPATH datab regin (489:489:489) (489:489:489))
3627         (IOPATH cin regin (607:607:607) (607:607:607))
3628         (IOPATH cin0 regin (571:571:571) (571:571:571))
3629         (IOPATH cin1 regin (587:587:587) (587:587:587))
3630         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3631         (IOPATH datab cout0 (344:344:344) (344:344:344))
3632         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3633         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3634         (IOPATH datab cout1 (341:341:341) (341:341:341))
3635         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3636       )
3637     )
3638   )
3639   (CELL
3640     (CELLTYPE "stratix_lcell_register")
3641     (INSTANCE \\vga_control_unit\|toggle_counter_sig_13_\\.lereg)
3642     (DELAY
3643       (ABSOLUTE
3644         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3645         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3646         (PORT clk (2319:2319:2319) (2319:2319:2319))
3647         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3648         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3649       )
3650     )
3651     (TIMINGCHECK
3652       (SETUP datain (posedge clk) (10:10:10))
3653       (SETUP sclr (posedge clk) (10:10:10))
3654       (HOLD datain (posedge clk) (100:100:100))
3655       (HOLD sclr (posedge clk) (100:100:100))
3656     )
3657   )
3658   (CELL
3659     (CELLTYPE "stratix_asynch_lcell")
3660     (INSTANCE \\vga_control_unit\|toggle_counter_sig_12_\\.lecomb)
3661     (DELAY
3662       (ABSOLUTE
3663         (PORT dataa (629:629:629) (629:629:629))
3664         (PORT datab (900:900:900) (900:900:900))
3665         (IOPATH dataa regin (583:583:583) (583:583:583))
3666         (IOPATH datab regin (489:489:489) (489:489:489))
3667         (IOPATH cin regin (607:607:607) (607:607:607))
3668         (IOPATH cin0 regin (571:571:571) (571:571:571))
3669         (IOPATH cin1 regin (587:587:587) (587:587:587))
3670         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3671         (IOPATH datab cout0 (344:344:344) (344:344:344))
3672         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3673         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3674         (IOPATH datab cout1 (341:341:341) (341:341:341))
3675         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3676       )
3677     )
3678   )
3679   (CELL
3680     (CELLTYPE "stratix_lcell_register")
3681     (INSTANCE \\vga_control_unit\|toggle_counter_sig_12_\\.lereg)
3682     (DELAY
3683       (ABSOLUTE
3684         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3685         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3686         (PORT clk (2319:2319:2319) (2319:2319:2319))
3687         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3688         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3689       )
3690     )
3691     (TIMINGCHECK
3692       (SETUP datain (posedge clk) (10:10:10))
3693       (SETUP sclr (posedge clk) (10:10:10))
3694       (HOLD datain (posedge clk) (100:100:100))
3695       (HOLD sclr (posedge clk) (100:100:100))
3696     )
3697   )
3698   (CELL
3699     (CELLTYPE "stratix_asynch_lcell")
3700     (INSTANCE \\vga_control_unit\|toggle_counter_sig_15_\\.lecomb)
3701     (DELAY
3702       (ABSOLUTE
3703         (PORT dataa (436:436:436) (436:436:436))
3704         (PORT datab (936:936:936) (936:936:936))
3705         (IOPATH dataa regin (583:583:583) (583:583:583))
3706         (IOPATH datab regin (489:489:489) (489:489:489))
3707         (IOPATH cin regin (607:607:607) (607:607:607))
3708         (IOPATH cin0 regin (571:571:571) (571:571:571))
3709         (IOPATH cin1 regin (587:587:587) (587:587:587))
3710         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3711         (IOPATH datab cout0 (344:344:344) (344:344:344))
3712         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3713         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3714         (IOPATH datab cout1 (341:341:341) (341:341:341))
3715         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3716       )
3717     )
3718   )
3719   (CELL
3720     (CELLTYPE "stratix_lcell_register")
3721     (INSTANCE \\vga_control_unit\|toggle_counter_sig_15_\\.lereg)
3722     (DELAY
3723       (ABSOLUTE
3724         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3725         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3726         (PORT clk (2319:2319:2319) (2319:2319:2319))
3727         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3728         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3729       )
3730     )
3731     (TIMINGCHECK
3732       (SETUP datain (posedge clk) (10:10:10))
3733       (SETUP sclr (posedge clk) (10:10:10))
3734       (HOLD datain (posedge clk) (100:100:100))
3735       (HOLD sclr (posedge clk) (100:100:100))
3736     )
3737   )
3738   (CELL
3739     (CELLTYPE "stratix_asynch_lcell")
3740     (INSTANCE \\vga_control_unit\|toggle_counter_sig_14_\\.lecomb)
3741     (DELAY
3742       (ABSOLUTE
3743         (PORT dataa (436:436:436) (436:436:436))
3744         (PORT datab (938:938:938) (938:938:938))
3745         (IOPATH dataa regin (583:583:583) (583:583:583))
3746         (IOPATH datab regin (489:489:489) (489:489:489))
3747         (IOPATH cin regin (607:607:607) (607:607:607))
3748         (IOPATH cin0 regin (571:571:571) (571:571:571))
3749         (IOPATH cin1 regin (587:587:587) (587:587:587))
3750         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3751         (IOPATH datab cout0 (344:344:344) (344:344:344))
3752         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3753         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3754         (IOPATH datab cout1 (341:341:341) (341:341:341))
3755         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3756       )
3757     )
3758   )
3759   (CELL
3760     (CELLTYPE "stratix_lcell_register")
3761     (INSTANCE \\vga_control_unit\|toggle_counter_sig_14_\\.lereg)
3762     (DELAY
3763       (ABSOLUTE
3764         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3765         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3766         (PORT clk (2319:2319:2319) (2319:2319:2319))
3767         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3768         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3769       )
3770     )
3771     (TIMINGCHECK
3772       (SETUP datain (posedge clk) (10:10:10))
3773       (SETUP sclr (posedge clk) (10:10:10))
3774       (HOLD datain (posedge clk) (100:100:100))
3775       (HOLD sclr (posedge clk) (100:100:100))
3776     )
3777   )
3778   (CELL
3779     (CELLTYPE "stratix_asynch_lcell")
3780     (INSTANCE \\vga_control_unit\|toggle_counter_sig_17_\\.lecomb)
3781     (DELAY
3782       (ABSOLUTE
3783         (PORT dataa (445:445:445) (445:445:445))
3784         (PORT datab (935:935:935) (935:935:935))
3785         (IOPATH dataa regin (583:583:583) (583:583:583))
3786         (IOPATH datab regin (489:489:489) (489:489:489))
3787         (IOPATH cin regin (607:607:607) (607:607:607))
3788         (IOPATH cin0 regin (571:571:571) (571:571:571))
3789         (IOPATH cin1 regin (587:587:587) (587:587:587))
3790         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3791         (IOPATH datab cout0 (344:344:344) (344:344:344))
3792         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3793         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3794         (IOPATH datab cout1 (341:341:341) (341:341:341))
3795         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3796       )
3797     )
3798   )
3799   (CELL
3800     (CELLTYPE "stratix_lcell_register")
3801     (INSTANCE \\vga_control_unit\|toggle_counter_sig_17_\\.lereg)
3802     (DELAY
3803       (ABSOLUTE
3804         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3805         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3806         (PORT clk (2319:2319:2319) (2319:2319:2319))
3807         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3808         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3809       )
3810     )
3811     (TIMINGCHECK
3812       (SETUP datain (posedge clk) (10:10:10))
3813       (SETUP sclr (posedge clk) (10:10:10))
3814       (HOLD datain (posedge clk) (100:100:100))
3815       (HOLD sclr (posedge clk) (100:100:100))
3816     )
3817   )
3818   (CELL
3819     (CELLTYPE "stratix_asynch_lcell")
3820     (INSTANCE \\vga_control_unit\|toggle_counter_sig_16_\\.lecomb)
3821     (DELAY
3822       (ABSOLUTE
3823         (PORT dataa (445:445:445) (445:445:445))
3824         (PORT datab (942:942:942) (942:942:942))
3825         (IOPATH dataa regin (583:583:583) (583:583:583))
3826         (IOPATH datab regin (489:489:489) (489:489:489))
3827         (IOPATH cin regin (607:607:607) (607:607:607))
3828         (IOPATH cin0 regin (571:571:571) (571:571:571))
3829         (IOPATH cin1 regin (587:587:587) (587:587:587))
3830         (IOPATH dataa cout0 (443:443:443) (443:443:443))
3831         (IOPATH datab cout0 (344:344:344) (344:344:344))
3832         (IOPATH cin0 cout0 (60:60:60) (60:60:60))
3833         (IOPATH dataa cout1 (451:451:451) (451:451:451))
3834         (IOPATH datab cout1 (341:341:341) (341:341:341))
3835         (IOPATH cin1 cout1 (62:62:62) (62:62:62))
3836       )
3837     )
3838   )
3839   (CELL
3840     (CELLTYPE "stratix_lcell_register")
3841     (INSTANCE \\vga_control_unit\|toggle_counter_sig_16_\\.lereg)
3842     (DELAY
3843       (ABSOLUTE
3844         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3845         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3846         (PORT clk (2319:2319:2319) (2319:2319:2319))
3847         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3848         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3849       )
3850     )
3851     (TIMINGCHECK
3852       (SETUP datain (posedge clk) (10:10:10))
3853       (SETUP sclr (posedge clk) (10:10:10))
3854       (HOLD datain (posedge clk) (100:100:100))
3855       (HOLD sclr (posedge clk) (100:100:100))
3856     )
3857   )
3858   (CELL
3859     (CELLTYPE "stratix_asynch_lcell")
3860     (INSTANCE \\vga_control_unit\|toggle_counter_sig_18_\\.lecomb)
3861     (DELAY
3862       (ABSOLUTE
3863         (PORT datad (418:418:418) (418:418:418))
3864         (IOPATH datad regin (235:235:235) (235:235:235))
3865         (IOPATH cin regin (607:607:607) (607:607:607))
3866         (IOPATH cin0 regin (571:571:571) (571:571:571))
3867         (IOPATH cin1 regin (587:587:587) (587:587:587))
3868       )
3869     )
3870   )
3871   (CELL
3872     (CELLTYPE "stratix_lcell_register")
3873     (INSTANCE \\vga_control_unit\|toggle_counter_sig_18_\\.lereg)
3874     (DELAY
3875       (ABSOLUTE
3876         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3877         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3878         (PORT clk (2319:2319:2319) (2319:2319:2319))
3879         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3880         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3881       )
3882     )
3883     (TIMINGCHECK
3884       (SETUP datain (posedge clk) (10:10:10))
3885       (SETUP sclr (posedge clk) (10:10:10))
3886       (HOLD datain (posedge clk) (100:100:100))
3887       (HOLD sclr (posedge clk) (100:100:100))
3888     )
3889   )
3890   (CELL
3891     (CELLTYPE "stratix_asynch_lcell")
3892     (INSTANCE \\vga_control_unit\|toggle_counter_sig_19_\\.lecomb)
3893     (DELAY
3894       (ABSOLUTE
3895         (PORT datab (955:955:955) (955:955:955))
3896         (PORT datad (432:432:432) (432:432:432))
3897         (IOPATH datab regin (489:489:489) (489:489:489))
3898         (IOPATH datad regin (235:235:235) (235:235:235))
3899         (IOPATH cin regin (607:607:607) (607:607:607))
3900         (IOPATH cin0 regin (571:571:571) (571:571:571))
3901         (IOPATH cin1 regin (587:587:587) (587:587:587))
3902       )
3903     )
3904   )
3905   (CELL
3906     (CELLTYPE "stratix_lcell_register")
3907     (INSTANCE \\vga_control_unit\|toggle_counter_sig_19_\\.lereg)
3908     (DELAY
3909       (ABSOLUTE
3910         (PORT sclr (1326:1326:1326) (1326:1326:1326))
3911         (PORT aclr (4675:4675:4675) (4675:4675:4675))
3912         (PORT clk (2319:2319:2319) (2319:2319:2319))
3913         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
3914         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
3915       )
3916     )
3917     (TIMINGCHECK
3918       (SETUP datain (posedge clk) (10:10:10))
3919       (SETUP sclr (posedge clk) (10:10:10))
3920       (HOLD datain (posedge clk) (100:100:100))
3921       (HOLD sclr (posedge clk) (100:100:100))
3922     )
3923   )
3924   (CELL
3925     (CELLTYPE "stratix_asynch_lcell")
3926     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto19_4\\.lecomb)
3927     (DELAY
3928       (ABSOLUTE
3929         (PORT dataa (947:947:947) (947:947:947))
3930         (PORT datab (629:629:629) (629:629:629))
3931         (PORT datac (629:629:629) (629:629:629))
3932         (PORT datad (609:609:609) (609:609:609))
3933         (IOPATH dataa combout (459:459:459) (459:459:459))
3934         (IOPATH datab combout (332:332:332) (332:332:332))
3935         (IOPATH datac combout (213:213:213) (213:213:213))
3936         (IOPATH datad combout (87:87:87) (87:87:87))
3937       )
3938     )
3939   )
3940   (CELL
3941     (CELLTYPE "stratix_asynch_lcell")
3942     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto19_5\\.lecomb)
3943     (DELAY
3944       (ABSOLUTE
3945         (PORT dataa (647:647:647) (647:647:647))
3946         (PORT datab (604:604:604) (604:604:604))
3947         (PORT datac (660:660:660) (660:660:660))
3948         (PORT datad (139:139:139) (139:139:139))
3949         (IOPATH dataa combout (459:459:459) (459:459:459))
3950         (IOPATH datab combout (332:332:332) (332:332:332))
3951         (IOPATH datac combout (213:213:213) (213:213:213))
3952         (IOPATH datad combout (87:87:87) (87:87:87))
3953       )
3954     )
3955   )
3956   (CELL
3957     (CELLTYPE "stratix_asynch_lcell")
3958     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto7_4\\.lecomb)
3959     (DELAY
3960       (ABSOLUTE
3961         (PORT dataa (645:645:645) (645:645:645))
3962         (PORT datab (621:621:621) (621:621:621))
3963         (PORT datac (614:614:614) (614:614:614))
3964         (PORT datad (647:647:647) (647:647:647))
3965         (IOPATH dataa combout (459:459:459) (459:459:459))
3966         (IOPATH datab combout (332:332:332) (332:332:332))
3967         (IOPATH datac combout (213:213:213) (213:213:213))
3968         (IOPATH datad combout (87:87:87) (87:87:87))
3969       )
3970     )
3971   )
3972   (CELL
3973     (CELLTYPE "stratix_asynch_lcell")
3974     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto7\\.lecomb)
3975     (DELAY
3976       (ABSOLUTE
3977         (PORT dataa (679:679:679) (679:679:679))
3978         (PORT datab (661:661:661) (661:661:661))
3979         (PORT datac (367:367:367) (367:367:367))
3980         (PORT datad (631:631:631) (631:631:631))
3981         (IOPATH dataa combout (459:459:459) (459:459:459))
3982         (IOPATH datab combout (332:332:332) (332:332:332))
3983         (IOPATH datac combout (213:213:213) (213:213:213))
3984         (IOPATH datad combout (87:87:87) (87:87:87))
3985       )
3986     )
3987   )
3988   (CELL
3989     (CELLTYPE "stratix_asynch_lcell")
3990     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto10\\.lecomb)
3991     (DELAY
3992       (ABSOLUTE
3993         (PORT dataa (641:641:641) (641:641:641))
3994         (PORT datab (653:653:653) (653:653:653))
3995         (PORT datac (629:629:629) (629:629:629))
3996         (PORT datad (340:340:340) (340:340:340))
3997         (IOPATH dataa combout (459:459:459) (459:459:459))
3998         (IOPATH datab combout (332:332:332) (332:332:332))
3999         (IOPATH datac combout (213:213:213) (213:213:213))
4000         (IOPATH datad combout (87:87:87) (87:87:87))
4001       )
4002     )
4003   )
4004   (CELL
4005     (CELLTYPE "stratix_asynch_lcell")
4006     (INSTANCE \\vga_control_unit\|BLINKER_next_un1_toggle_counter_siglto19\\.lecomb)
4007     (DELAY
4008       (ABSOLUTE
4009         (PORT dataa (644:644:644) (644:644:644))
4010         (PORT datab (616:616:616) (616:616:616))
4011         (PORT datac (368:368:368) (368:368:368))
4012         (PORT datad (357:357:357) (357:357:357))
4013         (IOPATH dataa combout (459:459:459) (459:459:459))
4014         (IOPATH datab combout (332:332:332) (332:332:332))
4015         (IOPATH datac combout (213:213:213) (213:213:213))
4016         (IOPATH datad combout (87:87:87) (87:87:87))
4017       )
4018     )
4019   )
4020   (CELL
4021     (CELLTYPE "stratix_asynch_lcell")
4022     (INSTANCE \\vga_control_unit\|toggle_sig_0_0_0_g1_cZ\\.lecomb)
4023     (DELAY
4024       (ABSOLUTE
4025         (PORT datad (139:139:139) (139:139:139))
4026         (IOPATH datad combout (87:87:87) (87:87:87))
4027       )
4028     )
4029   )
4030   (CELL
4031     (CELLTYPE "stratix_asynch_lcell")
4032     (INSTANCE \\vga_control_unit\|toggle_sig_Z\\.lecomb)
4033     (DELAY
4034       (ABSOLUTE
4035         (PORT dataa (370:370:370) (370:370:370))
4036         (PORT datad (434:434:434) (434:434:434))
4037         (IOPATH dataa regin (583:583:583) (583:583:583))
4038         (IOPATH datad regin (235:235:235) (235:235:235))
4039       )
4040     )
4041   )
4042   (CELL
4043     (CELLTYPE "stratix_lcell_register")
4044     (INSTANCE \\vga_control_unit\|toggle_sig_Z\\.lereg)
4045     (DELAY
4046       (ABSOLUTE
4047         (PORT aclr (4675:4675:4675) (4675:4675:4675))
4048         (PORT clk (2319:2319:2319) (2319:2319:2319))
4049         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4050         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4051       )
4052     )
4053     (TIMINGCHECK
4054       (SETUP datain (posedge clk) (10:10:10))
4055       (HOLD datain (posedge clk) (100:100:100))
4056     )
4057   )
4058   (CELL
4059     (CELLTYPE "stratix_asynch_lcell")
4060     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un9_v_enablelto6\\.lecomb)
4061     (DELAY
4062       (ABSOLUTE
4063         (PORT dataa (1135:1135:1135) (1135:1135:1135))
4064         (PORT datab (444:444:444) (444:444:444))
4065         (PORT datac (375:375:375) (375:375:375))
4066         (PORT datad (454:454:454) (454:454:454))
4067         (IOPATH dataa combout (459:459:459) (459:459:459))
4068         (IOPATH datab combout (332:332:332) (332:332:332))
4069         (IOPATH datac combout (213:213:213) (213:213:213))
4070         (IOPATH datad combout (87:87:87) (87:87:87))
4071       )
4072     )
4073   )
4074   (CELL
4075     (CELLTYPE "stratix_asynch_lcell")
4076     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un9_v_enablelto9\\.lecomb)
4077     (DELAY
4078       (ABSOLUTE
4079         (PORT dataa (553:553:553) (553:553:553))
4080         (PORT datab (952:952:952) (952:952:952))
4081         (PORT datac (996:996:996) (996:996:996))
4082         (PORT datad (1068:1068:1068) (1068:1068:1068))
4083         (IOPATH dataa combout (459:459:459) (459:459:459))
4084         (IOPATH datab combout (332:332:332) (332:332:332))
4085         (IOPATH datac combout (213:213:213) (213:213:213))
4086         (IOPATH datad combout (87:87:87) (87:87:87))
4087       )
4088     )
4089   )
4090   (CELL
4091     (CELLTYPE "stratix_asynch_lcell")
4092     (INSTANCE \\vga_driver_unit\|h_enable_sig_1_0_0_0_g0_i_o4_cZ\\.lecomb)
4093     (DELAY
4094       (ABSOLUTE
4095         (PORT datab (2016:2016:2016) (2016:2016:2016))
4096         (PORT datac (2131:2131:2131) (2131:2131:2131))
4097         (PORT datad (2080:2080:2080) (2080:2080:2080))
4098         (IOPATH datab combout (332:332:332) (332:332:332))
4099         (IOPATH datac combout (213:213:213) (213:213:213))
4100         (IOPATH datad combout (87:87:87) (87:87:87))
4101       )
4102     )
4103   )
4104   (CELL
4105     (CELLTYPE "stratix_asynch_lcell")
4106     (INSTANCE \\vga_driver_unit\|h_enable_sig_Z\\.lecomb)
4107     (DELAY
4108       (ABSOLUTE
4109         (PORT dataa (439:439:439) (439:439:439))
4110         (PORT datad (2077:2077:2077) (2077:2077:2077))
4111         (IOPATH dataa regin (583:583:583) (583:583:583))
4112         (IOPATH datad regin (235:235:235) (235:235:235))
4113       )
4114     )
4115   )
4116   (CELL
4117     (CELLTYPE "stratix_lcell_register")
4118     (INSTANCE \\vga_driver_unit\|h_enable_sig_Z\\.lereg)
4119     (DELAY
4120       (ABSOLUTE
4121         (PORT sclr (2904:2904:2904) (2904:2904:2904))
4122         (PORT aclr (668:668:668) (668:668:668))
4123         (PORT clk (2406:2406:2406) (2406:2406:2406))
4124         (PORT ena (1088:1088:1088) (1088:1088:1088))
4125         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4126         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4127       )
4128     )
4129     (TIMINGCHECK
4130       (SETUP datain (posedge clk) (10:10:10))
4131       (SETUP sclr (posedge clk) (10:10:10))
4132       (SETUP ena (posedge clk) (10:10:10))
4133       (HOLD datain (posedge clk) (100:100:100))
4134       (HOLD sclr (posedge clk) (100:100:100))
4135       (HOLD ena (posedge clk) (100:100:100))
4136     )
4137   )
4138   (CELL
4139     (CELLTYPE "stratix_asynch_lcell")
4140     (INSTANCE \\vga_driver_unit\|v_enable_sig_1_0_0_0_g0_i_o4_cZ\\.lecomb)
4141     (DELAY
4142       (ABSOLUTE
4143         (PORT dataa (1777:1777:1777) (1777:1777:1777))
4144         (PORT datac (1224:1224:1224) (1224:1224:1224))
4145         (PORT datad (1624:1624:1624) (1624:1624:1624))
4146         (IOPATH dataa combout (459:459:459) (459:459:459))
4147         (IOPATH datac combout (213:213:213) (213:213:213))
4148         (IOPATH datad combout (87:87:87) (87:87:87))
4149       )
4150     )
4151   )
4152   (CELL
4153     (CELLTYPE "stratix_asynch_lcell")
4154     (INSTANCE \\vga_driver_unit\|v_enable_sig_Z\\.lecomb)
4155     (DELAY
4156       (ABSOLUTE
4157         (PORT dataa (1718:1718:1718) (1718:1718:1718))
4158         (PORT datad (2112:2112:2112) (2112:2112:2112))
4159         (IOPATH dataa regin (583:583:583) (583:583:583))
4160         (IOPATH datad regin (235:235:235) (235:235:235))
4161       )
4162     )
4163   )
4164   (CELL
4165     (CELLTYPE "stratix_lcell_register")
4166     (INSTANCE \\vga_driver_unit\|v_enable_sig_Z\\.lereg)
4167     (DELAY
4168       (ABSOLUTE
4169         (PORT sclr (1997:1997:1997) (1997:1997:1997))
4170         (PORT aclr (668:668:668) (668:668:668))
4171         (PORT clk (2469:2469:2469) (2469:2469:2469))
4172         (PORT ena (1082:1082:1082) (1082:1082:1082))
4173         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4174         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4175       )
4176     )
4177     (TIMINGCHECK
4178       (SETUP datain (posedge clk) (10:10:10))
4179       (SETUP sclr (posedge clk) (10:10:10))
4180       (SETUP ena (posedge clk) (10:10:10))
4181       (HOLD datain (posedge clk) (100:100:100))
4182       (HOLD sclr (posedge clk) (100:100:100))
4183       (HOLD ena (posedge clk) (100:100:100))
4184     )
4185   )
4186   (CELL
4187     (CELLTYPE "stratix_asynch_lcell")
4188     (INSTANCE \\vga_control_unit\|b_next_0_g0_3_cZ\\.lecomb)
4189     (DELAY
4190       (ABSOLUTE
4191         (PORT dataa (1933:1933:1933) (1933:1933:1933))
4192         (PORT datab (952:952:952) (952:952:952))
4193         (PORT datac (1000:1000:1000) (1000:1000:1000))
4194         (PORT datad (2219:2219:2219) (2219:2219:2219))
4195         (IOPATH dataa combout (459:459:459) (459:459:459))
4196         (IOPATH datab combout (332:332:332) (332:332:332))
4197         (IOPATH datac combout (213:213:213) (213:213:213))
4198         (IOPATH datad combout (87:87:87) (87:87:87))
4199       )
4200     )
4201   )
4202   (CELL
4203     (CELLTYPE "stratix_asynch_lcell")
4204     (INSTANCE \\vga_control_unit\|b_next_0_g0_5_cZ\\.lecomb)
4205     (DELAY
4206       (ABSOLUTE
4207         (PORT dataa (1995:1995:1995) (1995:1995:1995))
4208         (PORT datab (339:339:339) (339:339:339))
4209         (PORT datac (439:439:439) (439:439:439))
4210         (PORT datad (347:347:347) (347:347:347))
4211         (IOPATH dataa combout (459:459:459) (459:459:459))
4212         (IOPATH datab combout (332:332:332) (332:332:332))
4213         (IOPATH datac combout (213:213:213) (213:213:213))
4214         (IOPATH datad combout (87:87:87) (87:87:87))
4215       )
4216     )
4217   )
4218   (CELL
4219     (CELLTYPE "stratix_asynch_lcell")
4220     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un13_v_enablelto8_a\\.lecomb)
4221     (DELAY
4222       (ABSOLUTE
4223         (PORT dataa (720:720:720) (720:720:720))
4224         (PORT datab (649:649:649) (649:649:649))
4225         (PORT datac (715:715:715) (715:715:715))
4226         (PORT datad (768:768:768) (768:768:768))
4227         (IOPATH dataa combout (459:459:459) (459:459:459))
4228         (IOPATH datab combout (332:332:332) (332:332:332))
4229         (IOPATH datac combout (213:213:213) (213:213:213))
4230         (IOPATH datad combout (87:87:87) (87:87:87))
4231       )
4232     )
4233   )
4234   (CELL
4235     (CELLTYPE "stratix_asynch_lcell")
4236     (INSTANCE \\vga_control_unit\|DRAW_SQUARE_next_un13_v_enablelto8\\.lecomb)
4237     (DELAY
4238       (ABSOLUTE
4239         (PORT dataa (2236:2236:2236) (2236:2236:2236))
4240         (PORT datab (1601:1601:1601) (1601:1601:1601))
4241         (PORT datac (2226:2226:2226) (2226:2226:2226))
4242         (PORT datad (2112:2112:2112) (2112:2112:2112))
4243         (IOPATH dataa combout (459:459:459) (459:459:459))
4244         (IOPATH datab combout (332:332:332) (332:332:332))
4245         (IOPATH datac combout (213:213:213) (213:213:213))
4246         (IOPATH datad combout (87:87:87) (87:87:87))
4247       )
4248     )
4249   )
4250   (CELL
4251     (CELLTYPE "stratix_asynch_lcell")
4252     (INSTANCE \\vga_control_unit\|b_Z\\.lecomb)
4253     (DELAY
4254       (ABSOLUTE
4255         (PORT dataa (552:552:552) (552:552:552))
4256         (PORT datab (530:530:530) (530:530:530))
4257         (PORT datac (542:542:542) (542:542:542))
4258         (PORT datad (535:535:535) (535:535:535))
4259         (IOPATH dataa regin (583:583:583) (583:583:583))
4260         (IOPATH datab regin (489:489:489) (489:489:489))
4261         (IOPATH datac regin (364:364:364) (364:364:364))
4262         (IOPATH datad regin (235:235:235) (235:235:235))
4263       )
4264     )
4265   )
4266   (CELL
4267     (CELLTYPE "stratix_lcell_register")
4268     (INSTANCE \\vga_control_unit\|b_Z\\.lereg)
4269     (DELAY
4270       (ABSOLUTE
4271         (PORT aclr (4775:4775:4775) (4775:4775:4775))
4272         (PORT clk (2406:2406:2406) (2406:2406:2406))
4273         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4274         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4275       )
4276     )
4277     (TIMINGCHECK
4278       (SETUP datain (posedge clk) (10:10:10))
4279       (HOLD datain (posedge clk) (100:100:100))
4280     )
4281   )
4282   (CELL
4283     (CELLTYPE "stratix_asynch_lcell")
4284     (INSTANCE \\vga_driver_unit\|un1_hsync_state_3_0_cZ\\.lecomb)
4285     (DELAY
4286       (ABSOLUTE
4287         (PORT datac (1769:1769:1769) (1769:1769:1769))
4288         (PORT datad (2108:2108:2108) (2108:2108:2108))
4289         (IOPATH datac combout (213:213:213) (213:213:213))
4290         (IOPATH datad combout (87:87:87) (87:87:87))
4291       )
4292     )
4293   )
4294   (CELL
4295     (CELLTYPE "stratix_asynch_lcell")
4296     (INSTANCE \\vga_driver_unit\|h_sync_1_0_0_0_g1_cZ\\.lecomb)
4297     (DELAY
4298       (ABSOLUTE
4299         (PORT dataa (1824:1824:1824) (1824:1824:1824))
4300         (PORT datab (414:414:414) (414:414:414))
4301         (PORT datac (360:360:360) (360:360:360))
4302         (PORT datad (712:712:712) (712:712:712))
4303         (IOPATH dataa combout (459:459:459) (459:459:459))
4304         (IOPATH datab combout (332:332:332) (332:332:332))
4305         (IOPATH datac combout (213:213:213) (213:213:213))
4306         (IOPATH datad combout (87:87:87) (87:87:87))
4307       )
4308     )
4309   )
4310   (CELL
4311     (CELLTYPE "stratix_asynch_lcell")
4312     (INSTANCE \\vga_driver_unit\|h_sync_Z\\.lecomb)
4313     (DELAY
4314       (ABSOLUTE
4315         (PORT dataa (475:475:475) (475:475:475))
4316         (PORT datab (971:971:971) (971:971:971))
4317         (PORT datac (5522:5522:5522) (5522:5522:5522))
4318         (PORT datad (361:361:361) (361:361:361))
4319         (IOPATH dataa regin (583:583:583) (583:583:583))
4320         (IOPATH datab regin (489:489:489) (489:489:489))
4321         (IOPATH datac regin (364:364:364) (364:364:364))
4322         (IOPATH datad regin (235:235:235) (235:235:235))
4323       )
4324     )
4325   )
4326   (CELL
4327     (CELLTYPE "stratix_lcell_register")
4328     (INSTANCE \\vga_driver_unit\|h_sync_Z\\.lereg)
4329     (DELAY
4330       (ABSOLUTE
4331         (PORT aclr (668:668:668) (668:668:668))
4332         (PORT clk (2472:2472:2472) (2472:2472:2472))
4333         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4334         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4335       )
4336     )
4337     (TIMINGCHECK
4338       (SETUP datain (posedge clk) (10:10:10))
4339       (HOLD datain (posedge clk) (100:100:100))
4340     )
4341   )
4342   (CELL
4343     (CELLTYPE "stratix_asynch_lcell")
4344     (INSTANCE \\vga_driver_unit\|un1_vsync_state_2_0_cZ\\.lecomb)
4345     (DELAY
4346       (ABSOLUTE
4347         (PORT dataa (1276:1276:1276) (1276:1276:1276))
4348         (PORT datac (1918:1918:1918) (1918:1918:1918))
4349         (IOPATH dataa combout (459:459:459) (459:459:459))
4350         (IOPATH datac combout (213:213:213) (213:213:213))
4351       )
4352     )
4353   )
4354   (CELL
4355     (CELLTYPE "stratix_asynch_lcell")
4356     (INSTANCE \\vga_driver_unit\|v_sync_1_0_0_0_g1_cZ\\.lecomb)
4357     (DELAY
4358       (ABSOLUTE
4359         (PORT dataa (367:367:367) (367:367:367))
4360         (PORT datab (446:446:446) (446:446:446))
4361         (PORT datac (456:456:456) (456:456:456))
4362         (PORT datad (454:454:454) (454:454:454))
4363         (IOPATH dataa combout (459:459:459) (459:459:459))
4364         (IOPATH datab combout (332:332:332) (332:332:332))
4365         (IOPATH datac combout (213:213:213) (213:213:213))
4366         (IOPATH datad combout (87:87:87) (87:87:87))
4367       )
4368     )
4369   )
4370   (CELL
4371     (CELLTYPE "stratix_asynch_lcell")
4372     (INSTANCE \\vga_driver_unit\|v_sync_Z\\.lecomb)
4373     (DELAY
4374       (ABSOLUTE
4375         (PORT dataa (361:361:361) (361:361:361))
4376         (PORT datab (454:454:454) (454:454:454))
4377         (PORT datac (649:649:649) (649:649:649))
4378         (PORT datad (5532:5532:5532) (5532:5532:5532))
4379         (IOPATH dataa regin (583:583:583) (583:583:583))
4380         (IOPATH datab regin (489:489:489) (489:489:489))
4381         (IOPATH datac regin (364:364:364) (364:364:364))
4382         (IOPATH datad regin (235:235:235) (235:235:235))
4383       )
4384     )
4385   )
4386   (CELL
4387     (CELLTYPE "stratix_lcell_register")
4388     (INSTANCE \\vga_driver_unit\|v_sync_Z\\.lereg)
4389     (DELAY
4390       (ABSOLUTE
4391         (PORT aclr (668:668:668) (668:668:668))
4392         (PORT clk (2472:2472:2472) (2472:2472:2472))
4393         (IOPATH (posedge clk) regout (176:176:176) (176:176:176))
4394         (IOPATH (posedge aclr) regout (212:212:212) (212:212:212))
4395       )
4396     )
4397     (TIMINGCHECK
4398       (SETUP datain (posedge clk) (10:10:10))
4399       (HOLD datain (posedge clk) (100:100:100))
4400     )
4401   )
4402   (CELL
4403     (CELLTYPE "stratix_asynch_io")
4404     (INSTANCE r0_pin_out.inst1)
4405     (DELAY
4406       (ABSOLUTE
4407         (PORT datain (3105:3105:3105) (3105:3105:3105))
4408         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4409       )
4410     )
4411   )
4412   (CELL
4413     (CELLTYPE "stratix_asynch_io")
4414     (INSTANCE r1_pin_out.inst1)
4415     (DELAY
4416       (ABSOLUTE
4417         (PORT datain (3154:3154:3154) (3154:3154:3154))
4418         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4419       )
4420     )
4421   )
4422   (CELL
4423     (CELLTYPE "stratix_asynch_io")
4424     (INSTANCE r2_pin_out.inst1)
4425     (DELAY
4426       (ABSOLUTE
4427         (PORT datain (2738:2738:2738) (2738:2738:2738))
4428         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4429       )
4430     )
4431   )
4432   (CELL
4433     (CELLTYPE "stratix_asynch_io")
4434     (INSTANCE g0_pin_out.inst1)
4435     (DELAY
4436       (ABSOLUTE
4437         (PORT datain (2818:2818:2818) (2818:2818:2818))
4438         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4439       )
4440     )
4441   )
4442   (CELL
4443     (CELLTYPE "stratix_asynch_io")
4444     (INSTANCE g1_pin_out.inst1)
4445     (DELAY
4446       (ABSOLUTE
4447         (PORT datain (2483:2483:2483) (2483:2483:2483))
4448         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4449       )
4450     )
4451   )
4452   (CELL
4453     (CELLTYPE "stratix_asynch_io")
4454     (INSTANCE g2_pin_out.inst1)
4455     (DELAY
4456       (ABSOLUTE
4457         (PORT datain (2690:2690:2690) (2690:2690:2690))
4458         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4459       )
4460     )
4461   )
4462   (CELL
4463     (CELLTYPE "stratix_asynch_io")
4464     (INSTANCE b0_pin_out.inst1)
4465     (DELAY
4466       (ABSOLUTE
4467         (PORT datain (2940:2940:2940) (2940:2940:2940))
4468         (IOPATH datain padio (2801:2801:2801) (2801:2801:2801))
4469       )
4470     )
4471   )
4472   (CELL
4473     (CELLTYPE "stratix_asynch_io")
4474     (INSTANCE b1_pin_out.inst1)
4475     (DELAY
4476       (ABSOLUTE
4477         (PORT datain (3041:3041:3041) (3041:3041:3041))
4478         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4479       )
4480     )
4481   )
4482   (CELL
4483     (CELLTYPE "stratix_asynch_io")
4484     (INSTANCE hsync_pin_out.inst1)
4485     (DELAY
4486       (ABSOLUTE
4487         (PORT datain (3330:3330:3330) (3330:3330:3330))
4488         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4489       )
4490     )
4491   )
4492   (CELL
4493     (CELLTYPE "stratix_asynch_io")
4494     (INSTANCE vsync_pin_out.inst1)
4495     (DELAY
4496       (ABSOLUTE
4497         (PORT datain (3711:3711:3711) (3711:3711:3711))
4498         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4499       )
4500     )
4501   )
4502   (CELL
4503     (CELLTYPE "stratix_asynch_io")
4504     (INSTANCE \\seven_seg_pin_tri_0_\\.inst1)
4505     (DELAY
4506       (ABSOLUTE
4507         (PORT datain (3021:3021:3021) (3021:3021:3021))
4508         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4509       )
4510     )
4511   )
4512   (CELL
4513     (CELLTYPE "stratix_asynch_io")
4514     (INSTANCE \\seven_seg_pin_out_1_\\.inst1)
4515     (DELAY
4516       (ABSOLUTE
4517         (PORT datain (2553:2553:2553) (2553:2553:2553))
4518         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4519       )
4520     )
4521   )
4522   (CELL
4523     (CELLTYPE "stratix_asynch_io")
4524     (INSTANCE \\seven_seg_pin_out_2_\\.inst1)
4525     (DELAY
4526       (ABSOLUTE
4527         (PORT datain (3478:3478:3478) (3478:3478:3478))
4528         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4529       )
4530     )
4531   )
4532   (CELL
4533     (CELLTYPE "stratix_asynch_io")
4534     (INSTANCE \\seven_seg_pin_tri_3_\\.inst1)
4535     (DELAY
4536       (ABSOLUTE
4537         (PORT datain (2818:2818:2818) (2818:2818:2818))
4538         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4539       )
4540     )
4541   )
4542   (CELL
4543     (CELLTYPE "stratix_asynch_io")
4544     (INSTANCE \\seven_seg_pin_tri_4_\\.inst1)
4545     (DELAY
4546       (ABSOLUTE
4547         (PORT datain (2852:2852:2852) (2852:2852:2852))
4548         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4549       )
4550     )
4551   )
4552   (CELL
4553     (CELLTYPE "stratix_asynch_io")
4554     (INSTANCE \\seven_seg_pin_tri_5_\\.inst1)
4555     (DELAY
4556       (ABSOLUTE
4557         (PORT datain (3154:3154:3154) (3154:3154:3154))
4558         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4559       )
4560     )
4561   )
4562   (CELL
4563     (CELLTYPE "stratix_asynch_io")
4564     (INSTANCE \\seven_seg_pin_tri_6_\\.inst1)
4565     (DELAY
4566       (ABSOLUTE
4567         (PORT datain (2852:2852:2852) (2852:2852:2852))
4568         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4569       )
4570     )
4571   )
4572   (CELL
4573     (CELLTYPE "stratix_asynch_io")
4574     (INSTANCE \\seven_seg_pin_out_7_\\.inst1)
4575     (DELAY
4576       (ABSOLUTE
4577         (PORT datain (3403:3403:3403) (3403:3403:3403))
4578         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4579       )
4580     )
4581   )
4582   (CELL
4583     (CELLTYPE "stratix_asynch_io")
4584     (INSTANCE \\seven_seg_pin_out_8_\\.inst1)
4585     (DELAY
4586       (ABSOLUTE
4587         (PORT datain (3478:3478:3478) (3478:3478:3478))
4588         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4589       )
4590     )
4591   )
4592   (CELL
4593     (CELLTYPE "stratix_asynch_io")
4594     (INSTANCE \\seven_seg_pin_out_9_\\.inst1)
4595     (DELAY
4596       (ABSOLUTE
4597         (PORT datain (2480:2480:2480) (2480:2480:2480))
4598         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4599       )
4600     )
4601   )
4602   (CELL
4603     (CELLTYPE "stratix_asynch_io")
4604     (INSTANCE \\seven_seg_pin_out_10_\\.inst1)
4605     (DELAY
4606       (ABSOLUTE
4607         (PORT datain (3403:3403:3403) (3403:3403:3403))
4608         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4609       )
4610     )
4611   )
4612   (CELL
4613     (CELLTYPE "stratix_asynch_io")
4614     (INSTANCE \\seven_seg_pin_out_11_\\.inst1)
4615     (DELAY
4616       (ABSOLUTE
4617         (PORT datain (2611:2611:2611) (2611:2611:2611))
4618         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4619       )
4620     )
4621   )
4622   (CELL
4623     (CELLTYPE "stratix_asynch_io")
4624     (INSTANCE \\seven_seg_pin_out_12_\\.inst1)
4625     (DELAY
4626       (ABSOLUTE
4627         (PORT datain (2574:2574:2574) (2574:2574:2574))
4628         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4629       )
4630     )
4631   )
4632   (CELL
4633     (CELLTYPE "stratix_asynch_io")
4634     (INSTANCE \\seven_seg_pin_tri_13_\\.inst1)
4635     (DELAY
4636       (ABSOLUTE
4637         (PORT datain (2652:2652:2652) (2652:2652:2652))
4638         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4639       )
4640     )
4641   )
4642   (CELL
4643     (CELLTYPE "stratix_asynch_io")
4644     (INSTANCE d_hsync_out.inst1)
4645     (DELAY
4646       (ABSOLUTE
4647         (PORT datain (2346:2346:2346) (2346:2346:2346))
4648         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4649       )
4650     )
4651   )
4652   (CELL
4653     (CELLTYPE "stratix_asynch_io")
4654     (INSTANCE d_vsync_out.inst1)
4655     (DELAY
4656       (ABSOLUTE
4657         (PORT datain (3030:3030:3030) (3030:3030:3030))
4658         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4659       )
4660     )
4661   )
4662   (CELL
4663     (CELLTYPE "stratix_asynch_io")
4664     (INSTANCE \\d_column_counter_out_0_\\.inst1)
4665     (DELAY
4666       (ABSOLUTE
4667         (PORT datain (3136:3136:3136) (3136:3136:3136))
4668         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4669       )
4670     )
4671   )
4672   (CELL
4673     (CELLTYPE "stratix_asynch_io")
4674     (INSTANCE \\d_column_counter_out_1_\\.inst1)
4675     (DELAY
4676       (ABSOLUTE
4677         (PORT datain (3114:3114:3114) (3114:3114:3114))
4678         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4679       )
4680     )
4681   )
4682   (CELL
4683     (CELLTYPE "stratix_asynch_io")
4684     (INSTANCE \\d_column_counter_out_2_\\.inst1)
4685     (DELAY
4686       (ABSOLUTE
4687         (PORT datain (2878:2878:2878) (2878:2878:2878))
4688         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4689       )
4690     )
4691   )
4692   (CELL
4693     (CELLTYPE "stratix_asynch_io")
4694     (INSTANCE \\d_column_counter_out_3_\\.inst1)
4695     (DELAY
4696       (ABSOLUTE
4697         (PORT datain (2475:2475:2475) (2475:2475:2475))
4698         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4699       )
4700     )
4701   )
4702   (CELL
4703     (CELLTYPE "stratix_asynch_io")
4704     (INSTANCE \\d_column_counter_out_4_\\.inst1)
4705     (DELAY
4706       (ABSOLUTE
4707         (PORT datain (2800:2800:2800) (2800:2800:2800))
4708         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4709       )
4710     )
4711   )
4712   (CELL
4713     (CELLTYPE "stratix_asynch_io")
4714     (INSTANCE \\d_column_counter_out_5_\\.inst1)
4715     (DELAY
4716       (ABSOLUTE
4717         (PORT datain (2501:2501:2501) (2501:2501:2501))
4718         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4719       )
4720     )
4721   )
4722   (CELL
4723     (CELLTYPE "stratix_asynch_io")
4724     (INSTANCE \\d_column_counter_out_6_\\.inst1)
4725     (DELAY
4726       (ABSOLUTE
4727         (PORT datain (2569:2569:2569) (2569:2569:2569))
4728         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4729       )
4730     )
4731   )
4732   (CELL
4733     (CELLTYPE "stratix_asynch_io")
4734     (INSTANCE \\d_column_counter_out_7_\\.inst1)
4735     (DELAY
4736       (ABSOLUTE
4737         (PORT datain (3597:3597:3597) (3597:3597:3597))
4738         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4739       )
4740     )
4741   )
4742   (CELL
4743     (CELLTYPE "stratix_asynch_io")
4744     (INSTANCE \\d_column_counter_out_8_\\.inst1)
4745     (DELAY
4746       (ABSOLUTE
4747         (PORT datain (3102:3102:3102) (3102:3102:3102))
4748         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4749       )
4750     )
4751   )
4752   (CELL
4753     (CELLTYPE "stratix_asynch_io")
4754     (INSTANCE \\d_column_counter_out_9_\\.inst1)
4755     (DELAY
4756       (ABSOLUTE
4757         (PORT datain (2816:2816:2816) (2816:2816:2816))
4758         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4759       )
4760     )
4761   )
4762   (CELL
4763     (CELLTYPE "stratix_asynch_io")
4764     (INSTANCE \\d_line_counter_out_0_\\.inst1)
4765     (DELAY
4766       (ABSOLUTE
4767         (PORT datain (1913:1913:1913) (1913:1913:1913))
4768         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4769       )
4770     )
4771   )
4772   (CELL
4773     (CELLTYPE "stratix_asynch_io")
4774     (INSTANCE \\d_line_counter_out_1_\\.inst1)
4775     (DELAY
4776       (ABSOLUTE
4777         (PORT datain (2122:2122:2122) (2122:2122:2122))
4778         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4779       )
4780     )
4781   )
4782   (CELL
4783     (CELLTYPE "stratix_asynch_io")
4784     (INSTANCE \\d_line_counter_out_2_\\.inst1)
4785     (DELAY
4786       (ABSOLUTE
4787         (PORT datain (2616:2616:2616) (2616:2616:2616))
4788         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4789       )
4790     )
4791   )
4792   (CELL
4793     (CELLTYPE "stratix_asynch_io")
4794     (INSTANCE \\d_line_counter_out_3_\\.inst1)
4795     (DELAY
4796       (ABSOLUTE
4797         (PORT datain (2087:2087:2087) (2087:2087:2087))
4798         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4799       )
4800     )
4801   )
4802   (CELL
4803     (CELLTYPE "stratix_asynch_io")
4804     (INSTANCE \\d_line_counter_out_4_\\.inst1)
4805     (DELAY
4806       (ABSOLUTE
4807         (PORT datain (3061:3061:3061) (3061:3061:3061))
4808         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4809       )
4810     )
4811   )
4812   (CELL
4813     (CELLTYPE "stratix_asynch_io")
4814     (INSTANCE \\d_line_counter_out_5_\\.inst1)
4815     (DELAY
4816       (ABSOLUTE
4817         (PORT datain (3096:3096:3096) (3096:3096:3096))
4818         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4819       )
4820     )
4821   )
4822   (CELL
4823     (CELLTYPE "stratix_asynch_io")
4824     (INSTANCE \\d_line_counter_out_6_\\.inst1)
4825     (DELAY
4826       (ABSOLUTE
4827         (PORT datain (2323:2323:2323) (2323:2323:2323))
4828         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4829       )
4830     )
4831   )
4832   (CELL
4833     (CELLTYPE "stratix_asynch_io")
4834     (INSTANCE \\d_line_counter_out_7_\\.inst1)
4835     (DELAY
4836       (ABSOLUTE
4837         (PORT datain (3195:3195:3195) (3195:3195:3195))
4838         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4839       )
4840     )
4841   )
4842   (CELL
4843     (CELLTYPE "stratix_asynch_io")
4844     (INSTANCE \\d_line_counter_out_8_\\.inst1)
4845     (DELAY
4846       (ABSOLUTE
4847         (PORT datain (2104:2104:2104) (2104:2104:2104))
4848         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4849       )
4850     )
4851   )
4852   (CELL
4853     (CELLTYPE "stratix_asynch_io")
4854     (INSTANCE d_set_column_counter_out.inst1)
4855     (DELAY
4856       (ABSOLUTE
4857         (PORT datain (2342:2342:2342) (2342:2342:2342))
4858         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4859       )
4860     )
4861   )
4862   (CELL
4863     (CELLTYPE "stratix_asynch_io")
4864     (INSTANCE d_set_line_counter_out.inst1)
4865     (DELAY
4866       (ABSOLUTE
4867         (PORT datain (3321:3321:3321) (3321:3321:3321))
4868         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4869       )
4870     )
4871   )
4872   (CELL
4873     (CELLTYPE "stratix_asynch_io")
4874     (INSTANCE \\d_hsync_counter_out_0_\\.inst1)
4875     (DELAY
4876       (ABSOLUTE
4877         (PORT datain (1781:1781:1781) (1781:1781:1781))
4878         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4879       )
4880     )
4881   )
4882   (CELL
4883     (CELLTYPE "stratix_asynch_io")
4884     (INSTANCE \\d_hsync_counter_out_1_\\.inst1)
4885     (DELAY
4886       (ABSOLUTE
4887         (PORT datain (1547:1547:1547) (1547:1547:1547))
4888         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4889       )
4890     )
4891   )
4892   (CELL
4893     (CELLTYPE "stratix_asynch_io")
4894     (INSTANCE \\d_hsync_counter_out_2_\\.inst1)
4895     (DELAY
4896       (ABSOLUTE
4897         (PORT datain (2472:2472:2472) (2472:2472:2472))
4898         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4899       )
4900     )
4901   )
4902   (CELL
4903     (CELLTYPE "stratix_asynch_io")
4904     (INSTANCE \\d_hsync_counter_out_3_\\.inst1)
4905     (DELAY
4906       (ABSOLUTE
4907         (PORT datain (2240:2240:2240) (2240:2240:2240))
4908         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4909       )
4910     )
4911   )
4912   (CELL
4913     (CELLTYPE "stratix_asynch_io")
4914     (INSTANCE \\d_hsync_counter_out_4_\\.inst1)
4915     (DELAY
4916       (ABSOLUTE
4917         (PORT datain (3471:3471:3471) (3471:3471:3471))
4918         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4919       )
4920     )
4921   )
4922   (CELL
4923     (CELLTYPE "stratix_asynch_io")
4924     (INSTANCE \\d_hsync_counter_out_5_\\.inst1)
4925     (DELAY
4926       (ABSOLUTE
4927         (PORT datain (2016:2016:2016) (2016:2016:2016))
4928         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4929       )
4930     )
4931   )
4932   (CELL
4933     (CELLTYPE "stratix_asynch_io")
4934     (INSTANCE \\d_hsync_counter_out_6_\\.inst1)
4935     (DELAY
4936       (ABSOLUTE
4937         (PORT datain (1811:1811:1811) (1811:1811:1811))
4938         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4939       )
4940     )
4941   )
4942   (CELL
4943     (CELLTYPE "stratix_asynch_io")
4944     (INSTANCE \\d_hsync_counter_out_7_\\.inst1)
4945     (DELAY
4946       (ABSOLUTE
4947         (PORT datain (2193:2193:2193) (2193:2193:2193))
4948         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4949       )
4950     )
4951   )
4952   (CELL
4953     (CELLTYPE "stratix_asynch_io")
4954     (INSTANCE \\d_hsync_counter_out_8_\\.inst1)
4955     (DELAY
4956       (ABSOLUTE
4957         (PORT datain (2750:2750:2750) (2750:2750:2750))
4958         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4959       )
4960     )
4961   )
4962   (CELL
4963     (CELLTYPE "stratix_asynch_io")
4964     (INSTANCE \\d_hsync_counter_out_9_\\.inst1)
4965     (DELAY
4966       (ABSOLUTE
4967         (PORT datain (2028:2028:2028) (2028:2028:2028))
4968         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4969       )
4970     )
4971   )
4972   (CELL
4973     (CELLTYPE "stratix_asynch_io")
4974     (INSTANCE \\d_vsync_counter_out_0_\\.inst1)
4975     (DELAY
4976       (ABSOLUTE
4977         (PORT datain (2610:2610:2610) (2610:2610:2610))
4978         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
4979       )
4980     )
4981   )
4982   (CELL
4983     (CELLTYPE "stratix_asynch_io")
4984     (INSTANCE \\d_vsync_counter_out_1_\\.inst1)
4985     (DELAY
4986       (ABSOLUTE
4987         (PORT datain (2795:2795:2795) (2795:2795:2795))
4988         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4989       )
4990     )
4991   )
4992   (CELL
4993     (CELLTYPE "stratix_asynch_io")
4994     (INSTANCE \\d_vsync_counter_out_2_\\.inst1)
4995     (DELAY
4996       (ABSOLUTE
4997         (PORT datain (2695:2695:2695) (2695:2695:2695))
4998         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
4999       )
5000     )
5001   )
5002   (CELL
5003     (CELLTYPE "stratix_asynch_io")
5004     (INSTANCE \\d_vsync_counter_out_3_\\.inst1)
5005     (DELAY
5006       (ABSOLUTE
5007         (PORT datain (2754:2754:2754) (2754:2754:2754))
5008         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5009       )
5010     )
5011   )
5012   (CELL
5013     (CELLTYPE "stratix_asynch_io")
5014     (INSTANCE \\d_vsync_counter_out_4_\\.inst1)
5015     (DELAY
5016       (ABSOLUTE
5017         (PORT datain (2836:2836:2836) (2836:2836:2836))
5018         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5019       )
5020     )
5021   )
5022   (CELL
5023     (CELLTYPE "stratix_asynch_io")
5024     (INSTANCE \\d_vsync_counter_out_5_\\.inst1)
5025     (DELAY
5026       (ABSOLUTE
5027         (PORT datain (3493:3493:3493) (3493:3493:3493))
5028         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5029       )
5030     )
5031   )
5032   (CELL
5033     (CELLTYPE "stratix_asynch_io")
5034     (INSTANCE \\d_vsync_counter_out_6_\\.inst1)
5035     (DELAY
5036       (ABSOLUTE
5037         (PORT datain (2039:2039:2039) (2039:2039:2039))
5038         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5039       )
5040     )
5041   )
5042   (CELL
5043     (CELLTYPE "stratix_asynch_io")
5044     (INSTANCE \\d_vsync_counter_out_7_\\.inst1)
5045     (DELAY
5046       (ABSOLUTE
5047         (PORT datain (2624:2624:2624) (2624:2624:2624))
5048         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5049       )
5050     )
5051   )
5052   (CELL
5053     (CELLTYPE "stratix_asynch_io")
5054     (INSTANCE \\d_vsync_counter_out_8_\\.inst1)
5055     (DELAY
5056       (ABSOLUTE
5057         (PORT datain (2811:2811:2811) (2811:2811:2811))
5058         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5059       )
5060     )
5061   )
5062   (CELL
5063     (CELLTYPE "stratix_asynch_io")
5064     (INSTANCE \\d_vsync_counter_out_9_\\.inst1)
5065     (DELAY
5066       (ABSOLUTE
5067         (PORT datain (2804:2804:2804) (2804:2804:2804))
5068         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5069       )
5070     )
5071   )
5072   (CELL
5073     (CELLTYPE "stratix_asynch_io")
5074     (INSTANCE d_set_hsync_counter_out.inst1)
5075     (DELAY
5076       (ABSOLUTE
5077         (PORT datain (3114:3114:3114) (3114:3114:3114))
5078         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5079       )
5080     )
5081   )
5082   (CELL
5083     (CELLTYPE "stratix_asynch_io")
5084     (INSTANCE d_set_vsync_counter_out.inst1)
5085     (DELAY
5086       (ABSOLUTE
5087         (PORT datain (3239:3239:3239) (3239:3239:3239))
5088         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5089       )
5090     )
5091   )
5092   (CELL
5093     (CELLTYPE "stratix_asynch_io")
5094     (INSTANCE d_h_enable_out.inst1)
5095     (DELAY
5096       (ABSOLUTE
5097         (PORT datain (2843:2843:2843) (2843:2843:2843))
5098         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5099       )
5100     )
5101   )
5102   (CELL
5103     (CELLTYPE "stratix_asynch_io")
5104     (INSTANCE d_v_enable_out.inst1)
5105     (DELAY
5106       (ABSOLUTE
5107         (PORT datain (2052:2052:2052) (2052:2052:2052))
5108         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5109       )
5110     )
5111   )
5112   (CELL
5113     (CELLTYPE "stratix_asynch_io")
5114     (INSTANCE d_r_out.inst1)
5115     (DELAY
5116       (ABSOLUTE
5117         (PORT datain (2483:2483:2483) (2483:2483:2483))
5118         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5119       )
5120     )
5121   )
5122   (CELL
5123     (CELLTYPE "stratix_asynch_io")
5124     (INSTANCE d_g_out.inst1)
5125     (DELAY
5126       (ABSOLUTE
5127         (PORT datain (3568:3568:3568) (3568:3568:3568))
5128         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5129       )
5130     )
5131   )
5132   (CELL
5133     (CELLTYPE "stratix_asynch_io")
5134     (INSTANCE d_b_out.inst1)
5135     (DELAY
5136       (ABSOLUTE
5137         (PORT datain (2940:2940:2940) (2940:2940:2940))
5138         (IOPATH datain padio (2801:2801:2801) (2801:2801:2801))
5139       )
5140     )
5141   )
5142   (CELL
5143     (CELLTYPE "stratix_asynch_io")
5144     (INSTANCE \\d_hsync_state_out_6_\\.inst1)
5145     (DELAY
5146       (ABSOLUTE
5147         (PORT datain (2378:2378:2378) (2378:2378:2378))
5148         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5149       )
5150     )
5151   )
5152   (CELL
5153     (CELLTYPE "stratix_asynch_io")
5154     (INSTANCE \\d_hsync_state_out_5_\\.inst1)
5155     (DELAY
5156       (ABSOLUTE
5157         (PORT datain (4501:4501:4501) (4501:4501:4501))
5158         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5159       )
5160     )
5161   )
5162   (CELL
5163     (CELLTYPE "stratix_asynch_io")
5164     (INSTANCE \\d_hsync_state_out_4_\\.inst1)
5165     (DELAY
5166       (ABSOLUTE
5167         (PORT datain (3999:3999:3999) (3999:3999:3999))
5168         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5169       )
5170     )
5171   )
5172   (CELL
5173     (CELLTYPE "stratix_asynch_io")
5174     (INSTANCE \\d_hsync_state_out_3_\\.inst1)
5175     (DELAY
5176       (ABSOLUTE
5177         (PORT datain (2214:2214:2214) (2214:2214:2214))
5178         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5179       )
5180     )
5181   )
5182   (CELL
5183     (CELLTYPE "stratix_asynch_io")
5184     (INSTANCE \\d_hsync_state_out_2_\\.inst1)
5185     (DELAY
5186       (ABSOLUTE
5187         (PORT datain (2501:2501:2501) (2501:2501:2501))
5188         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5189       )
5190     )
5191   )
5192   (CELL
5193     (CELLTYPE "stratix_asynch_io")
5194     (INSTANCE \\d_hsync_state_out_1_\\.inst1)
5195     (DELAY
5196       (ABSOLUTE
5197         (PORT datain (2474:2474:2474) (2474:2474:2474))
5198         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5199       )
5200     )
5201   )
5202   (CELL
5203     (CELLTYPE "stratix_asynch_io")
5204     (INSTANCE \\d_hsync_state_out_0_\\.inst1)
5205     (DELAY
5206       (ABSOLUTE
5207         (PORT datain (2066:2066:2066) (2066:2066:2066))
5208         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5209       )
5210     )
5211   )
5212   (CELL
5213     (CELLTYPE "stratix_asynch_io")
5214     (INSTANCE \\d_vsync_state_out_6_\\.inst1)
5215     (DELAY
5216       (ABSOLUTE
5217         (PORT datain (2805:2805:2805) (2805:2805:2805))
5218         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5219       )
5220     )
5221   )
5222   (CELL
5223     (CELLTYPE "stratix_asynch_io")
5224     (INSTANCE \\d_vsync_state_out_5_\\.inst1)
5225     (DELAY
5226       (ABSOLUTE
5227         (PORT datain (2996:2996:2996) (2996:2996:2996))
5228         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5229       )
5230     )
5231   )
5232   (CELL
5233     (CELLTYPE "stratix_asynch_io")
5234     (INSTANCE \\d_vsync_state_out_4_\\.inst1)
5235     (DELAY
5236       (ABSOLUTE
5237         (PORT datain (2527:2527:2527) (2527:2527:2527))
5238         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5239       )
5240     )
5241   )
5242   (CELL
5243     (CELLTYPE "stratix_asynch_io")
5244     (INSTANCE \\d_vsync_state_out_3_\\.inst1)
5245     (DELAY
5246       (ABSOLUTE
5247         (PORT datain (2287:2287:2287) (2287:2287:2287))
5248         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5249       )
5250     )
5251   )
5252   (CELL
5253     (CELLTYPE "stratix_asynch_io")
5254     (INSTANCE \\d_vsync_state_out_2_\\.inst1)
5255     (DELAY
5256       (ABSOLUTE
5257         (PORT datain (2516:2516:2516) (2516:2516:2516))
5258         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5259       )
5260     )
5261   )
5262   (CELL
5263     (CELLTYPE "stratix_asynch_io")
5264     (INSTANCE \\d_vsync_state_out_1_\\.inst1)
5265     (DELAY
5266       (ABSOLUTE
5267         (PORT datain (3341:3341:3341) (3341:3341:3341))
5268         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5269       )
5270     )
5271   )
5272   (CELL
5273     (CELLTYPE "stratix_asynch_io")
5274     (INSTANCE \\d_vsync_state_out_0_\\.inst1)
5275     (DELAY
5276       (ABSOLUTE
5277         (PORT datain (2287:2287:2287) (2287:2287:2287))
5278         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5279       )
5280     )
5281   )
5282   (CELL
5283     (CELLTYPE "stratix_asynch_io")
5284     (INSTANCE d_state_clk_out.inst1)
5285     (DELAY
5286       (ABSOLUTE
5287         (PORT datain (2588:2588:2588) (2588:2588:2588))
5288         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5289       )
5290     )
5291   )
5292   (CELL
5293     (CELLTYPE "stratix_asynch_io")
5294     (INSTANCE d_toggle_out.inst1)
5295     (DELAY
5296       (ABSOLUTE
5297         (PORT datain (1797:1797:1797) (1797:1797:1797))
5298         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5299       )
5300     )
5301   )
5302   (CELL
5303     (CELLTYPE "stratix_asynch_io")
5304     (INSTANCE \\d_toggle_counter_out_0_\\.inst1)
5305     (DELAY
5306       (ABSOLUTE
5307         (PORT datain (2249:2249:2249) (2249:2249:2249))
5308         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5309       )
5310     )
5311   )
5312   (CELL
5313     (CELLTYPE "stratix_asynch_io")
5314     (INSTANCE \\d_toggle_counter_out_1_\\.inst1)
5315     (DELAY
5316       (ABSOLUTE
5317         (PORT datain (2567:2567:2567) (2567:2567:2567))
5318         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5319       )
5320     )
5321   )
5322   (CELL
5323     (CELLTYPE "stratix_asynch_io")
5324     (INSTANCE \\d_toggle_counter_out_2_\\.inst1)
5325     (DELAY
5326       (ABSOLUTE
5327         (PORT datain (2338:2338:2338) (2338:2338:2338))
5328         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5329       )
5330     )
5331   )
5332   (CELL
5333     (CELLTYPE "stratix_asynch_io")
5334     (INSTANCE \\d_toggle_counter_out_3_\\.inst1)
5335     (DELAY
5336       (ABSOLUTE
5337         (PORT datain (3299:3299:3299) (3299:3299:3299))
5338         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5339       )
5340     )
5341   )
5342   (CELL
5343     (CELLTYPE "stratix_asynch_io")
5344     (INSTANCE \\d_toggle_counter_out_4_\\.inst1)
5345     (DELAY
5346       (ABSOLUTE
5347         (PORT datain (2107:2107:2107) (2107:2107:2107))
5348         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5349       )
5350     )
5351   )
5352   (CELL
5353     (CELLTYPE "stratix_asynch_io")
5354     (INSTANCE \\d_toggle_counter_out_5_\\.inst1)
5355     (DELAY
5356       (ABSOLUTE
5357         (PORT datain (2826:2826:2826) (2826:2826:2826))
5358         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5359       )
5360     )
5361   )
5362   (CELL
5363     (CELLTYPE "stratix_asynch_io")
5364     (INSTANCE \\d_toggle_counter_out_6_\\.inst1)
5365     (DELAY
5366       (ABSOLUTE
5367         (PORT datain (2476:2476:2476) (2476:2476:2476))
5368         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5369       )
5370     )
5371   )
5372   (CELL
5373     (CELLTYPE "stratix_asynch_io")
5374     (INSTANCE \\d_toggle_counter_out_7_\\.inst1)
5375     (DELAY
5376       (ABSOLUTE
5377         (PORT datain (3158:3158:3158) (3158:3158:3158))
5378         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5379       )
5380     )
5381   )
5382   (CELL
5383     (CELLTYPE "stratix_asynch_io")
5384     (INSTANCE \\d_toggle_counter_out_8_\\.inst1)
5385     (DELAY
5386       (ABSOLUTE
5387         (PORT datain (2332:2332:2332) (2332:2332:2332))
5388         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5389       )
5390     )
5391   )
5392   (CELL
5393     (CELLTYPE "stratix_asynch_io")
5394     (INSTANCE \\d_toggle_counter_out_9_\\.inst1)
5395     (DELAY
5396       (ABSOLUTE
5397         (PORT datain (2603:2603:2603) (2603:2603:2603))
5398         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5399       )
5400     )
5401   )
5402   (CELL
5403     (CELLTYPE "stratix_asynch_io")
5404     (INSTANCE \\d_toggle_counter_out_10_\\.inst1)
5405     (DELAY
5406       (ABSOLUTE
5407         (PORT datain (1851:1851:1851) (1851:1851:1851))
5408         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5409       )
5410     )
5411   )
5412   (CELL
5413     (CELLTYPE "stratix_asynch_io")
5414     (INSTANCE \\d_toggle_counter_out_11_\\.inst1)
5415     (DELAY
5416       (ABSOLUTE
5417         (PORT datain (2358:2358:2358) (2358:2358:2358))
5418         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5419       )
5420     )
5421   )
5422   (CELL
5423     (CELLTYPE "stratix_asynch_io")
5424     (INSTANCE \\d_toggle_counter_out_12_\\.inst1)
5425     (DELAY
5426       (ABSOLUTE
5427         (PORT datain (1787:1787:1787) (1787:1787:1787))
5428         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5429       )
5430     )
5431   )
5432   (CELL
5433     (CELLTYPE "stratix_asynch_io")
5434     (INSTANCE \\d_toggle_counter_out_13_\\.inst1)
5435     (DELAY
5436       (ABSOLUTE
5437         (PORT datain (2059:2059:2059) (2059:2059:2059))
5438         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5439       )
5440     )
5441   )
5442   (CELL
5443     (CELLTYPE "stratix_asynch_io")
5444     (INSTANCE \\d_toggle_counter_out_14_\\.inst1)
5445     (DELAY
5446       (ABSOLUTE
5447         (PORT datain (2707:2707:2707) (2707:2707:2707))
5448         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5449       )
5450     )
5451   )
5452   (CELL
5453     (CELLTYPE "stratix_asynch_io")
5454     (INSTANCE \\d_toggle_counter_out_15_\\.inst1)
5455     (DELAY
5456       (ABSOLUTE
5457         (PORT datain (3500:3500:3500) (3500:3500:3500))
5458         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5459       )
5460     )
5461   )
5462   (CELL
5463     (CELLTYPE "stratix_asynch_io")
5464     (INSTANCE \\d_toggle_counter_out_16_\\.inst1)
5465     (DELAY
5466       (ABSOLUTE
5467         (PORT datain (3058:3058:3058) (3058:3058:3058))
5468         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5469       )
5470     )
5471   )
5472   (CELL
5473     (CELLTYPE "stratix_asynch_io")
5474     (INSTANCE \\d_toggle_counter_out_17_\\.inst1)
5475     (DELAY
5476       (ABSOLUTE
5477         (PORT datain (1848:1848:1848) (1848:1848:1848))
5478         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5479       )
5480     )
5481   )
5482   (CELL
5483     (CELLTYPE "stratix_asynch_io")
5484     (INSTANCE \\d_toggle_counter_out_18_\\.inst1)
5485     (DELAY
5486       (ABSOLUTE
5487         (PORT datain (2070:2070:2070) (2070:2070:2070))
5488         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5489       )
5490     )
5491   )
5492   (CELL
5493     (CELLTYPE "stratix_asynch_io")
5494     (INSTANCE \\d_toggle_counter_out_19_\\.inst1)
5495     (DELAY
5496       (ABSOLUTE
5497         (PORT datain (3453:3453:3453) (3453:3453:3453))
5498         (IOPATH datain padio (2504:2504:2504) (2504:2504:2504))
5499       )
5500     )
5501   )
5502   (CELL
5503     (CELLTYPE "stratix_asynch_io")
5504     (INSTANCE \\d_toggle_counter_out_20_\\.inst1)
5505     (DELAY
5506       (ABSOLUTE
5507         (PORT datain (2624:2624:2624) (2624:2624:2624))
5508         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5509       )
5510     )
5511   )
5512   (CELL
5513     (CELLTYPE "stratix_asynch_io")
5514     (INSTANCE \\d_toggle_counter_out_21_\\.inst1)
5515     (DELAY
5516       (ABSOLUTE
5517         (PORT datain (2151:2151:2151) (2151:2151:2151))
5518         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5519       )
5520     )
5521   )
5522   (CELL
5523     (CELLTYPE "stratix_asynch_io")
5524     (INSTANCE \\d_toggle_counter_out_22_\\.inst1)
5525     (DELAY
5526       (ABSOLUTE
5527         (PORT datain (2787:2787:2787) (2787:2787:2787))
5528         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5529       )
5530     )
5531   )
5532   (CELL
5533     (CELLTYPE "stratix_asynch_io")
5534     (INSTANCE \\d_toggle_counter_out_23_\\.inst1)
5535     (DELAY
5536       (ABSOLUTE
5537         (PORT datain (3003:3003:3003) (3003:3003:3003))
5538         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5539       )
5540     )
5541   )
5542   (CELL
5543     (CELLTYPE "stratix_asynch_io")
5544     (INSTANCE \\d_toggle_counter_out_24_\\.inst1)
5545     (DELAY
5546       (ABSOLUTE
5547         (PORT datain (3139:3139:3139) (3139:3139:3139))
5548         (IOPATH datain padio (2495:2495:2495) (2495:2495:2495))
5549       )
5550     )
5551   )
5552 )