* refactor x86 smi handler (put all debug stuff in an extra file smiutil.c)
authorStefan Reinauer <stepan@coresystems.de>
Sat, 24 Oct 2009 17:59:36 +0000 (17:59 +0000)
committerStefan Reinauer <stepan@openbios.org>
Sat, 24 Oct 2009 17:59:36 +0000 (17:59 +0000)
* lock other CPUs in SMI handler while one CPU is handling an SMI. Without
  this various racing scenarios could happen.

Signed-off-by: Stefan Reinauer <stepan@coresystems.de>
Acked-by: Myles Watson <mylesgw@gmail.com>
git-svn-id: svn://svn.coreboot.org/coreboot/trunk@4840 2b7e53f0-3cfb-0310-b3e9-8179ed1497e1

src/cpu/x86/smm/Config.lb
src/cpu/x86/smm/Makefile.inc
src/cpu/x86/smm/smihandler.c
src/cpu/x86/smm/smiutil.c [new file with mode: 0644]

index 72d5dd706f5f3623167ed2b5859beab100d7cfec..f725581b14e95cc64adb8a1a77996eda7edfd0d3 100644 (file)
@@ -25,6 +25,7 @@ if CONFIG_HAVE_SMI_HANDLER
 
        smmobject smmhandler.S
        smmobject smihandler.o
+       smmobject smiutil.o
 
        makerule smm.o
                depends "$(SMM-OBJECTS) src/console/printk.o src/console/vtxprintf.o $(LIBGCC_FILE_NAME)" 
index 433a40c0b432eba42da4351cd0ad1167080458dd..513b20fb3bd5cb6123b49de6afedd0a1d93c9a2f 100644 (file)
 
 
 
-obj-$(CONFIG_HAVE_SMI_HANDLER) += smmrelocate.S
+obj-$(CONFIG_HAVE_SMI_HANDLER) += smmrelocate.o
 obj-$(CONFIG_HAVE_SMI_HANDLER) += smm_bin.o
 
-smmobj-y += smmhandler.S
+smmobj-y += smmhandler.o
 smmobj-y += smihandler.o
 smmobj-y += smiutil.o
 
 ifdef POST_EVALUATION
 
-$(obj)/cpu/x86/smm/smm.o: $(SMM-OBJECTS) $(obj)/console/printk.o $(obj)/console/vtxprintf.o $(LIBGCC_FILE_NAME)
+$(obj)/cpu/x86/smm/smm.o: $(smmobjs) $(obj)/console/printk.o $(obj)/console/vtxprintf.o $(LIBGCC_FILE_NAME)
        $(CC) $(LDFLAGS) -nostdlib -r -o $@ $^
 
-$(obj)/cpu/x86/smm/smm: $(obj)/cpu/x86/smm/smm.o $(obj)/cpu/x86/smm/smm.ld ldoptions
-       $(CC) $(LDFLAGS) -nostdlib -nostartfiles -static -o smm.elf -T $(src)/src/cpu/x86/smm/smm.ld smm.o
+$(obj)/cpu/x86/smm/smm: $(obj)/cpu/x86/smm/smm.o $(src)/cpu/x86/smm/smm.ld $(obj)/ldoptions
+       $(CC) $(LDFLAGS) -nostdlib -nostartfiles -static -o smm.elf -T $(src)/cpu/x86/smm/smm.ld $(obj)/cpu/x86/smm/smm.o
        $(CONFIG_CROSS_COMPILE)nm -n smm.elf | sort > smm.map
        $(OBJCOPY) -O binary smm.elf smm
 
index 96eb5895561e3072c36112c8ddfbca00163a2c2a..7d6dfe41004273a27abfb0982f9b9161d621bafa 100644 (file)
@@ -1,7 +1,7 @@
 /*
  * This file is part of the coreboot project.
  *
- * Copyright (C) 2008 coresystems GmbH
+ * Copyright (C) 2008-2009 coresystems GmbH
  *
  * This program is free software; you can redistribute it and/or
  * modify it under the terms of the GNU General Public License as
@@ -27,7 +27,7 @@
 
 void southbridge_smi_set_eos(void);
 
-#define DEBUG_SMI
+/* To enable SMI define DEBUG_SMI in smiutil.c */
 
 typedef enum { SMI_LOCKED, SMI_UNLOCKED } smi_semaphore;
 
@@ -67,66 +67,6 @@ static inline __attribute__((always_inline)) unsigned long nodeid(void)
        return (*((volatile unsigned long *)(LAPIC_ID)) >> 24);
 }
 
-/* ********************* smi_util ************************* */
-
-/* Data */
-#define UART_RBR 0x00
-#define UART_TBR 0x00
-
-/* Control */
-#define UART_IER 0x01
-#define UART_IIR 0x02
-#define UART_FCR 0x02
-#define UART_LCR 0x03
-#define UART_MCR 0x04
-#define UART_DLL 0x00
-#define UART_DLM 0x01
-
-/* Status */
-#define UART_LSR 0x05
-#define UART_MSR 0x06
-#define UART_SCR 0x07
-
-static int uart_can_tx_byte(void)
-{
-       return inb(CONFIG_TTYS0_BASE + UART_LSR) & 0x20;
-}
-
-static void uart_wait_to_tx_byte(void)
-{
-       while(!uart_can_tx_byte()) 
-       ;
-}
-
-static void uart_wait_until_sent(void)
-{
-       while(!(inb(CONFIG_TTYS0_BASE + UART_LSR) & 0x40))
-       ; 
-}
-
-static void uart_tx_byte(unsigned char data)
-{
-       uart_wait_to_tx_byte();
-       outb(data, CONFIG_TTYS0_BASE + UART_TBR);
-       /* Make certain the data clears the fifos */
-       uart_wait_until_sent();
-}
-
-void console_tx_flush(void)
-{
-       uart_wait_to_tx_byte();
-}
-
-void console_tx_byte(unsigned char byte)
-{
-       if (byte == '\n')
-               uart_tx_byte('\r');
-       uart_tx_byte(byte);
-}
-
-/* ********************* smi_util ************************* */
-
-
 void io_trap_handler(int smif)
 {
        /* If a handler function handled a given IO trap, it
@@ -163,16 +103,17 @@ void smi_handler(u32 smm_revision)
        smm_state_save_area_t state_save;
 
        /* Are we ok to execute the handler? */
-       if (!smi_obtain_lock())
+       if (!smi_obtain_lock()) {
+               /* For security reasons we don't release the other CPUs
+                * until the CPU with the lock is actually done
+                */
+               while (smi_handler_status == SMI_LOCKED) /* wait */ ;
                return;
+       }
 
        node=nodeid();
 
-#ifdef DEBUG_SMI
-       console_loglevel = CONFIG_DEFAULT_CONSOLE_LOGLEVEL;
-#else
-       console_loglevel = 1;
-#endif
+       console_init();
 
        printk_spew("\nSMI# #%d\n", node);
 
diff --git a/src/cpu/x86/smm/smiutil.c b/src/cpu/x86/smm/smiutil.c
new file mode 100644 (file)
index 0000000..95453e8
--- /dev/null
@@ -0,0 +1,130 @@
+/*
+ * This file is part of the coreboot project.
+ *
+ * Copyright (C) 2008-2009 coresystems GmbH
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; version 2 of
+ * the License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston,
+ * MA 02110-1301 USA
+ */
+
+#include <arch/io.h>
+#include <arch/romcc_io.h>
+#include <console/console.h>
+#include <cpu/x86/cache.h>
+#include <cpu/x86/smm.h>
+
+// #define DEBUG_SMI
+
+/* ********************* smi_util ************************* */
+
+/* Data */
+#define UART_RBR 0x00
+#define UART_TBR 0x00
+
+/* Control */
+#define UART_IER 0x01
+#define UART_IIR 0x02
+#define UART_FCR 0x02
+#define UART_LCR 0x03
+#define UART_MCR 0x04
+#define UART_DLL 0x00
+#define UART_DLM 0x01
+
+/* Status */
+#define UART_LSR 0x05
+#define UART_MSR 0x06
+#define UART_SCR 0x07
+
+#ifndef CONFIG_TTYS0_BASE
+#define CONFIG_TTYS0_BASE 0x3f8
+#endif
+
+#ifndef CONFIG_TTYS0_BAUD
+#define CONFIG_TTYS0_BAUD 115200
+#endif
+
+#ifndef CONFIG_TTYS0_DIV
+#define CONFIG_TTYS0_DIV       (115200/CONFIG_TTYS0_BAUD)
+#endif
+
+/* Line Control Settings */
+#ifndef CONFIG_TTYS0_LCS
+/* Set 8bit, 1 stop bit, no parity */
+#define CONFIG_TTYS0_LCS       0x3
+#endif
+
+#define UART_LCS       CONFIG_TTYS0_LCS
+
+static int uart_can_tx_byte(void)
+{
+       return inb(CONFIG_TTYS0_BASE + UART_LSR) & 0x20;
+}
+
+static void uart_wait_to_tx_byte(void)
+{
+       while(!uart_can_tx_byte()) 
+       ;
+}
+
+static void uart_wait_until_sent(void)
+{
+       while(!(inb(CONFIG_TTYS0_BASE + UART_LSR) & 0x40))
+       ; 
+}
+
+static void uart_tx_byte(unsigned char data)
+{
+       uart_wait_to_tx_byte();
+       outb(data, CONFIG_TTYS0_BASE + UART_TBR);
+       /* Make certain the data clears the fifos */
+       uart_wait_until_sent();
+}
+
+void console_tx_flush(void)
+{
+       uart_wait_to_tx_byte();
+}
+
+void console_tx_byte(unsigned char byte)
+{
+       if (byte == '\n')
+               uart_tx_byte('\r');
+       uart_tx_byte(byte);
+}
+
+void uart_init(void)
+{
+       /* disable interrupts */
+       outb(0x0, CONFIG_TTYS0_BASE + UART_IER);
+       /* enable fifo's */
+       outb(0x01, CONFIG_TTYS0_BASE + UART_FCR);
+       /* Set Baud Rate Divisor to 12 ==> 115200 Baud */
+       outb(0x80 | UART_LCS, CONFIG_TTYS0_BASE + UART_LCR);
+       outb(CONFIG_TTYS0_DIV & 0xFF,   CONFIG_TTYS0_BASE + UART_DLL);
+       outb((CONFIG_TTYS0_DIV >> 8) & 0xFF,    CONFIG_TTYS0_BASE + UART_DLM);
+       outb(UART_LCS, CONFIG_TTYS0_BASE + UART_LCR);
+}
+
+void console_init(void)
+{
+#ifdef DEBUG_SMI
+       console_loglevel = CONFIG_DEFAULT_CONSOLE_LOGLEVEL;
+       uart_init();
+#else
+       console_loglevel = 1;
+#endif
+}
+
+/* ********************* smi_util ************************* */