dcc48ef1bf0e13b36394b06ff4accb3cad4857e9
[coreboot.git] / targets / tyan / s1846 / Config.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; either version 2 of the License, or
9 ## (at your option) any later version.
10 ##
11 ## This program is distributed in the hope that it will be useful,
12 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
13 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 ## GNU General Public License for more details.
15 ##
16 ## You should have received a copy of the GNU General Public License
17 ## along with this program; if not, write to the Free Software
18 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19 ##
20
21 target s1846
22 mainboard tyan/s1846
23
24 option ROM_SIZE = 256 * 1024
25
26 option MAINBOARD_VENDOR = "Tyan"
27 option MAINBOARD_PART_NUMBER = "S1846"
28
29 # TODO: Add/fix PIRQ table.
30 option HAVE_PIRQ_TABLE = 0
31 option IRQ_SLOT_COUNT = 0       # FIXME
32
33 option DEFAULT_CONSOLE_LOGLEVEL = 9
34 option MAXIMUM_CONSOLE_LOGLEVEL = 9
35
36 option CONFIG_CONSOLE_VGA = 1
37 option CONFIG_PCI_ROM_RUN = 1
38
39 romimage "normal"
40         option USE_FALLBACK_IMAGE = 0
41         option COREBOOT_EXTRA_VERSION = ".0Normal"
42         payload /tmp/filo.elf
43 end
44
45 romimage "fallback"
46         option USE_FALLBACK_IMAGE = 1
47         option COREBOOT_EXTRA_VERSION = ".0Fallback"
48         payload /tmp/filo.elf
49 end
50
51 buildrom ./coreboot.rom ROM_SIZE "normal" "fallback"