AGESA F15: AMD family15 AGESA code
[coreboot.git] / src / vendorcode / amd / agesa / f15 / Proc / HT / Fam15 / htNbCoherentFam15.c
1 /* $NoKeywords:$ */
2 /**
3  * @file
4  *
5  * Coherent Family 15h Routines.
6  *
7  * Coherent feature Northbridge implementation specific to Family 15h processors.
8  *
9  * @xrefitem bom "File Content Label" "Release Content"
10  * @e project:      AGESA
11  * @e sub-project:  HyperTransport
12  * @e \$Revision: 44324 $   @e \$Date: 2010-12-22 02:16:51 -0700 (Wed, 22 Dec 2010) $
13  *
14  */
15 /*
16 *****************************************************************************
17 *
18 * Copyright (C) 2012 Advanced Micro Devices, Inc.
19 * All rights reserved.
20 *
21 * Redistribution and use in source and binary forms, with or without
22 * modification, are permitted provided that the following conditions are met:
23 *     * Redistributions of source code must retain the above copyright
24 *       notice, this list of conditions and the following disclaimer.
25 *     * Redistributions in binary form must reproduce the above copyright
26 *       notice, this list of conditions and the following disclaimer in the
27 *       documentation and/or other materials provided with the distribution.
28 *     * Neither the name of Advanced Micro Devices, Inc. nor the names of
29 *       its contributors may be used to endorse or promote products derived
30 *       from this software without specific prior written permission.
31 *
32 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
33 * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
34 * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
35 * DISCLAIMED. IN NO EVENT SHALL ADVANCED MICRO DEVICES, INC. BE LIABLE FOR ANY
36 * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
37 * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
38 * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
39 * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
40 * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
41 * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
42 *
43 * ***************************************************************************
44 *
45 */
46
47 /*
48  *----------------------------------------------------------------------------
49  *                                MODULES USED
50  *
51  *----------------------------------------------------------------------------
52  */
53
54
55
56 #include "AGESA.h"
57 #include "amdlib.h"
58 #include "Ids.h"
59 #include "Topology.h"
60 #include "htFeat.h"
61 #include "htNb.h"
62 #include "htNbCommonHardware.h"
63 #include "htNbCoherentFam15.h"
64 #include "Filecode.h"
65 CODE_GROUP (G2_PEI)
66 RDATA_GROUP (G2_PEI)
67 #define FILECODE PROC_HT_FAM15_HTNBCOHERENTFAM15_FILECODE
68 /*----------------------------------------------------------------------------
69  *                          DEFINITIONS AND MACROS
70  *
71  *----------------------------------------------------------------------------
72  */
73
74 /*----------------------------------------------------------------------------------------*/
75 /**
76  * Return whether the current configuration exceeds the capability.
77  *
78  * @HtNbMethod{::F_IS_EXCEEDED_CAPABLE}.
79  *
80  * Get Node capability and update the minimum supported system capability.
81  *
82  * @param[in]     Node     the Node
83  * @param[in]     State    sysMpCap (updated) and NodesDiscovered
84  * @param[in]     Nb       this northbridge
85  *
86  * @retval        TRUE     system is not capable of current config.
87  * @retval        FALSE    system is capable of current config.
88  */
89 BOOLEAN
90 Fam15IsExceededCapable (
91   IN       UINT8       Node,
92   IN       STATE_DATA  *State,
93   IN       NORTHBRIDGE *Nb
94   )
95 {
96   UINT32 Temp;
97   UINT8 MaxNodes;
98   PCI_ADDR Reg;
99
100   ASSERT (Node < MAX_NODES);
101
102   Reg.AddressValue = MAKE_SBDFO (MakePciSegmentFromNode (Node),
103                                  MakePciBusFromNode (Node),
104                                  MakePciDeviceFromNode (Node),
105                                  CPU_NB_FUNC_03,
106                                  REG_NB_CAPABILITY_3XE8);
107
108   LibAmdPciReadBits (Reg, 18, 16, &Temp, Nb->ConfigHandle);
109
110   if (Temp != 0) {
111     MaxNodes = (UINT8) (1 << (~Temp & 0x3));  // That is, 1, 2, 4, or 8
112   } else {
113     MaxNodes = 8;
114   }
115   if (State->SysMpCap > MaxNodes) {
116     State->SysMpCap = MaxNodes;
117   }
118   // Note since sysMpCap is one based and NodesDiscovered is zero based, equal returns true
119   //
120   return ((BOOLEAN) (State->SysMpCap <= State->NodesDiscovered));
121 }
122
123 /**
124  * Stop a link, so that it is isolated from a connected device.
125  *
126  * @HtNbMethod{::F_STOP_LINK}.
127  *
128  * Use is for fatal incompatible configurations, or for user interface
129  * request to power off a link (IgnoreLink, SkipRegang).
130  * Set ConnDly to make the power effective at the warm reset.
131  * Set XMT and RCV off.
132  *
133  * @param[in] Node   the node to stop a link on.
134  * @param[in] Link   the link to stop.
135  * @param[in] State  access to special routine for writing link control register
136  * @param[in] Nb     this northbridge.
137  */
138 VOID
139 Fam15StopLink (
140   IN       UINT8       Node,
141   IN       UINT8       Link,
142   IN       STATE_DATA  *State,
143   IN       NORTHBRIDGE *Nb
144   )
145 {
146   UINT32 Temp;
147   PCI_ADDR Reg;
148
149   // Set ConnDly
150   Reg.AddressValue = MAKE_SBDFO (MakePciSegmentFromNode (Node),
151                                  MakePciBusFromNode (Node),
152                                  MakePciDeviceFromNode (Node),
153                                  CPU_HTNB_FUNC_00,
154                                  REG_LINK_GLOBAL_EXT_CONTROL_0x16C);
155   Temp = 1;
156   LibAmdPciWriteBits (Reg, 8, 8, &Temp, Nb->ConfigHandle);
157   // Set TransOff and EndOfChain
158   Reg = Nb->MakeLinkBase (Node, Link, Nb);
159   Reg.Address.Register += HTHOST_LINK_CONTROL_REG;
160   Temp = 3;
161   State->HtFeatures->SetHtControlRegisterBits (Reg, 7, 6, &Temp, State);
162 }