AGESA F15: AMD family15 AGESA code
[coreboot.git] / src / vendorcode / amd / agesa / f15 / Proc / CPU / Family / 0x10 / RevC / BL / F10BlEquivalenceTable.c
1 /* $NoKeywords:$ */
2 /**
3  * @file
4  *
5  * AMD Family_10 BL Equivalence Table related data
6  *
7  * @xrefitem bom "File Content Label" "Release Content"
8  * @e project:      AGESA
9  * @e sub-project:  CPU/Family/0x10
10  * @e \$Revision: 56279 $   @e \$Date: 2011-07-11 13:11:28 -0600 (Mon, 11 Jul 2011) $
11  *
12  */
13 /*
14  ******************************************************************************
15  *
16  * Copyright (C) 2012 Advanced Micro Devices, Inc.
17  * All rights reserved.
18  *
19  * Redistribution and use in source and binary forms, with or without
20  * modification, are permitted provided that the following conditions are met:
21  *     * Redistributions of source code must retain the above copyright
22  *       notice, this list of conditions and the following disclaimer.
23  *     * Redistributions in binary form must reproduce the above copyright
24  *       notice, this list of conditions and the following disclaimer in the
25  *       documentation and/or other materials provided with the distribution.
26  *     * Neither the name of Advanced Micro Devices, Inc. nor the names of
27  *       its contributors may be used to endorse or promote products derived
28  *       from this software without specific prior written permission.
29  *
30  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
31  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
32  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
33  * DISCLAIMED. IN NO EVENT SHALL ADVANCED MICRO DEVICES, INC. BE LIABLE FOR ANY
34  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
35  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
36  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
37  * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
38  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
39  * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
40  *
41  ******************************************************************************
42  */
43
44 /*----------------------------------------------------------------------------------------
45  *                             M O D U L E S    U S E D
46  *----------------------------------------------------------------------------------------
47  */
48 #include "AGESA.h"
49 #include "cpuFamilyTranslation.h"
50 #include "Filecode.h"
51 CODE_GROUP (G1_PEICC)
52 RDATA_GROUP (G2_PEI)
53
54 #define FILECODE PROC_CPU_FAMILY_0X10_REVC_BL_F10BLEQUIVALENCETABLE_FILECODE
55
56 /*----------------------------------------------------------------------------------------
57  *                   D E F I N I T I O N S    A N D    M A C R O S
58  *----------------------------------------------------------------------------------------
59  */
60
61 /*----------------------------------------------------------------------------------------
62  *                  T Y P E D E F S     A N D     S T R U C T U R E S
63  *----------------------------------------------------------------------------------------
64  */
65
66 /*----------------------------------------------------------------------------------------
67  *           P R O T O T Y P E S     O F     L O C A L     F U N C T I O N S
68  *----------------------------------------------------------------------------------------
69  */
70
71 /*----------------------------------------------------------------------------------------
72  *                          E X P O R T E D    F U N C T I O N S
73  *----------------------------------------------------------------------------------------
74  */
75
76 STATIC CONST UINT16 ROMDATA CpuF10BlMicrocodeEquivalenceTable[] =
77 {
78   0x1052, 0x1041,
79   0x1053, 0x1043
80 };
81
82
83 /*---------------------------------------------------------------------------------------*/
84 /**
85  *  Returns the appropriate microcode patch equivalent ID table.
86  *
87  *  @CpuServiceMethod{::F_CPU_GET_FAMILY_SPECIFIC_ARRAY}.
88  *
89  *  @param[in]   FamilySpecificServices   The current Family Specific Services.
90  *  @param[out]  BlEquivalenceTablePtr    Points to the first entry in the table.
91  *  @param[out]  NumberOfElements         Number of valid entries in the table.
92  *  @param[in]   StdHeader                Header for library and services.
93  *
94  */
95 VOID
96 GetF10BlMicrocodeEquivalenceTable (
97   IN       CPU_SPECIFIC_SERVICES *FamilySpecificServices,
98      OUT   CONST VOID **BlEquivalenceTablePtr,
99      OUT   UINT8 *NumberOfElements,
100   IN       AMD_CONFIG_PARAMS *StdHeader
101   )
102 {
103   *NumberOfElements = ((sizeof (CpuF10BlMicrocodeEquivalenceTable) / sizeof (UINT16)) / 2);
104   *BlEquivalenceTablePtr = CpuF10BlMicrocodeEquivalenceTable;
105 }
106