C and other Super I/O cosmetic fixes.
[coreboot.git] / src / superio / smsc / lpc47b397 / lpc47b397_early_serial.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2000 AG Electronics Ltd.
5  * Copyright (C) 2003-2004 Linux Networx
6  * Copyright (C) 2004 Tyan
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
21  */
22
23 #include <arch/romcc_io.h>
24 #include "lpc47b397.h"
25
26 static void pnp_enter_conf_state(device_t dev)
27 {
28         u16 port = dev >> 8;
29         outb(0x55, port);
30 }
31
32 static void pnp_exit_conf_state(device_t dev)
33 {
34         u16 port = dev >> 8;
35         outb(0xaa, port);
36 }
37
38 static void lpc47b397_enable_serial(device_t dev, u16 iobase)
39 {
40         pnp_enter_conf_state(dev);
41         pnp_set_logical_device(dev);
42         pnp_set_enable(dev, 0);
43         pnp_set_iobase(dev, PNP_IDX_IO0, iobase);
44         pnp_set_enable(dev, 1);
45         pnp_exit_conf_state(dev);
46 }