bbb140d57c2e05f57cbbff944ffde5ebd92bb457
[coreboot.git] / src / superio / nsc / pc87427 / pc87427_early_init.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2000 AG Electronics Ltd.
5  * Copyright (C) 2003-2004 Linux Networx
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #include <arch/romcc_io.h>
23 #include "pc87427.h"
24
25 static void pc87427_disable_dev(device_t dev)
26 {
27         pnp_set_logical_device(dev);
28         pnp_set_enable(dev, 0);
29 }
30 static void pc87427_enable_dev(device_t dev, unsigned iobase)
31 {
32         pnp_set_logical_device(dev);
33         pnp_set_enable(dev, 0);
34         pnp_set_iobase(dev, PNP_IDX_IO0, iobase);
35         pnp_set_enable(dev, 1);
36 }
37 static void xbus_cfg(device_t dev)
38 {
39         uint8_t i, data;
40         uint16_t xbus_index;
41
42         pnp_set_logical_device(dev);
43         /* select proper BIOS size (4MB) */
44         pnp_write_config(dev, PC87427_XMEMCNF2, (pnp_read_config(dev, PC87427_XMEMCNF2)) | 0x04);
45         xbus_index = pnp_read_iobase(dev, 0x60);
46
47         /* enable writes to devices attached to XCS0 (XBUS Chip Select 0) */
48         for (i=0; i<= 0xf; i++) {
49                 outb((i<<4), xbus_index + PC87427_HAP0);
50         }
51         return;
52 }