C and other Super I/O cosmetic fixes.
[coreboot.git] / src / superio / nsc / pc87417 / superio.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2000 AG Electronics Ltd.
5  * Copyright (C) 2003-2004 Linux Networx
6  * Copyright (C) 2004 Tyan
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
21  */
22
23 #include <arch/io.h>
24 #include <device/device.h>
25 #include <device/pnp.h>
26 #include <console/console.h>
27 #include <string.h>
28 #include <bitops.h>
29 #include <uart8250.h>
30 #include <pc80/keyboard.h>
31 #include <stdlib.h>
32 #include "chip.h"
33 #include "pc87417.h"
34
35 static void init(device_t dev)
36 {
37         struct superio_nsc_pc87417_config *conf = dev->chip_info;
38         struct resource *res0;
39
40         if (!dev->enabled)
41                 return;
42
43         switch(dev->path.pnp.device) {
44         case PC87417_SP1:
45                 res0 = find_resource(dev, PNP_IDX_IO0);
46                 init_uart8250(res0->base, &conf->com1);
47                 break;
48         case PC87417_SP2:
49                 res0 = find_resource(dev, PNP_IDX_IO0);
50                 init_uart8250(res0->base, &conf->com2);
51                 break;
52         case PC87417_KBCK:
53                 pc_keyboard_init(&conf->keyboard);
54                 break;
55         }
56 }
57
58 static struct device_operations ops = {
59         .read_resources   = pnp_read_resources,
60         .set_resources    = pnp_set_resources,
61         .enable_resources = pnp_enable_resources,
62         .enable           = pnp_enable,
63         .init             = init,
64 };
65
66 static struct pnp_info pnp_dev_info[] = {
67         { &ops, PC87417_FDC,  PNP_IO0 | PNP_IRQ0 | PNP_DRQ0, {0x07fa, 0}, },
68         { &ops, PC87417_PP,   PNP_IO0 | PNP_IRQ0 | PNP_DRQ0, {0x04f8, 0}, },
69         { &ops, PC87417_SP2,  PNP_IO0 | PNP_IRQ0 | PNP_DRQ0 | PNP_DRQ1, {0x07f8, 0}, },
70         { &ops, PC87417_SP1,  PNP_IO0 | PNP_IRQ0, {0x07f8, 0}, },
71         { &ops, PC87417_SWC,  PNP_IO0 | PNP_IRQ0, {0xfff0, 0}, },
72         { &ops, PC87417_KBCM, PNP_IRQ0, },
73         { &ops, PC87417_KBCK, PNP_IO0 | PNP_IO1 | PNP_IRQ0, {0x07f8, 0}, {0x07f8, 4}, },
74         { &ops, PC87417_GPIO, PNP_IO0 | PNP_IRQ0, {0xfff8, 0}, },
75         { &ops, PC87417_XBUS, PNP_IO0 | PNP_IRQ0, {0xffe0, 0}, },
76         { &ops, PC87417_RTC,  PNP_IO0 | PNP_IO1, {0xfffe, 0}, {0xfffe, 4}, },
77 };
78
79 static void enable_dev(struct device *dev)
80 {
81         pnp_enable_devices(dev, &pnp_ops,
82                 ARRAY_SIZE(pnp_dev_info), pnp_dev_info);
83 }
84
85 struct chip_operations superio_nsc_pc87417_ops = {
86         CHIP_NAME("NSC PC87417 Super I/O")
87         .enable_dev = enable_dev,
88 };