Restructure i3100 Super I/O driver to match the rest of the codebase.
[coreboot.git] / src / superio / intel / i3100 / i3100_early_serial.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2008 Arastra, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #include <arch/romcc_io.h>
22 #include "i3100.h"
23
24 static void pnp_enter_ext_func_mode(device_t dev)
25 {
26         u16 port = dev >> 8;
27
28         outb(0x80, port);
29         outb(0x86, port);
30 }
31
32 static void pnp_exit_ext_func_mode(device_t dev)
33 {
34         u16 port = dev >> 8;
35
36         outb(0x68, port);
37         outb(0x08, port);
38 }
39
40 /* Enable device interrupts, set UART_CLK predivide. */
41 static void i3100_configure_uart_clk(device_t dev, u8 predivide)
42 {
43         pnp_enter_ext_func_mode(dev);
44         pnp_write_config(dev, I3100_SIW_CONFIGURATION, (predivide << 2) | 1);
45         pnp_exit_ext_func_mode(dev);
46 }
47
48 static void i3100_enable_serial(device_t dev, u16 iobase)
49 {
50         pnp_enter_ext_func_mode(dev);
51         pnp_set_logical_device(dev);
52         pnp_set_enable(dev, 0);
53         pnp_set_iobase(dev, PNP_IDX_IO0, iobase);
54         pnp_set_enable(dev, 1);
55         pnp_exit_ext_func_mode(dev);
56 }