5fe8e086e7ef7b4acd102abc29d2c29a80371d0c
[coreboot.git] / src / superio / intel / i3100 / i3100.h
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2008 Arastra, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 /*
22  * Datasheet:
23  *  - Name: Intel 3100 Chipset
24  *  - URL: http://www.intel.com/design/intarch/datashts/313458.htm
25  *  - PDF: http://download.intel.com/design/intarch/datashts/31345803.pdf
26  *  - Revision / Date: 007, October 2008
27  *  - Order number: 313458-007US
28  */
29
30 #ifndef SUPERIO_INTEL_I3100_I3100_H
31 #define SUPERIO_INTEL_I3100_I3100_H
32
33 /*
34  * The SIW ("Serial I/O and Watchdog Timer") integrated into the i3100 is
35  * very similar to a Super I/O, both in functionality and config mechanism.
36  *
37  * The SIW contains:
38  *  - UART(s)
39  *  - Serial interrupt controller
40  *  - Watchdog timer (WDT)
41  *  - LPC interface
42  */
43
44 /* Logical device numbers (LDNs). */
45 #define I3100_SP1 0x04 /* Com1 */
46 #define I3100_SP2 0x05 /* Com2 */
47 #define I3100_WDT 0x06 /* Watchdog timer */
48
49 #define I3100_SUPERIO_CONFIG_PORT 0x4e
50
51 #endif