Use common GPL-header format in CK804 files, add missing ones (trivial).
[coreboot.git] / src / southbridge / nvidia / ck804 / ck804_enable_rom.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2004 Tyan Computer
5  * Written by Yinghai Lu <yhlu@tyan.com> for Tyan Computer.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; version 2 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #if CONFIG_HT_CHAIN_END_UNITID_BASE < CONFIG_HT_CHAIN_UNITID_BASE
22 #define CK804_DEVN_BASE CONFIG_HT_CHAIN_END_UNITID_BASE
23 #else
24 #define CK804_DEVN_BASE CONFIG_HT_CHAIN_UNITID_BASE
25 #endif
26
27 static void ck804_enable_rom(void)
28 {
29         unsigned char byte;
30         device_t addr;
31
32         /* Enable 4MB ROM access at 0xFFC00000 - 0xFFFFFFFF. */
33         /* Locate the ck804 LPC. */
34         addr = PCI_DEV(0, (CK804_DEVN_BASE + 1), 0);
35
36         /* Set the 4MB enable bit. */
37         byte = pci_read_config8(addr, 0x88);
38         byte |= 0x80;
39         pci_write_config8(addr, 0x88, byte);
40 }