0c164fd325fccf0a7efe1b1054fcaba0614bc67b
[coreboot.git] / src / southbridge / intel / i82801ax / chip.h
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 Corey Osgood <corey_osgood@verizon.net>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 /*
22  * The i82801ax code supports: 82801AA/82801AB (ICH/ICH0).
23  */
24
25 #ifndef SOUTHBRIDGE_INTEL_I82801AX_CHIP_H
26 #define SOUTHBRIDGE_INTEL_I82801AX_CHIP_H
27
28 struct southbridge_intel_i82801ax_config {
29         /**
30          * Interrupt Routing configuration
31          * If bit7 is 1, the interrupt is disabled.
32          */
33         uint8_t pirqa_routing;
34         uint8_t pirqb_routing;
35         uint8_t pirqc_routing;
36         uint8_t pirqd_routing;
37         uint8_t pirqe_routing;
38         uint8_t pirqf_routing;
39         uint8_t pirqg_routing;
40         uint8_t pirqh_routing;
41
42         uint8_t ide0_enable;
43         uint8_t ide1_enable;
44 };
45
46 extern struct chip_operations southbridge_intel_i82801ax_ops;
47
48 #endif