Merge enable_rom.c files into bootblock.c files.
[coreboot.git] / src / southbridge / broadcom / bcm5785 / bootblock.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2005 AMD
5  * Written by Yinghai Lu <yinghai.lu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; version 2 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #include <stdint.h>
22 #include <arch/io.h>
23 #include <arch/romcc_io.h>
24 #include <device/pci_ids.h>
25
26 /* Enable 4MB ROM access at 0xFFC00000 - 0xFFFFFFFF. */
27 static void bcm5785_enable_rom(void)
28 {
29         u8 byte;
30         device_t dev;
31
32         dev = pci_locate_device(PCI_ID(PCI_VENDOR_ID_SERVERWORKS,
33                         PCI_DEVICE_ID_SERVERWORKS_BCM5785_SB_PCI_MAIN), 0);
34
35         /* Set the 4MB enable bits. */
36         byte = pci_read_config8(dev, 0x41);
37         byte |= 0x0e;
38         pci_write_config8(dev, 0x41, byte);
39 }
40
41 static void bootblock_southbridge_init(void)
42 {
43         bcm5785_enable_rom();
44 }