6418677f07188f62aecfa65460023fd63f30e203
[coreboot.git] / src / northbridge / intel / e7501 / e7501.h
1 /*
2  * e7501.h: PCI configuration space for the Intel E7501 memory controller
3  *
4  * Copyright (C) 2005 Digital Design Corporation
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  */
20
21
22 /************  D0:F0 ************/
23 // Register offsets
24 #define MAYBE_SMRBASE   0x14    /* System Memory RCOMP Base Address Register, 32 bit? (if similar to 855PM) */
25 #define MCHCFGNS                0x52    /* MCH (scrubber) configuration register, 16 bit */
26 #define DRB_ROW_0               0x60    /* DRAM Row Boundary register, 8 bit */
27 #define DRB_ROW_1               0x61
28 #define DRB_ROW_2               0x62
29 #define DRB_ROW_3               0x63
30 #define DRB_ROW_4               0x64
31 #define DRB_ROW_5               0x65
32 #define DRB_ROW_6               0x66
33 #define DRB_ROW_7               0x67
34
35 #define DRA                             0x70    /* DRAM Row Attributes registers, 4 x 8 bit */
36 #define DRT                             0x78    /* DRAM Timing register, 32 bit */
37 #define DRC                             0x7C    /* DRAM Controller Mode register, 32 bit */
38 #define MAYBE_DRDCTL    0x80    /* DRAM Read Timing Control register, 16 bit? (if similar to 855PM) */
39 #define CKDIS                   0x8C    /* Clock disable register, 8 bit */
40 #define TOLM                    0xC4    /* Top of Low Memory register, 16 bit */
41 #define REMAPBASE               0xC6    /* Remap Base Address register, 16 bit */
42 #define REMAPLIMIT              0xC8    /* Remap Limit Address register, 16 bit */
43 #define SKPD                    0xDE    /* Scratchpad register, 16 bit */
44 #define MAYBE_MCHTST    0xF4    /* MCH Test Register, 32 bit? (if similar to 855PM) */
45
46 // CAS# Latency bits in the DRAM Timing (DRT) register
47 #define DRT_CAS_2_5             (0<<4)
48 #define DRT_CAS_2_0             (1<<4)
49 #define DRT_CAS_MASK    (3<<4)
50
51 // Mode Select (SMS) bits in the DRAM Controller Mode (DRC) register
52 #define RAM_COMMAND_NOP                 (1<<4)
53 #define RAM_COMMAND_PRECHARGE   (2<<4)
54 #define RAM_COMMAND_MRS                 (3<<4)
55 #define RAM_COMMAND_EMRS                (4<<4)
56 #define RAM_COMMAND_CBR                 (6<<4)
57 #define RAM_COMMAND_NORMAL              (7<<4)
58
59
60 // RCOMP Memory Map offsets
61 // Conjecture based on apparent similarity between E7501 and 855PM
62 // Intel doc. 252613-003 describes these for 855PM
63
64 #define MAYBE_SMRCTL            0x20    /* System Memory RCOMP Control Register? */
65 #define MAYBE_DQCMDSTR          0x30    /* Strength control for DQ and CMD signal groups? */
66 #define MAYBE_CKESTR            0x31    /* Strength control for CKE signal group? */
67 #define MAYBE_CSBSTR            0x32    /* Strength control for CS# signal group? */
68 #define MAYBE_CKSTR                     0x33    /* Strength control for CK signal group? */
69 #define MAYBE_RCVENSTR          0x34    /* Strength control for RCVEnOut# signal group? */
70
71 /************  D0:F1 ************/
72 // Register offsets
73 #define FERR_GLOBAL                     0x40    /* First global error register, 32 bits */
74 #define NERR_GLOBAL                     0x44    /* Next global error register, 32 bits */
75 #define DRAM_FERR                       0x80    /* DRAM first error register, 8 bits */
76 #define DRAM_NERR                       0x82    /* DRAM next error register, 8 bits */