Please bear with me - another rename checkin. This qualifies as trivial, no
[coreboot.git] / src / northbridge / amd / amdfam10 / spd_ddr2.h
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 /* SPDs for DDR2 SDRAM */
21 #define SPD_MEM_TYPE    2
22         #define SPD_MEM_TYPE_SDRAM_DDR  0x07
23         #define SPD_MEM_TYPE_SDRAM_DDR2 0x08
24
25 #define SPD_DIMM_TYPE   20      /* x  bit0 or bit4 =1 mean registered*/
26         #define SPD_DIMM_TYPE_RDIMM     (1<<0)
27         #define SPD_DIMM_TYPE_UDIMM     (1<<1)
28         #define SPD_DIMM_TYPE_SODIMM    (1<<2)
29         #define SPD_DIMM_TYPE_uDIMM     (1<<3)
30         #define SPD_DIMM_TYPE_mRDIMM    (1<<4)
31         #define SPD_DIMM_TYPE_mUDIMM    (1<<5)
32 #define SPD_MOD_ATTRIB  21
33         #define SPD_MOD_ATTRIB_DIFCK    0x20
34         #define SPD_MOD_ATTRIB_REGADC   0x11   /* x */
35         #define SPD_MOD_ATTRIB_PROBE    0x40
36
37 #define SPD_DEV_ATTRIB  22  /* Device attributes --- general */
38 #define SPD_DIMM_CONF_TYPE      11
39         #define SPD_DIMM_CONF_TYPE_ECC          0x02
40         #define SPD_DIMM_CONF_TYPE_ADDR_PARITY  0x04     /* ? */
41
42 #define SPD_ROW_NUM     3       /* Number of Row addresses */
43 #define SPD_COL_NUM     4       /* Number of Column addresses */
44 #define SPD_BANK_NUM    17      /* SDRAM Device attributes - Number of Banks on
45                                  SDRAM device, it could be 0x4, 0x8, so address
46                                  lines for that would be 2, and 3 */
47
48 /* Number of Ranks bit [2:0], Package (bit4, 1=stack, 0=planr), Height bit[7:5] */
49 #define SPD_MOD_ATTRIB_RANK     5
50         #define SPD_MOD_ATTRIB_RANK_NUM_SHIFT   0
51         #define SPD_MOD_ATTRIB_RANK_NUM_MASK    0x07
52                 #define SPD_MOD_ATTRIB_RANK_NUM_BASE    1
53                 #define SPD_MOD_ATTRIB_RANK_NUM_MIN     1
54                 #define SPD_MOD_ATTRIB_RANK_NUM_MAX     8
55
56 #define SPD_RANK_SIZE   31      /* Only one bit is set */
57         #define SPD_RANK_SIZE_1GB       (1<<0)
58         #define SPD_RANK_SIZE_2GB       (1<<1)
59         #define SPD_RANK_SIZE_4GB       (1<<2)
60         #define SPD_RANK_SIZE_8GB       (1<<3)
61         #define SPD_RANK_SIZE_16GB      (1<<4)
62         #define SPD_RANK_SIZE_128MB     (1<<5)
63         #define SPD_RANK_SIZE_256MB     (1<<6)
64         #define SPD_RANK_SIZE_512MB     (1<<7)
65
66 #define SPD_DATA_WIDTH          6       /* valid value 0, 32, 33, 36, 64, 72, 80, 128, 144, 254, 255 */
67 #define SPD_PRI_WIDTH           13      /* Primary SDRAM Width, it could be 0x08 or 0x10 */
68 #define SPD_ERR_WIDTH           14      /* Error Checking SDRAM Width, it could be 0x08 or 0x10 */
69
70 #define SPD_CAS_LAT     18      /* SDRAM Device Attributes -- CAS Latency */
71         #define SPD_CAS_LAT_2   (1<<2)
72         #define SPD_CAS_LAT_3   (1<<3)
73         #define SPD_CAS_LAT_4   (1<<4)
74         #define SPD_CAS_LAT_5   (1<<5)
75         #define SPD_CAS_LAT_6   (1<<6)
76
77 #define SPD_TRP 27  /* bit [7:2] = 1-63 ns, bit [1:0] 0.25ns+, final value ((val>>2) + (val & 3) * 0.25)ns */
78 #define SPD_TRRD        28
79 #define SPD_TRCD        29
80 #define SPD_TRAS        30
81 #define SPD_TWR 36      /* x */
82 #define SPD_TWTR        37      /* x */
83 #define SPD_TRTP        38      /* x */
84
85 #define SPD_TRC 41      /* add byte 0x40 bit [3:1] , so final val41+ table[((val40>>1) & 0x7)]  ... table[]={0, 0.25, 0.33, 0.5, 0.75, 0, 0}*/
86 #define SPD_TRFC        42      /* add byte 0x40 bit [6:4] , so final val42+ table[((val40>>4) & 0x7)] + (val40 & 1)*256*/
87
88 #define SPD_TREF        12