this should get the VIA VT8454c in shape with Kconfig
[coreboot.git] / src / mainboard / via / epia-m / Options.lb
1 uses CONFIG_GENERATE_MP_TABLE
2 uses CONFIG_GENERATE_PIRQ_TABLE
3 uses CONFIG_USE_FALLBACK_IMAGE
4 uses CONFIG_HAVE_FALLBACK_BOOT
5 uses CONFIG_HAVE_HARD_RESET
6 uses CONFIG_HAVE_OPTION_TABLE
7 uses CONFIG_USE_OPTION_TABLE
8 uses CONFIG_ROM_PAYLOAD
9 uses CONFIG_IRQ_SLOT_COUNT
10 uses CONFIG_MAINBOARD
11 uses CONFIG_MAINBOARD_VENDOR
12 uses CONFIG_MAINBOARD_PART_NUMBER
13 uses COREBOOT_EXTRA_VERSION
14 uses CONFIG_ARCH
15 uses CONFIG_FALLBACK_SIZE
16 uses CONFIG_STACK_SIZE
17 uses CONFIG_HEAP_SIZE
18 uses CONFIG_ROM_SIZE
19 uses CONFIG_ROM_SECTION_SIZE
20 uses CONFIG_ROM_IMAGE_SIZE
21 uses CONFIG_ROM_SECTION_SIZE
22 uses CONFIG_ROM_SECTION_OFFSET
23 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
24 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
25 uses CONFIG_PRECOMPRESSED_PAYLOAD
26 uses CONFIG_ROMBASE
27 uses CONFIG_RAMBASE
28 uses CONFIG_XIP_ROM_SIZE
29 uses CONFIG_XIP_ROM_BASE
30 uses CONFIG_GENERATE_MP_TABLE
31 uses CONFIG_GENERATE_ACPI_TABLES
32 uses CONFIG_HAVE_ACPI_RESUME
33 uses CONFIG_CROSS_COMPILE
34 uses CC
35 uses HOSTCC
36 uses CONFIG_OBJCOPY
37 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
38 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
39 uses CONFIG_CONSOLE_SERIAL8250
40 uses CONFIG_UDELAY_TSC
41 uses CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2
42 uses CONFIG_PCI_ROM_RUN
43 uses CONFIG_CONSOLE_VGA
44 uses CONFIG_TTYS0_BAUD
45 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
46
47 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID = 0x1019
48
49 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
50 default CONFIG_ROM_SIZE  = 256*1024
51
52 ###
53 ### Build options
54 ###
55 default CONFIG_PCI_ROM_RUN=0
56 default CONFIG_CONSOLE_VGA=0
57
58 ##
59 ## Build code for the fallback boot
60 ##
61 default CONFIG_HAVE_FALLBACK_BOOT=1
62
63 ##
64 ## no MP table
65 ##
66 default CONFIG_GENERATE_MP_TABLE=0
67
68 ##
69 ## Use TSC for udelay.
70 ##
71 default CONFIG_UDELAY_TSC=1
72 default CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2=1
73
74 ##
75 ## Build code to reset the motherboard from coreboot
76 ##
77 default CONFIG_HAVE_HARD_RESET=0
78
79 ##
80 ## Build code to export a programmable irq routing table
81 ##
82 default CONFIG_GENERATE_PIRQ_TABLE=1
83 default CONFIG_IRQ_SLOT_COUNT=5
84
85
86 ##
87 ## Build code to load acpi tables
88 ##
89 default CONFIG_GENERATE_ACPI_TABLES=1
90
91
92 ##
93 ## Build code to export a CMOS option table
94 ##
95 default CONFIG_HAVE_OPTION_TABLE=1
96
97 ###
98 ### coreboot layout values
99 ###
100
101 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
102 default CONFIG_ROM_IMAGE_SIZE = 36 * 1024
103 default CONFIG_FALLBACK_SIZE = CONFIG_ROM_IMAGE_SIZE
104
105 ##
106 ## Use a small 8K stack
107 ##
108 default CONFIG_STACK_SIZE=0x2000
109
110 ##
111 ## Use a small 16K heap
112 ##
113 default CONFIG_HEAP_SIZE=0x4000
114
115 ##
116 ## Only use the option table in a normal image
117 ##
118 #default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
119 default CONFIG_USE_OPTION_TABLE = 0
120
121 default CONFIG_RAMBASE = 0x00004000
122
123 default CONFIG_ROM_PAYLOAD     = 1
124
125 ##
126 ## The default compiler
127 ##
128 default CONFIG_CROSS_COMPILE=""
129 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
130 default HOSTCC="gcc"
131
132 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
133 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
134 default  CONFIG_CONSOLE_SERIAL8250=1
135 end