Drop excessive whitespace randomly sprinkled in romstage.c files.
[coreboot.git] / src / mainboard / tyan / s2912_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33 #include <console/console.h>
34 #include <usbdebug.h>
35 #include <lib.h>
36 #include <spd.h>
37 #include <cpu/amd/model_10xxx_rev.h>
38 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
39 #include "northbridge/amd/amdfam10/raminit.h"
40 #include "northbridge/amd/amdfam10/amdfam10.h"
41 #include "cpu/amd/model_10xxx/apic_timer.c"
42 #include "lib/delay.c"
43 #include "cpu/x86/lapic/boot_cpu.c"
44 #include "northbridge/amd/amdfam10/reset_test.c"
45 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
46 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
47 #include "cpu/x86/bist.h"
48 #include "northbridge/amd/amdfam10/debug.c"
49 #include "cpu/x86/mtrr/earlymtrr.c"
50 #include "northbridge/amd/amdfam10/setup_resource_map.c"
51 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
52
53 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
54
55 static inline void activate_spd_rom(const struct mem_controller *ctrl)
56 {
57         /* nothing to do */
58 }
59
60 static inline int spd_read_byte(unsigned device, unsigned address)
61 {
62         return smbus_read_byte(device, address);
63 }
64
65 #include "northbridge/amd/amdfam10/amdfam10.h"
66 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
67 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
68 #include "resourcemap.c"
69 #include "cpu/amd/quadcore/quadcore.c"
70
71 #define MCP55_MB_SETUP \
72         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
73         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
74         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
75         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
76         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
77         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
78
79 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
80 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
81 #include "cpu/amd/car/post_cache_as_ram.c"
82 #include "cpu/amd/microcode/microcode.c"
83 #include "cpu/amd/model_10xxx/update_microcode.c"
84 #include "cpu/amd/model_10xxx/init_cpus.c"
85 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
86 #include "northbridge/amd/amdfam10/early_ht.c"
87
88 static void sio_setup(void)
89 {
90         uint32_t dword;
91         uint8_t byte;
92
93         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
94         byte |= 0x20;
95         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
96
97         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
98         /*serial 0 */
99         dword |= (1<<0);
100         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
101
102         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
103         dword |= (1<<16);
104         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
105 }
106
107 static const u8 spd_addr[] = {
108         //first node
109         RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0,
110 #if CONFIG_MAX_PHYSICAL_CPUS > 1
111         //second node
112         RC00, DIMM4, DIMM6, 0, 0, DIMM5, DIMM7, 0, 0,
113 #endif
114 };
115
116 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
117 {
118         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
119
120         u32 bsp_apicid = 0;
121         u32 val;
122         u32 wants_reset;
123         msr_t msr;
124
125         if (!cpu_init_detectedx && boot_cpu()) {
126                 /* Nothing special needs to be done to find bus 0 */
127                 /* Allow the HT devices to be found */
128
129                 set_bsp_node_CHtExtNodeCfgEn();
130                 enumerate_ht_chain();
131
132                 sio_setup();
133
134                 /* Setup the mcp55 */
135                 mcp55_enable_rom();
136         }
137
138         post_code(0x30);
139
140         if (bist == 0) {
141                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
142         }
143
144         post_code(0x32);
145
146         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
147         uart_init();
148         console_init();
149         printk(BIOS_DEBUG, "\n");
150
151         /* Halt if there was a built in self test failure */
152         report_bist_failure(bist);
153
154 #if CONFIG_USBDEBUG
155         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
156         early_usbdebug_init();
157 #endif
158
159         val = cpuid_eax(1);
160         printk(BIOS_DEBUG, "BSP Family_Model: %08x\n", val);
161         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
162         printk(BIOS_DEBUG, "bsp_apicid = %02x\n", bsp_apicid);
163         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx\n", cpu_init_detectedx);
164
165         /* Setup sysinfo defaults */
166         set_sysinfo_in_ram(0);
167
168         update_microcode(val);
169         post_code(0x33);
170
171         cpuSetAMDMSR();
172         post_code(0x34);
173
174         amd_ht_init(sysinfo);
175         post_code(0x35);
176
177         /* Setup nodes PCI space and start core 0 AP init. */
178         finalize_node_setup(sysinfo);
179
180         /* Setup any mainboard PCI settings etc. */
181         setup_mb_resource_map();
182         post_code(0x36);
183
184         /* wait for all the APs core0 started by finalize_node_setup. */
185         /* FIXME: A bunch of cores are going to start output to serial at once.
186          * It would be nice to fixup prink spinlocks for ROM XIP mode.
187          * I think it could be done by putting the spinlock flag in the cache
188          * of the BSP located right after sysinfo.
189          */
190         wait_all_core0_started();
191
192 #if CONFIG_LOGICAL_CPUS==1
193         /* Core0 on each node is configured. Now setup any additional cores. */
194         printk(BIOS_DEBUG, "start_other_cores()\n");
195         start_other_cores();
196         post_code(0x37);
197         wait_all_other_cores_started(bsp_apicid);
198 #endif
199
200         post_code(0x38);
201
202 #if CONFIG_SET_FIDVID
203         msr = rdmsr(0xc0010071);
204         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
205
206         /* FIXME: The sb fid change may survive the warm reset and only
207          * need to be done once.*/
208         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
209
210         post_code(0x39);
211
212         if (!warm_reset_detect(0)) {                    // BSP is node 0
213                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
214         } else {
215                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
216         }
217
218         post_code(0x3A);
219
220         /* show final fid and vid */
221         msr=rdmsr(0xc0010071);
222         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
223 #endif
224
225         init_timer(); // Need to use TMICT to synconize FID/VID
226
227         wants_reset = mcp55_early_setup_x();
228
229         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
230         if (!warm_reset_detect(0)) {
231                 print_info("...WARM RESET...\n\n\n");
232                 soft_reset();
233                 die("After soft_reset_x - shouldn't see this message!!!\n");
234         }
235
236         if (wants_reset)
237                 printk(BIOS_DEBUG, "mcp55_early_setup_x wanted additional reset!\n");
238
239         post_code(0x3B);
240
241         /* It's the time to set ctrl in sysinfo now; */
242         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
243         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
244         post_code(0x3D);
245
246         printk(BIOS_DEBUG, "enable_smbus()\n");
247         enable_smbus();
248
249         post_code(0x40);
250
251         printk(BIOS_DEBUG, "raminit_amdmct()\n");
252         raminit_amdmct(sysinfo);
253         post_code(0x41);
254
255         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
256         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
257         post_code(0x43);        // Should never see this post code.
258 }
259