49bcd1af8b0dbc16f22508539cad3db40ec5b5ab
[coreboot.git] / src / mainboard / tyan / s2912_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33 #include <console/console.h>
34 #include <usbdebug.h>
35 #include <lib.h>
36 #include <spd.h>
37
38 #include <cpu/amd/model_10xxx_rev.h>
39
40 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
41 #include "northbridge/amd/amdfam10/raminit.h"
42 #include "northbridge/amd/amdfam10/amdfam10.h"
43
44 #include "cpu/amd/model_10xxx/apic_timer.c"
45 #include "lib/delay.c"
46 #include "cpu/x86/lapic/boot_cpu.c"
47 #include "northbridge/amd/amdfam10/reset_test.c"
48 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
49 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
50
51 #include "cpu/x86/bist.h"
52
53 #include "northbridge/amd/amdfam10/debug.c"
54
55 #include "cpu/x86/mtrr/earlymtrr.c"
56
57 #include "northbridge/amd/amdfam10/setup_resource_map.c"
58
59 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
60
61 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
62
63 static inline void activate_spd_rom(const struct mem_controller *ctrl)
64 {
65         /* nothing to do */
66 }
67
68 static inline int spd_read_byte(unsigned device, unsigned address)
69 {
70         return smbus_read_byte(device, address);
71 }
72
73 #include "northbridge/amd/amdfam10/amdfam10.h"
74
75 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
76 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
77
78 #include "resourcemap.c"
79
80 #include "cpu/amd/quadcore/quadcore.c"
81
82 #define MCP55_MB_SETUP \
83         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
84         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
85         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
86         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
87         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
88         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
89
90 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
91 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
92
93 #include "cpu/amd/car/post_cache_as_ram.c"
94
95 #include "cpu/amd/microcode/microcode.c"
96 #include "cpu/amd/model_10xxx/update_microcode.c"
97 #include "cpu/amd/model_10xxx/init_cpus.c"
98
99
100 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
101 #include "northbridge/amd/amdfam10/early_ht.c"
102
103 static void sio_setup(void)
104 {
105         uint32_t dword;
106         uint8_t byte;
107
108         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
109         byte |= 0x20;
110         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
111
112         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
113         /*serial 0 */
114         dword |= (1<<0);
115         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
116
117         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
118         dword |= (1<<16);
119         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
120 }
121
122 static const u8 spd_addr[] = {
123         //first node
124         RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0,
125 #if CONFIG_MAX_PHYSICAL_CPUS > 1
126         //second node
127         RC00, DIMM4, DIMM6, 0, 0, DIMM5, DIMM7, 0, 0,
128 #endif
129 };
130
131 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
132 {
133         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
134
135         u32 bsp_apicid = 0;
136         u32 val;
137         u32 wants_reset;
138         msr_t msr;
139
140         if (!cpu_init_detectedx && boot_cpu()) {
141                 /* Nothing special needs to be done to find bus 0 */
142                 /* Allow the HT devices to be found */
143
144                 set_bsp_node_CHtExtNodeCfgEn();
145                 enumerate_ht_chain();
146
147                 sio_setup();
148
149                 /* Setup the mcp55 */
150                 mcp55_enable_rom();
151         }
152
153         post_code(0x30);
154
155         if (bist == 0) {
156                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
157         }
158
159         post_code(0x32);
160
161         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
162         uart_init();
163         console_init();
164         printk(BIOS_DEBUG, "\n");
165
166         /* Halt if there was a built in self test failure */
167         report_bist_failure(bist);
168
169 #if CONFIG_USBDEBUG
170         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
171         early_usbdebug_init();
172 #endif
173
174         val = cpuid_eax(1);
175         printk(BIOS_DEBUG, "BSP Family_Model: %08x\n", val);
176         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
177         printk(BIOS_DEBUG, "bsp_apicid = %02x\n", bsp_apicid);
178         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx\n", cpu_init_detectedx);
179
180         /* Setup sysinfo defaults */
181         set_sysinfo_in_ram(0);
182
183         update_microcode(val);
184         post_code(0x33);
185
186         cpuSetAMDMSR();
187         post_code(0x34);
188
189         amd_ht_init(sysinfo);
190         post_code(0x35);
191
192         /* Setup nodes PCI space and start core 0 AP init. */
193         finalize_node_setup(sysinfo);
194
195         /* Setup any mainboard PCI settings etc. */
196         setup_mb_resource_map();
197         post_code(0x36);
198
199         /* wait for all the APs core0 started by finalize_node_setup. */
200         /* FIXME: A bunch of cores are going to start output to serial at once.
201          * It would be nice to fixup prink spinlocks for ROM XIP mode.
202          * I think it could be done by putting the spinlock flag in the cache
203          * of the BSP located right after sysinfo.
204          */
205         wait_all_core0_started();
206
207 #if CONFIG_LOGICAL_CPUS==1
208         /* Core0 on each node is configured. Now setup any additional cores. */
209         printk(BIOS_DEBUG, "start_other_cores()\n");
210         start_other_cores();
211         post_code(0x37);
212         wait_all_other_cores_started(bsp_apicid);
213 #endif
214
215         post_code(0x38);
216
217 #if CONFIG_SET_FIDVID
218         msr = rdmsr(0xc0010071);
219         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
220
221         /* FIXME: The sb fid change may survive the warm reset and only
222          * need to be done once.*/
223         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
224
225         post_code(0x39);
226
227         if (!warm_reset_detect(0)) {                    // BSP is node 0
228                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
229         } else {
230                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
231         }
232
233         post_code(0x3A);
234
235         /* show final fid and vid */
236         msr=rdmsr(0xc0010071);
237         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
238 #endif
239
240         init_timer(); // Need to use TMICT to synconize FID/VID
241
242         wants_reset = mcp55_early_setup_x();
243
244         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
245         if (!warm_reset_detect(0)) {
246                 print_info("...WARM RESET...\n\n\n");
247                 soft_reset();
248                 die("After soft_reset_x - shouldn't see this message!!!\n");
249         }
250
251         if (wants_reset)
252                 printk(BIOS_DEBUG, "mcp55_early_setup_x wanted additional reset!\n");
253
254         post_code(0x3B);
255
256         /* It's the time to set ctrl in sysinfo now; */
257         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
258         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
259         post_code(0x3D);
260
261         printk(BIOS_DEBUG, "enable_smbus()\n");
262         enable_smbus();
263
264         post_code(0x40);
265
266         printk(BIOS_DEBUG, "raminit_amdmct()\n");
267         raminit_amdmct(sysinfo);
268         post_code(0x41);
269
270         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
271         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
272         post_code(0x43);        // Should never see this post code.
273 }
274