Please bear with me - another rename checkin. This qualifies as trivial, no
[coreboot.git] / src / mainboard / tyan / s2912 / cache_as_ram_auto.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define ASSEMBLY 1
23 #define __ROMCC__
24
25 #define RAMINIT_SYSINFO 1
26
27 #define K8_ALLOCATE_IO_RANGE 1
28 //#define K8_SCAN_PCI_BUS 1
29
30
31 #define QRANK_DIMM_SUPPORT 1
32
33 #if CONFIG_LOGICAL_CPUS==1
34 #define SET_NB_CFG_54 1
35 #endif
36
37 //used by init_cpus and fidvid
38 #define K8_SET_FIDVID 0
39 //if we want to wait for core1 done before DQS training, set it to 0
40 #define K8_SET_FIDVID_CORE0_ONLY 1
41
42 #if K8_REV_F_SUPPORT == 1
43 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
44 #endif
45
46 #define DBGP_DEFAULT 7
47  
48 #include <stdint.h>
49 #include <device/pci_def.h>
50 #include <device/pci_ids.h>
51 #include <arch/io.h>
52 #include <device/pnp_def.h>
53 #include <arch/romcc_io.h>
54 #include <cpu/x86/lapic.h>
55 #include "option_table.h"
56 #include "pc80/mc146818rtc_early.c"
57
58 #if USE_FAILOVER_IMAGE==0
59 #include "pc80/serial.c"
60 #include "arch/i386/lib/console.c"
61 #if CONFIG_USBDEBUG_DIRECT
62 #include "southbridge/nvidia/mcp55/mcp55_enable_usbdebug_direct.c"
63 #include "pc80/usbdebug_direct_serial.c"
64 #endif
65 #include "ram/ramtest.c"
66
67 #include <cpu/amd/model_fxx_rev.h>
68
69 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
70 #include "northbridge/amd/amdk8/raminit.h"
71 #include "cpu/amd/model_fxx/apic_timer.c"
72 #include "lib/delay.c"
73
74 #endif
75
76 #include "cpu/x86/lapic/boot_cpu.c"
77 #include "northbridge/amd/amdk8/reset_test.c"
78 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
79 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
80
81 #if USE_FAILOVER_IMAGE==0
82
83 #include "cpu/x86/bist.h"
84
85 #if CONFIG_USE_INIT == 0
86         #include "lib/memcpy.c"
87 #endif
88
89 #include "northbridge/amd/amdk8/debug.c"
90
91 #include "cpu/amd/mtrr/amd_earlymtrr.c"
92
93 #include "northbridge/amd/amdk8/setup_resource_map.c"
94
95 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
96
97 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
98
99 static void memreset_setup(void)
100 {
101 }
102
103 static void memreset(int controllers, const struct mem_controller *ctrl)
104 {
105 }
106
107 static inline void activate_spd_rom(const struct mem_controller *ctrl)
108 {
109         /* nothing to do */
110 }
111
112 static inline int spd_read_byte(unsigned device, unsigned address)
113 {
114         return smbus_read_byte(device, address);
115 }
116
117 #include "northbridge/amd/amdk8/amdk8_f.h"
118 #include "northbridge/amd/amdk8/coherent_ht.c"
119
120 #include "northbridge/amd/amdk8/incoherent_ht.c"
121
122 #include "northbridge/amd/amdk8/raminit_f.c"
123
124 #include "sdram/generic_sdram.c"
125
126 #include "resourcemap.c" 
127
128 #include "cpu/amd/dualcore/dualcore.c"
129
130 #define MCP55_NUM 1
131 #define MCP55_USE_NIC 1
132
133 #define MCP55_PCI_E_X_0 1
134
135 #define MCP55_MB_SETUP \
136         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
137         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
138         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
139         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
140         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
141         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
142
143 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
144 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
145
146 #include "cpu/amd/car/copy_and_run.c"
147
148 #include "cpu/amd/car/post_cache_as_ram.c"
149
150 #include "cpu/amd/model_fxx/init_cpus.c"
151
152 #include "cpu/amd/model_fxx/fidvid.c"
153
154 #endif
155
156 #if ((HAVE_FAILOVER_BOOT==1) && (USE_FAILOVER_IMAGE == 1)) || ((HAVE_FAILOVER_BOOT==0) && (USE_FALLBACK_IMAGE == 1))
157
158 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
159 #include "northbridge/amd/amdk8/early_ht.c"
160
161
162 static void sio_setup(void)
163 {
164
165         unsigned value;
166         uint32_t dword;
167         uint8_t byte;
168
169         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
170         byte |= 0x20; 
171         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
172         
173         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
174         /*serial 0 */
175         dword |= (1<<0);
176         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
177         
178         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
179         dword |= (1<<16);
180         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
181
182 }
183
184 void failover_process(unsigned long bist, unsigned long cpu_init_detectedx)
185 {
186         unsigned last_boot_normal_x = last_boot_normal();
187
188         /* Is this a cpu only reset? or Is this a secondary cpu? */
189         if ((cpu_init_detectedx) || (!boot_cpu())) {
190                 if (last_boot_normal_x) {
191                         goto normal_image;
192                 } else {
193                         goto fallback_image;
194                 }
195         }
196
197         /* Nothing special needs to be done to find bus 0 */
198         /* Allow the HT devices to be found */
199
200         enumerate_ht_chain();
201
202         sio_setup();
203
204         /* Setup the mcp55 */
205         mcp55_enable_rom();
206
207         /* Is this a deliberate reset by the bios */
208         if (bios_reset_detected() && last_boot_normal_x) {
209                 goto normal_image;
210         }
211         /* This is the primary cpu how should I boot? */
212         else if (do_normal_boot()) {
213                 goto normal_image;
214         }
215         else {
216                 goto fallback_image;
217         }
218  normal_image:
219         __asm__ volatile ("jmp __normal_image"
220                 : /* outputs */
221                 : "a" (bist), "b" (cpu_init_detectedx) /* inputs */
222                 );
223
224  fallback_image:
225 #if HAVE_FAILOVER_BOOT==1
226         __asm__ volatile ("jmp __fallback_image"
227                 : /* outputs */
228                 : "a" (bist), "b" (cpu_init_detectedx) /* inputs */
229                 )
230 #endif
231         ;
232 }
233 #endif
234 void real_main(unsigned long bist, unsigned long cpu_init_detectedx);
235
236 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
237 {
238 #if HAVE_FAILOVER_BOOT==1 
239     #if USE_FAILOVER_IMAGE==1
240         failover_process(bist, cpu_init_detectedx);     
241     #else
242         real_main(bist, cpu_init_detectedx);
243     #endif
244 #else
245     #if USE_FALLBACK_IMAGE == 1
246         failover_process(bist, cpu_init_detectedx);     
247     #endif
248         real_main(bist, cpu_init_detectedx);
249 #endif
250 }
251
252 #if USE_FAILOVER_IMAGE==0
253
254 void real_main(unsigned long bist, unsigned long cpu_init_detectedx)
255 {
256         static const uint16_t spd_addr [] = {
257                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
258                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
259 #if CONFIG_MAX_PHYSICAL_CPUS > 1
260                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
261                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
262 #endif
263         };
264
265         struct sys_info *sysinfo = (DCACHE_RAM_BASE + DCACHE_RAM_SIZE - DCACHE_RAM_GLOBAL_VAR_SIZE);
266
267         int needs_reset = 0;
268         unsigned bsp_apicid = 0;
269
270         if (bist == 0) {
271                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
272         }
273
274         w83627hf_enable_serial(SERIAL_DEV, TTYS0_BASE);
275
276         setup_mb_resource_map();
277
278         uart_init();
279         
280         /* Halt if there was a built in self test failure */
281         report_bist_failure(bist);
282
283
284 #if CONFIG_USBDEBUG_DIRECT
285         mcp55_enable_usbdebug_direct(DBGP_DEFAULT);
286         early_usbdebug_direct_init();
287 #endif
288         console_init();
289         print_debug("*sysinfo range: ["); print_debug_hex32(sysinfo); print_debug(",");  print_debug_hex32((unsigned long)sysinfo+sizeof(struct sys_info)); print_debug(")\r\n");
290
291         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\r\n");
292
293 #if MEM_TRAIN_SEQ == 1
294         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
295 #endif
296         setup_coherent_ht_domain(); // routing table and start other core0
297
298         wait_all_core0_started();
299 #if CONFIG_LOGICAL_CPUS==1
300         // It is said that we should start core1 after all core0 launched
301         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
302          * So here need to make sure last core0 is started, esp for two way system,
303          * (there may be apic id conflicts in that case)
304          */
305         start_other_cores();
306         wait_all_other_cores_started(bsp_apicid);
307 #endif
308
309         /* it will set up chains and store link pair for optimization later */
310         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
311
312 #if K8_SET_FIDVID == 1
313
314         {
315                 msr_t msr;
316                 msr=rdmsr(0xc0010042);
317                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
318
319         }
320
321         enable_fid_change();
322
323         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
324
325         init_fidvid_bsp(bsp_apicid);
326
327         // show final fid and vid
328         {
329                 msr_t msr;
330                 msr=rdmsr(0xc0010042);
331                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
332
333         }
334 #endif
335
336         needs_reset |= optimize_link_coherent_ht();
337         needs_reset |= optimize_link_incoherent_ht(sysinfo);
338         needs_reset |= mcp55_early_setup_x();
339
340         // fidvid change will issue one LDTSTOP and the HT change will be effective too
341         if (needs_reset) {
342                 print_info("ht reset -\r\n");
343                 soft_reset();
344         }
345
346         allow_all_aps_stop(bsp_apicid);
347
348         //It's the time to set ctrl in sysinfo now;
349         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
350
351         enable_smbus(); 
352
353         memreset_setup();
354
355         //do we need apci timer, tsc...., only debug need it for better output
356         /* all ap stopped? */
357 //        init_timer(); // Need to use TMICT to synconize FID/VID
358
359         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
360
361         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
362
363 }
364
365
366 #endif