In 2007 Adrian Reber suggested that we drop ASSEMBLY in favor of __ASSEMBLER__.
[coreboot.git] / src / mainboard / tyan / s2912 / ap_romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
23
24 #include <stdint.h>
25 #include <device/pci_def.h>
26 #include <device/pci_ids.h>
27 #include <arch/io.h>
28 #include <device/pnp_def.h>
29 #include <arch/romcc_io.h>
30 #include <cpu/x86/lapic.h>
31 #include <pc80/mc146818rtc.h>
32 #include "console/console.c"
33
34 #include <cpu/amd/model_fxx_rev.h>
35 #include "northbridge/amd/amdk8/raminit.h"
36 #include "cpu/amd/model_fxx/apic_timer.c"
37
38 #include "lib/delay.c"
39
40 //#include "cpu/x86/lapic/boot_cpu.c"
41 #include "northbridge/amd/amdk8/reset_test.c"
42
43 #include "northbridge/amd/amdk8/debug.c"
44
45 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
46
47 #include "northbridge/amd/amdk8/amdk8_f.h"
48
49 #include "cpu/x86/mtrr.h"
50 #include "cpu/amd/mtrr.h"
51 #include "cpu/x86/tsc.h"
52
53 #include "northbridge/amd/amdk8/amdk8_f_pci.c"
54 #include "northbridge/amd/amdk8/raminit_f_dqs.c"
55
56 #include "cpu/amd/dualcore/dualcore.c"
57
58 void hardwaremain(int ret_addr)
59 {
60         struct sys_info *sysinfo = (CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE); // in CACHE
61         struct sys_info *sysinfox = ((CONFIG_RAMTOP) - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE); // in RAM
62
63         struct node_core_id id;
64
65         id = get_node_core_id_x();
66
67         //FIXME: for USBDEBUG you need to make sure dbg_info get assigned in AP
68         print_debug("CODE IN CACHE ON NODE:"); print_debug_hex8(id.nodeid); print_debug("\n");
69
70         train_ram(id.nodeid, sysinfo, sysinfox);
71
72         /*
73                 go back, but can not use stack any more, because we only keep ret_addr and can not restore esp, and ebp
74         */
75
76         __asm__ volatile (
77                 "movl  %0, %%edi\n\t"
78                 "jmp     *%%edi\n\t"
79                 :: "a"(ret_addr)
80         );
81 }
82
83 #include <arch/registers.h>
84
85 void x86_exception(struct eregs *info)
86 {
87         do {
88                 hlt();
89         } while(1);
90 }
91