Revision: linuxbios@linuxbios.org--devel/freebios--devel--2.0--patch-30
[coreboot.git] / src / mainboard / tyan / s2895 / irq_tables.c
1 /* This file was generated by getpir.c, do not modify! 
2    (but if you do, please run checkpir on it to verify)
3    Contains the IRQ Routing Table dumped directly from your memory , wich BIOS sets up
4
5    Documentation at : http://www.microsoft.com/hwdev/busbios/PCIIRQ.HTM
6 */
7
8 #include <arch/pirq_routing.h>
9
10 const struct irq_routing_table intel_irq_routing_table = {
11         PIRQ_SIGNATURE, /* u32 signature */
12         PIRQ_VERSION,   /* u16 version   */
13         32+16*11,        /* there can be total 11 devices on the bus */
14         1,           /* Where the interrupt router lies (bus) */
15         ((CK804_DEVN_BASE+9)<<3)|0,           /* Where the interrupt router lies (dev) */
16         0,         /* IRQs devoted exclusively to PCI usage */
17         0x10de,         /* Vendor */
18         0x005c,         /* Device */
19         0,         /* Crap (miniport) */
20         { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }, /* u8 rfu[11] */
21 #if CK804_DEVN_BASE==0
22         0x31,         /*  u8 checksum , this hase to set to some value that would give 0 after the sum of all bytes for this structure (including checksum) */
23 #else
24         0x19,
25 #endif
26         {
27                 {1,((CK804_DEVN_BASE+9)<<3)|0, {{0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}}, 0, 0},
28                 {0x4,(1<<3)|0, {{0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}}, 0, 0},
29                 {0x7,((CK804_DEVN_BASE+9)<<3)|0, {{0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}}, 0x0, 0},
30                 {0x5,(3<<3)|0, {{0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}}, 0x1, 0},
31                 {0x5,(6<<3)|0, {{0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}, {0x1, 0xdef8}}, 0x2, 0},
32                 {0x4,(8<<3)|0, {{0x4, 0xdef8}, {0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}}, 0x3, 0},
33                 {0x4,(7<<3)|0, {{0x3, 0xdef8}, {0x4, 0xdef8}, {0x1, 0xdef8}, {0x2, 0xdef8}}, 0x4, 0},
34                 {0x6,(0x0a<<3)|0, {{0x1, 0xdef8}, {0x2, 0xdef8}, {0x3, 0xdef8}, {0x4, 0xdef8}}, 0x5, 0},
35                 {0x4,(9<<3)|0, {{0x1, 0xdef8}, {2, 0xdef8}, {0, 0}, {0, 0}}, 0, 0},
36                 {0x6,(0x0b<<3)|0, {{0x2, 0xdef8}, {0, 0}, {0, 0}, {0, 0}}, 0, 0},
37                 {0x6,(0x0c<<3)|0, {{0x4, 0xdef8}, {0, 0}, {0, 0}, {0, 0}}, 0, 0},
38         }
39 };