Move generation of mptable entries for ISA to generic code.
[coreboot.git] / src / mainboard / tyan / s2892 / mptable.c
1 #include <console/console.h>
2 #include <arch/smp/mpspec.h>
3 #include <device/pci.h>
4 #include <string.h>
5 #include <stdint.h>
6
7 #include <cpu/amd/amdk8_sysconf.h>
8
9 extern  unsigned char bus_isa;
10 extern  unsigned char bus_ck804_0; //1
11 extern  unsigned char bus_ck804_1; //2
12 extern  unsigned char bus_ck804_2; //3
13 extern  unsigned char bus_ck804_3; //4
14 extern  unsigned char bus_ck804_4; //5
15 extern  unsigned char bus_ck804_5; //6
16 extern  unsigned char bus_8131_0;  //7
17 extern  unsigned char bus_8131_1;  //8
18 extern  unsigned char bus_8131_2;  //9
19 extern  unsigned apicid_ck804;
20 extern  unsigned apicid_8131_1;
21 extern  unsigned apicid_8131_2;
22
23 extern  unsigned sbdn3;
24
25
26
27 static void *smp_write_config_table(void *v)
28 {
29         static const char sig[4] = "PCMP";
30         static const char oem[8] = "COREBOOT";
31         static const char productid[12] = "S2892       ";
32         struct mp_config_table *mc;
33         unsigned sbdn;
34
35         unsigned char bus_num;
36         int i;
37
38         mc = (void *)(((char *)v) + SMP_FLOATING_TABLE_LEN);
39         memset(mc, 0, sizeof(*mc));
40
41         memcpy(mc->mpc_signature, sig, sizeof(sig));
42         mc->mpc_length = sizeof(*mc); /* initially just the header */
43         mc->mpc_spec = 0x04;
44         mc->mpc_checksum = 0; /* not yet computed */
45         memcpy(mc->mpc_oem, oem, sizeof(oem));
46         memcpy(mc->mpc_productid, productid, sizeof(productid));
47         mc->mpc_oemptr = 0;
48         mc->mpc_oemsize = 0;
49         mc->mpc_entry_count = 0; /* No entries yet... */
50         mc->mpc_lapic = LAPIC_ADDR;
51         mc->mpe_length = 0;
52         mc->mpe_checksum = 0;
53         mc->reserved = 0;
54
55         smp_write_processors(mc);
56
57         get_bus_conf();
58         sbdn = sysconf.sbdn;
59
60 /*Bus:          Bus ID  Type*/
61        /* define bus and isa numbers */
62         for(bus_num = 0; bus_num < bus_isa; bus_num++) {
63                 smp_write_bus(mc, bus_num, "PCI   ");
64         }
65         smp_write_bus(mc, bus_isa, "ISA   ");
66
67 /*I/O APICs:    APIC ID Version State           Address*/
68         {
69                 device_t dev;
70                 struct resource *res;
71                 uint32_t dword;
72
73                 dev = dev_find_slot(bus_ck804_0, PCI_DEVFN(sbdn+ 0x1,0));
74                 if (dev) {
75                         res = find_resource(dev, PCI_BASE_ADDRESS_1);
76                         if (res) {
77                                 smp_write_ioapic(mc, apicid_ck804, 0x11, res->base);
78                         }
79
80         /* Initialize interrupt mapping*/
81
82                         dword = 0x0120d218;
83                         pci_write_config32(dev, 0x7c, dword);
84
85                         dword = 0x12008a00;
86                         pci_write_config32(dev, 0x80, dword);
87
88                         dword = 0x0000007d;
89                         pci_write_config32(dev, 0x84, dword);
90
91                 }
92
93                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3,1));
94                 if (dev) {
95                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
96                         if (res) {
97                                 smp_write_ioapic(mc, apicid_8131_1, 0x11, res->base);
98                         }
99                 }
100                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3+1,1));
101                 if (dev) {
102                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
103                         if (res) {
104                                 smp_write_ioapic(mc, apicid_8131_2, 0x11, res->base);
105                         }
106                 }
107
108         }
109
110         mptable_add_isa_interrupts(mc, bus_isa, apicid_ck804, 1);
111
112 /*I/O Ints:     Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN# */
113 // Onboard ck804 smbus
114         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+1)<<2)|1, apicid_ck804, 0xa); // 10
115
116 // Onboard ck804 USB 1.1
117         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+2)<<2)|0, apicid_ck804, 0x15); // 21
118
119 // Onboard ck804 USB 2
120         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+2)<<2)|1, apicid_ck804, 0x14); // 20
121
122 // Onboard ck804 SATA 0
123         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn +7)<<2)|0, apicid_ck804, 0x17); // 23
124
125 // Onboard ck804 SATA 1
126         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn +8)<<2)|0, apicid_ck804, 0x16); // 22
127
128 //Slot PCIE x16
129         for(i=0;i<4;i++) {
130                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_5, (0x00<<2)|i, apicid_ck804, 0x10 + (2+i+4-sbdn%4)%4);
131         }
132
133 //Slot  PCIE x4
134         for(i=0;i<4;i++) {
135                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_4, (0x00<<2)|i, apicid_ck804, 0x10 + (1+i+4-sbdn%4)%4);
136         }
137
138
139 //Slot 2 PCI 32
140         for(i=0;i<4;i++) {
141                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (0x04<<2)|i, apicid_ck804, 0x10 + (0+i)%4); //16
142         }
143
144
145 //Onboard ati
146         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (6<<2)|0, apicid_ck804, 0x12); // 18
147 //Onboard intel 10/100
148         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (8<<2)|0, apicid_ck804, 0x12); // 18
149
150 //Channel B of 8131
151
152
153 //Onboard Broadcom NIC
154         for(i=0;i<2;i++) {
155                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (9<<2)|i, apicid_8131_2, (0+i)%4); //28
156         }
157
158 //SO DIMM PCI-X
159         for(i=0;i<2;i++) {
160                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (7<<2)|i, apicid_8131_2, (0+i)%4); //28
161         }
162
163 //Slot 4 PCIX 133/100/66
164         for(i=0;i<4;i++) {
165                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (3<<2)|i, apicid_8131_2, (2+i)%4); //30
166         }
167
168
169 //Channel A of 8131
170
171 //Slot 5 PCIX 133/100/66
172         for(i=0;i<4;i++) {
173                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (3<<2)|i, apicid_8131_1, (3+i)%4); //27
174         }
175
176
177 //Slot 6 PCIX 133/100/66
178         for(i=0;i<4;i++) {
179                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (2<<2)|i, apicid_8131_1, (2+i)%4); //26
180         }
181
182 /*Local Ints:   Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN#*/
183         smp_write_intsrc(mc, mp_ExtINT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x0);
184         smp_write_intsrc(mc, mp_NMI, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x1);
185         /* There is no extension information... */
186
187         /* Compute the checksums */
188         mc->mpe_checksum = smp_compute_checksum(smp_next_mpc_entry(mc), mc->mpe_length);
189         mc->mpc_checksum = smp_compute_checksum(mc, mc->mpc_length);
190         printk(BIOS_DEBUG, "Wrote the mp table end at: %p - %p\n",
191                 mc, smp_next_mpe_entry(mc));
192         return smp_next_mpe_entry(mc);
193 }
194
195 unsigned long write_smp_table(unsigned long addr)
196 {
197         void *v;
198         v = smp_write_floating_table(addr);
199         return (unsigned long)smp_write_config_table(v);
200 }