This is the sata irq patch for s2895 and ultra40. It also changes some broken
[coreboot.git] / src / mainboard / tyan / s2892 / mptable.c
1 #include <console/console.h>
2 #include <arch/smp/mpspec.h>
3 #include <device/pci.h>
4 #include <string.h>
5 #include <stdint.h>
6
7 #include <cpu/amd/amdk8_sysconf.h>
8
9 extern  unsigned char bus_isa;
10 extern  unsigned char bus_ck804_0; //1
11 extern  unsigned char bus_ck804_1; //2
12 extern  unsigned char bus_ck804_2; //3
13 extern  unsigned char bus_ck804_3; //4
14 extern  unsigned char bus_ck804_4; //5
15 extern  unsigned char bus_ck804_5; //6
16 extern  unsigned char bus_8131_0;//7
17 extern  unsigned char bus_8131_1;//8
18 extern  unsigned char bus_8131_2;//9
19 extern  unsigned apicid_ck804;
20 extern  unsigned apicid_8131_1;
21 extern  unsigned apicid_8131_2;
22
23 extern  unsigned sbdn3;
24
25
26 void *smp_write_config_table(void *v)
27 {
28         static const char sig[4] = "PCMP";
29         static const char oem[8] = "TYAN    ";
30         static const char productid[12] = "S2892       ";
31         struct mp_config_table *mc;
32         unsigned sbdn;
33
34         unsigned char bus_num;
35         int i;
36
37         mc = (void *)(((char *)v) + SMP_FLOATING_TABLE_LEN);
38         memset(mc, 0, sizeof(*mc));
39
40         memcpy(mc->mpc_signature, sig, sizeof(sig));
41         mc->mpc_length = sizeof(*mc); /* initially just the header */
42         mc->mpc_spec = 0x04;
43         mc->mpc_checksum = 0; /* not yet computed */
44         memcpy(mc->mpc_oem, oem, sizeof(oem));
45         memcpy(mc->mpc_productid, productid, sizeof(productid));
46         mc->mpc_oemptr = 0;
47         mc->mpc_oemsize = 0;
48         mc->mpc_entry_count = 0; /* No entries yet... */
49         mc->mpc_lapic = LAPIC_ADDR;
50         mc->mpe_length = 0;
51         mc->mpe_checksum = 0;
52         mc->reserved = 0;
53
54         smp_write_processors(mc);
55
56         get_bus_conf();
57         sbdn = sysconf.sbdn;
58
59 /*Bus:          Bus ID  Type*/
60        /* define bus and isa numbers */
61         for(bus_num = 0; bus_num < bus_isa; bus_num++) {
62                 smp_write_bus(mc, bus_num, "PCI   ");
63         }
64         smp_write_bus(mc, bus_isa, "ISA   ");
65
66 /*I/O APICs:    APIC ID Version State           Address*/
67         {
68                 device_t dev;
69                 struct resource *res;
70                 uint32_t dword;
71
72                 dev = dev_find_slot(bus_ck804_0, PCI_DEVFN(sbdn+ 0x1,0));
73                 if (dev) {
74                         res = find_resource(dev, PCI_BASE_ADDRESS_1);
75                         if (res) {
76                                 smp_write_ioapic(mc, apicid_ck804, 0x11, res->base);
77                         }
78
79         /* Initialize interrupt mapping*/
80
81                         dword = 0x0120d218;
82                         pci_write_config32(dev, 0x7c, dword);
83
84                         dword = 0x12008a00;
85                         pci_write_config32(dev, 0x80, dword);
86
87                         dword = 0x0000007d;
88                         pci_write_config32(dev, 0x84, dword);
89
90                 }
91
92                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3,1));
93                 if (dev) {
94                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
95                         if (res) {
96                                 smp_write_ioapic(mc, apicid_8131_1, 0x11, res->base);
97                         }
98                 }
99                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3+1,1));
100                 if (dev) {
101                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
102                         if (res) {
103                                 smp_write_ioapic(mc, apicid_8131_2, 0x11, res->base);
104                         }
105                 }
106
107         }
108   
109 /*I/O Ints:     Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN#
110 */      smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, apicid_ck804, 0x0);
111         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x1, apicid_ck804, 0x1);
112         smp_write_intsrc(mc, mp_ExtINT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x0, apicid_ck804, 0x2);
113         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x3, apicid_ck804, 0x3);
114         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x4, apicid_ck804, 0x4);
115         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x6, apicid_ck804, 0x6);
116         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x7, apicid_ck804, 0x7);
117         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0x8, apicid_ck804, 0x8);
118         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0xc, apicid_ck804, 0xc);
119         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0xd, apicid_ck804, 0xd);
120         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0xe, apicid_ck804, 0xe);
121         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH,  bus_isa, 0xf, apicid_ck804, 0xf);
122
123 // Onboard ck804 smbus
124         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+1)<<2)|1, apicid_ck804, 0xa);
125 // 10
126
127 // Onboard ck804 USB 1.1
128         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+2)<<2)|0, apicid_ck804, 0x15); // 21
129
130 // Onboard ck804 USB 2
131         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn+2)<<2)|1, apicid_ck804, 0x14); // 20
132
133 // Onboard ck804 SATA 0
134         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn +7)<<2)|0, apicid_ck804, 0x17); // 23
135
136 // Onboard ck804 SATA 1
137         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_0, ((sbdn +8)<<2)|0, apicid_ck804, 0x16); // 22
138
139 //Slot  PCIE x16
140         for(i=0;i<4;i++) {
141                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_5, (0x00<<2)|i, apicid_ck804, 0x10 + (2+i+4-sbdn%4)%4);
142         }
143
144 //Slot  PCIE x4
145         for(i=0;i<4;i++) {
146                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_4, (0x00<<2)|i, apicid_ck804, 0x10 + (1+i+4-sbdn%4)%4);
147         }
148
149
150 //Slot 2 PCI 32
151         for(i=0;i<4;i++) {
152                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (4<<2)|i, apicid_ck804, 0x10+(0+i)%4); //16
153         }
154
155
156 //Onboard ati
157         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (6<<2)|0, apicid_ck804, 0x12); // 18
158 //Onboard intel 10/100
159         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_ck804_1, (8<<2)|0, apicid_ck804, 0x12); // 18
160
161 //Channel B of 8131
162
163
164 //Onboard Broadcom NIC
165         for(i=0;i<2;i++) {
166                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (9<<2)|i, apicid_8131_2, (0+i)%4); //28
167         }
168
169 //SO DIMM PCI-X
170         for(i=0;i<2;i++) {
171                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (7<<2)|i, apicid_8131_2, (0+i)%4); //28
172         }
173
174 //Slot 4 PCIX 133/100/66
175         for(i=0;i<4;i++) {
176                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (3<<2)|i, apicid_8131_2, (2+i)%4); //30
177         }
178
179
180 //Channel A of 8131
181
182 //Slot 5 PCIX 133/100/66        
183         for(i=0;i<4;i++) {
184                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (3<<2)|i, apicid_8131_1, (3+i)%4); //27
185         }
186
187
188 //Slot 6 PCIX 133/100/66 
189         for(i=0;i<4;i++) {
190                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (2<<2)|i, apicid_8131_1, (2+i)%4); //26
191         }
192
193 /*Local Ints:   Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN#*/
194         smp_write_intsrc(mc, mp_ExtINT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x0);
195         smp_write_intsrc(mc, mp_NMI, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x1);
196         /* There is no extension information... */
197
198         /* Compute the checksums */
199         mc->mpe_checksum = smp_compute_checksum(smp_next_mpc_entry(mc), mc->mpe_length);
200         mc->mpc_checksum = smp_compute_checksum(mc, mc->mpc_length);
201         printk_debug("Wrote the mp table end at: %p - %p\n",
202                 mc, smp_next_mpe_entry(mc));
203         return smp_next_mpe_entry(mc);
204 }
205
206 unsigned long write_smp_table(unsigned long addr)
207 {
208         void *v;
209         v = smp_write_floating_table(addr);
210         return (unsigned long)smp_write_config_table(v);
211 }