4be900e2fdd788a9b2d0cc4d91e348dddc2aa7df
[coreboot.git] / src / mainboard / tyan / s2881 / mptable.c
1 #include <console/console.h>
2 #include <arch/smp/mpspec.h>
3 #include <device/pci.h>
4 #include <string.h>
5 #include <stdint.h>
6
7 #include <cpu/amd/amdk8_sysconf.h>
8
9 extern  unsigned char bus_isa;
10 extern  unsigned char bus_8131_0;
11 extern  unsigned char bus_8131_1;
12 extern  unsigned char bus_8131_2;
13 extern  unsigned char bus_8111_0;
14 extern  unsigned char bus_8111_1;
15 extern  unsigned apicid_8111;
16 extern  unsigned apicid_8131_1;
17 extern  unsigned apicid_8131_2;
18
19 extern  unsigned sbdn3;
20
21
22
23 static void *smp_write_config_table(void *v)
24 {
25         static const char sig[4] = "PCMP";
26         static const char oem[8] = "COREBOOT";
27         static const char productid[12] = "S2881       ";
28         struct mp_config_table *mc;
29
30         unsigned char bus_num;
31
32         int i;
33
34         mc = (void *)(((char *)v) + SMP_FLOATING_TABLE_LEN);
35         memset(mc, 0, sizeof(*mc));
36
37         memcpy(mc->mpc_signature, sig, sizeof(sig));
38         mc->mpc_length = sizeof(*mc); /* initially just the header */
39         mc->mpc_spec = 0x04;
40         mc->mpc_checksum = 0; /* not yet computed */
41         memcpy(mc->mpc_oem, oem, sizeof(oem));
42         memcpy(mc->mpc_productid, productid, sizeof(productid));
43         mc->mpc_oemptr = 0;
44         mc->mpc_oemsize = 0;
45         mc->mpc_entry_count = 0; /* No entries yet... */
46         mc->mpc_lapic = LAPIC_ADDR;
47         mc->mpe_length = 0;
48         mc->mpe_checksum = 0;
49         mc->reserved = 0;
50
51         smp_write_processors(mc);
52
53         get_bus_conf();
54
55
56 /*Bus:          Bus ID  Type*/
57         /* define bus and isa numbers */
58         for(bus_num = 0; bus_num < bus_isa; bus_num++) {
59                 smp_write_bus(mc, bus_num, "PCI   ");
60         }
61         smp_write_bus(mc, bus_isa, "ISA   ");
62
63
64 /*I/O APICs:    APIC ID Version State           Address*/
65         smp_write_ioapic(mc, apicid_8111, 0x11, 0xfec00000);
66         {
67                 device_t dev;
68                 struct resource *res;
69                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3,1));
70                 if (dev) {
71                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
72                         if (res) {
73                                 smp_write_ioapic(mc, apicid_8131_1, 0x11, res->base);
74                         }
75                 }
76                 dev = dev_find_slot(bus_8131_0, PCI_DEVFN(sbdn3+1,1));
77                 if (dev) {
78                         res = find_resource(dev, PCI_BASE_ADDRESS_0);
79                         if (res) {
80                                 smp_write_ioapic(mc, apicid_8131_2, 0x11, res->base);
81                         }
82                 }
83
84         }
85
86         mptable_add_isa_interrupts(mc, bus_isa, apicid_8111, 0);
87
88 /*I/O Ints:     Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN# */
89 //8111 LPC ????
90         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8111_0, ((sysconf.sbdn+1)<<2)|0, apicid_8111, 0x13);
91
92 //On Board AMD USB ???
93         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8111_1, (0<<2)|3, apicid_8111, 0x13);
94
95 //On Board ATI Display Adapter
96         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8111_1, (6<<2)|0, apicid_8111, 0x12);
97
98 //On Board SI Serial ATA
99         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8111_1, (5<<2)|0, apicid_8111, 0x11);
100
101 //Slot 3 PCIX 100/66
102         for(i=0;i<4;i++) {
103                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (8<<2)|i, apicid_8131_1, (3+i)%4); //27
104         }
105
106 //On Board NIC and adaptec scsi
107         for(i=0;i<2;i++) {
108                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (9<<2)|i, apicid_8131_1, (0+i)%4); //24
109                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_1, (0xa<<2)|i, apicid_8131_1, (0+i)%4); //24
110         }
111
112 //Slot 1 PCI-X 133/100/66 or Side 1 on raiser card
113         for(i=0;i<4;i++) {
114                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (3<<2)|i, apicid_8131_2, (0+i)%4); //28
115         }
116
117         //Slot 1 PCI-X 133/100/66, Side 2 on raiser card
118         //Fix ME, IRQ Pins?
119         for(i=0;i<4;i++) {
120                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_8131_2, (4<<2)|i, apicid_8131_2, (1+i)%4); //28
121         }
122
123
124
125 /*Local Ints:   Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN#*/
126         smp_write_intsrc(mc, mp_ExtINT, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x0);
127         smp_write_intsrc(mc, mp_NMI, MP_IRQ_TRIGGER_EDGE|MP_IRQ_POLARITY_HIGH, bus_isa, 0x0, MP_APIC_ALL, 0x1);
128         /* There is no extension information... */
129
130         /* Compute the checksums */
131         mc->mpe_checksum = smp_compute_checksum(smp_next_mpc_entry(mc), mc->mpe_length);
132         mc->mpc_checksum = smp_compute_checksum(mc, mc->mpc_length);
133         printk(BIOS_DEBUG, "Wrote the mp table end at: %p - %p\n",
134                 mc, smp_next_mpe_entry(mc));
135         return smp_next_mpe_entry(mc);
136 }
137
138 unsigned long write_smp_table(unsigned long addr)
139 {
140         void *v;
141         v = smp_write_floating_table(addr);
142         return (unsigned long)smp_write_config_table(v);
143 }