515059ac0971afa67bf25bc2fd7d6e281f17b88c
[coreboot.git] / src / mainboard / thomson / ip1000 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2008-2010 Joseph Smith <joe@settoplinux.org>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #include <stdint.h>
22 #include <stdlib.h>
23 #include <device/pci_def.h>
24 #include <arch/io.h>
25 #include <device/pnp_def.h>
26 #include <arch/romcc_io.h>
27 #include <arch/hlt.h>
28 #include <arch/llshell.h>
29 #include "pc80/udelay_io.c"
30 #include <console/console.h>
31 #include <lib.h>
32 #include "superio/smsc/smscsuperio/smscsuperio_early_serial.c"
33 #include "northbridge/intel/i82830/raminit.h"
34 #include "northbridge/intel/i82830/memory_initialized.c"
35 #include "southbridge/intel/i82801dx/i82801dx.h"
36 #include "southbridge/intel/i82801dx/i82801dx_reset.c"
37 #include "cpu/x86/bist.h"
38 #include "spd_table.h"
39 #include "gpio.c"
40
41 #define SERIAL_DEV PNP_DEV(0x2e, SMSCSUPERIO_SP1)
42
43 #include "southbridge/intel/i82801dx/i82801dx_early_smbus.c"
44 #include "southbridge/intel/i82801dx/i82801dx_tco_timer.c"
45
46 /**
47  * The onboard 64MB PC133 memory does not have a SPD EEPROM so the
48  * values have to be set manually, the SO-DIMM socket is located in
49  * socket0 (0x50), and the onboard memory is located in socket1 (0x51).
50  */
51 static inline int spd_read_byte(unsigned device, unsigned address)
52 {
53         int i;
54
55         if (device == 0x50) {
56                 return smbus_read_byte(device, address);
57         } else if (device == 0x51) {
58                 for (i = 0; i < ARRAY_SIZE(spd_table); i++) {
59                         if (spd_table[i].address == address)
60                                 return spd_table[i].data;
61                 }
62                 return 0xFF; /* Return 0xFF when address is not found. */
63         } else {
64                 return 0xFF; /* Return 0xFF on any failures. */
65         }
66 }
67
68 #include "northbridge/intel/i82830/raminit.c"
69
70 /**
71  * Setup mainboard specific registers pre raminit.
72  */
73 static void mb_early_setup(void)
74 {
75         /* - Hub Interface to PCI Bridge Registers - */
76         /* 12-Clock Retry Enable */
77         pci_write_config16(PCI_DEV(0, 0x1e, 0), 0x50, 0x1402);
78         /* Master Latency Timer Count */
79         pci_write_config8(PCI_DEV(0, 0x1e, 0), 0x1b, 0x20);
80         /* I/O Address Base */
81         pci_write_config8(PCI_DEV(0, 0x1e, 0), 0x1c, 0xf0);
82
83         /* - LPC Interface Bridge Registers - */
84         /* Delayed Transaction Enable */
85         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0xd0, 0x00000002);
86         /* Disable the TCO Timer system reboot feature */
87         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xd4, 0x02);
88         /* CPU Frequency Strap */
89         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xd5, 0x02);
90         /* ACPI base address and enable Resource Indicator */
91         pci_write_config32(PCI_DEV(0, 0x1f, 0), PMBASE, (PMBASE_ADDR | 1));
92         /* Enable the SMBUS */
93         enable_smbus();
94         /*  ACPI Enable */
95         pci_write_config8(PCI_DEV(0, 0x1f, 0), ACPI_CNTL, 0x10);
96 }
97
98 void main(unsigned long bist)
99 {
100         if (bist == 0) {
101                 if (memory_initialized()) {
102                         hard_reset();
103                 }
104         }
105
106         /* Set southbridge and superio gpios */
107         mb_gpio_init();
108
109         smscsuperio_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
110         uart_init();
111         console_init();
112
113         /* Halt if there was a built in self test failure. */
114         report_bist_failure(bist);
115
116         /* disable TCO timers */
117         i82801dx_halt_tco_timer();
118
119         /* Setup mainboard specific registers */
120         mb_early_setup();
121
122         /* Initialize memory */
123         sdram_initialize();
124
125 #if CONFIG_LLSHELL
126         llshell();
127 #endif
128         /* Check RAM. */
129         /* ram_check(0, 640 * 1024); */
130         /* ram_check(64512 * 1024, 65536 * 1024); */
131 }
132