34837f2cbf287d7440383c47a155691a4b8adf31
[coreboot.git] / src / mainboard / supermicro / h8dmr_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33
34 #include <console/console.h>
35 #include <lib.h>
36 #include <spd.h>
37
38 #include <cpu/amd/model_10xxx_rev.h>
39
40 // for enable the FAN
41 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
42 #include "northbridge/amd/amdfam10/raminit.h"
43 #include "northbridge/amd/amdfam10/amdfam10.h"
44 #include "cpu/amd/model_10xxx/apic_timer.c"
45 #include "lib/delay.c"
46 #include "cpu/x86/lapic/boot_cpu.c"
47 #include "northbridge/amd/amdfam10/reset_test.c"
48 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
49 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
50
51 #include "cpu/x86/bist.h"
52
53 #include "northbridge/amd/amdfam10/debug.c"
54
55 #include "cpu/x86/mtrr/earlymtrr.c"
56
57 #include "northbridge/amd/amdfam10/setup_resource_map.c"
58
59 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
60
61 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
62
63 static inline void activate_spd_rom(const struct mem_controller *ctrl)
64 {
65         /* nothing to do */
66 }
67
68 static inline int spd_read_byte(unsigned device, unsigned address)
69 {
70         return smbus_read_byte(device, address);
71 }
72
73 #include "northbridge/amd/amdfam10/amdfam10.h"
74
75 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
76 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
77
78 #include "resourcemap.c"
79
80 #include "cpu/amd/quadcore/quadcore.c"
81
82 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
83 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
84
85 #include "cpu/amd/car/post_cache_as_ram.c"
86
87 #include "cpu/amd/microcode/microcode.c"
88 #include "cpu/amd/model_10xxx/update_microcode.c"
89 #include "cpu/amd/model_10xxx/init_cpus.c"
90
91
92 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
93 #include "northbridge/amd/amdfam10/early_ht.c"
94
95 static void sio_setup(void)
96 {
97         uint32_t dword;
98         uint8_t byte;
99
100         enable_smbus();
101         // smbusx_write_byte(1, (0x58>>1), 0, 0x80); /* select bank0 */
102         /* set FAN ctrl to DC mode */
103         smbusx_write_byte(1, (0x58 >> 1), 0xb1, 0xff);
104
105         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b);
106         byte |= 0x20;
107         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b, byte);
108
109         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0);
110         dword |= (1 << 0);
111         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0, dword);
112
113         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4);
114         dword |= (1 << 16);
115         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4, dword);
116
117 }
118
119 static const u8 spd_addr[] = {
120         //first node
121         RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0,
122 #if CONFIG_MAX_PHYSICAL_CPUS > 1
123         //second node
124         RC00, DIMM4, DIMM6, 0, 0, DIMM5, DIMM7, 0, 0,
125 #endif
126 };
127
128 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
129 {
130         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE +
131                 CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
132
133         u32 bsp_apicid = 0;
134         u32 val;
135         u32 wants_reset;
136         msr_t msr;
137
138         if (!cpu_init_detectedx && boot_cpu()) {
139                 /* Nothing special needs to be done to find bus 0 */
140                 /* Allow the HT devices to be found */
141
142                 set_bsp_node_CHtExtNodeCfgEn();
143                 enumerate_ht_chain();
144
145                 sio_setup();
146
147                 /* Setup the mcp55 */
148                 mcp55_enable_rom();
149         }
150
151         post_code(0x30);
152
153         if (bist == 0) {
154                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
155         }
156
157         post_code(0x32);
158
159         pnp_enter_ext_func_mode(SERIAL_DEV);
160         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
161         w83627hf_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
162         pnp_exit_ext_func_mode(SERIAL_DEV);
163
164         uart_init();
165         console_init();
166         printk(BIOS_DEBUG, "\n");
167
168         /* Halt if there was a built in self test failure */
169         report_bist_failure(bist);
170
171         val = cpuid_eax(1);
172         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
173         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n", sysinfo, sysinfo + 1);
174         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
175         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
176
177         /* Setup sysinfo defaults */
178         set_sysinfo_in_ram(0);
179
180         update_microcode(val);
181         post_code(0x33);
182
183         cpuSetAMDMSR();
184         post_code(0x34);
185
186         amd_ht_init(sysinfo);
187         post_code(0x35);
188
189         /* Setup nodes PCI space and start core 0 AP init. */
190         finalize_node_setup(sysinfo);
191
192         /* Setup any mainboard PCI settings etc. */
193         setup_mb_resource_map();
194         post_code(0x36);
195
196         /* wait for all the APs core0 started by finalize_node_setup. */
197
198         /* FIXME: A bunch of cores are going to start output to serial at once.
199          * It would be nice to fixup prink spinlocks for ROM XIP mode.
200          * I think it could be done by putting the spinlock flag in the cache
201          * of the BSP located right after sysinfo.
202          */
203
204         wait_all_core0_started();
205 #if CONFIG_LOGICAL_CPUS==1
206         /* Core0 on each node is configured. Now setup any additional cores. */
207         printk(BIOS_DEBUG, "start_other_cores()\n");
208         start_other_cores();
209         post_code(0x37);
210         wait_all_other_cores_started(bsp_apicid);
211 #endif
212
213         post_code(0x38);
214
215 #if CONFIG_SET_FIDVID
216         msr = rdmsr(0xc0010071);
217         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n",
218                 msr.hi, msr.lo);
219
220         /* FIXME: The sb fid change may survive the warm reset and only
221          * need to be done once.*/
222
223         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
224         post_code(0x39);
225
226         if (!warm_reset_detect(0)) {    // BSP is node 0
227                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
228         } else {
229                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
230         }
231
232         post_code(0x3A);
233
234         /* show final fid and vid */
235         msr = rdmsr(0xc0010071);
236         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n",
237                msr.hi, msr.lo);
238 #endif
239
240         init_timer(); // Need to use TMICT to synconize FID/VID
241
242         wants_reset = mcp55_early_setup_x();
243
244         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
245         if (!warm_reset_detect(0)) {
246                 print_info("...WARM RESET...\n\n\n");
247                 soft_reset();
248                 die("After soft_reset_x - shouldn't see this message!!!\n");
249         }
250
251         if (wants_reset)
252                 printk(BIOS_DEBUG, "mcp55_early_setup_x wants additional reset!\n");
253
254         post_code(0x3B);
255
256         /* It's the time to set ctrl in sysinfo now; */
257         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
258         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
259
260         post_code(0x3D);
261
262         // printk(BIOS_DEBUG, "enable_smbus()\n");
263         // enable_smbus(); /* enable in sio_setup */
264
265         post_code(0x40);
266
267         printk(BIOS_DEBUG, "raminit_amdmct()\n");
268         raminit_amdmct(sysinfo);
269         post_code(0x41);
270
271         // printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
272         post_cache_as_ram(); // BSP switch stack to ram, copy + execute stage 2
273         post_code(0x42);     // Should never see this post code.
274 }