186c1bb7ece12cdfb62cb1b88207d6326dbe3d56
[coreboot.git] / src / mainboard / supermicro / h8dmr_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33
34 #include <console/console.h>
35 #include <lib.h>
36
37 #include <cpu/amd/model_10xxx_rev.h>
38
39 // for enable the FAN
40 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
41 #include "northbridge/amd/amdfam10/raminit.h"
42 #include "northbridge/amd/amdfam10/amdfam10.h"
43 #include "cpu/amd/model_10xxx/apic_timer.c"
44 #include "lib/delay.c"
45 #include "cpu/x86/lapic/boot_cpu.c"
46 #include "northbridge/amd/amdfam10/reset_test.c"
47 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
48 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
49
50 #include "cpu/x86/bist.h"
51
52 #include "northbridge/amd/amdfam10/debug.c"
53
54 #include "cpu/x86/mtrr/earlymtrr.c"
55
56 #include "northbridge/amd/amdfam10/setup_resource_map.c"
57
58 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
59
60 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
61
62 static inline void activate_spd_rom(const struct mem_controller *ctrl)
63 {
64         /* nothing to do */
65 }
66
67 static inline int spd_read_byte(unsigned device, unsigned address)
68 {
69         return smbus_read_byte(device, address);
70 }
71
72 #include "northbridge/amd/amdfam10/amdfam10.h"
73
74 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
75 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
76
77 #include "resourcemap.c"
78
79 #include "cpu/amd/quadcore/quadcore.c"
80
81 #define MCP55_PCI_E_X_0 4
82
83 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
84 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
85
86 #include "cpu/amd/car/post_cache_as_ram.c"
87
88 #include "cpu/amd/microcode/microcode.c"
89 #include "cpu/amd/model_10xxx/update_microcode.c"
90 #include "cpu/amd/model_10xxx/init_cpus.c"
91
92
93 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
94 #include "northbridge/amd/amdfam10/early_ht.c"
95
96 static void sio_setup(void)
97 {
98         uint32_t dword;
99         uint8_t byte;
100
101         enable_smbus();
102         // smbusx_write_byte(1, (0x58>>1), 0, 0x80); /* select bank0 */
103         /* set FAN ctrl to DC mode */
104         smbusx_write_byte(1, (0x58 >> 1), 0xb1, 0xff);
105
106         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b);
107         byte |= 0x20;
108         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b, byte);
109
110         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0);
111         dword |= (1 << 0);
112         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0, dword);
113
114         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4);
115         dword |= (1 << 16);
116         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4, dword);
117
118 }
119
120 #include "spd_addr.h"
121
122 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
123 {
124         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE +
125                 CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
126
127         u32 bsp_apicid = 0;
128         u32 val;
129         u32 wants_reset;
130         msr_t msr;
131
132         if (!cpu_init_detectedx && boot_cpu()) {
133                 /* Nothing special needs to be done to find bus 0 */
134                 /* Allow the HT devices to be found */
135
136                 set_bsp_node_CHtExtNodeCfgEn();
137                 enumerate_ht_chain();
138
139                 sio_setup();
140
141                 /* Setup the mcp55 */
142                 mcp55_enable_rom();
143         }
144
145         post_code(0x30);
146
147         if (bist == 0) {
148                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
149         }
150
151         post_code(0x32);
152
153         pnp_enter_ext_func_mode(SERIAL_DEV);
154         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
155         w83627hf_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
156         pnp_exit_ext_func_mode(SERIAL_DEV);
157
158         uart_init();
159         console_init();
160         printk(BIOS_DEBUG, "\n");
161
162         /* Halt if there was a built in self test failure */
163         report_bist_failure(bist);
164
165         val = cpuid_eax(1);
166         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
167         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n", sysinfo, sysinfo + 1);
168         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
169         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
170
171         /* Setup sysinfo defaults */
172         set_sysinfo_in_ram(0);
173
174         update_microcode(val);
175         post_code(0x33);
176
177         cpuSetAMDMSR();
178         post_code(0x34);
179
180         amd_ht_init(sysinfo);
181         post_code(0x35);
182
183         /* Setup nodes PCI space and start core 0 AP init. */
184         finalize_node_setup(sysinfo);
185
186         /* Setup any mainboard PCI settings etc. */
187         setup_mb_resource_map();
188         post_code(0x36);
189
190         /* wait for all the APs core0 started by finalize_node_setup. */
191
192         /* FIXME: A bunch of cores are going to start output to serial at once.
193          * It would be nice to fixup prink spinlocks for ROM XIP mode.
194          * I think it could be done by putting the spinlock flag in the cache
195          * of the BSP located right after sysinfo.
196          */
197
198         wait_all_core0_started();
199 #if CONFIG_LOGICAL_CPUS==1
200         /* Core0 on each node is configured. Now setup any additional cores. */
201         printk(BIOS_DEBUG, "start_other_cores()\n");
202         start_other_cores();
203         post_code(0x37);
204         wait_all_other_cores_started(bsp_apicid);
205 #endif
206
207         post_code(0x38);
208
209 #if CONFIG_SET_FIDVID
210         msr = rdmsr(0xc0010071);
211         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n",
212                 msr.hi, msr.lo);
213
214         /* FIXME: The sb fid change may survive the warm reset and only
215          * need to be done once.*/
216
217         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
218         post_code(0x39);
219
220         if (!warm_reset_detect(0)) {    // BSP is node 0
221                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
222         } else {
223                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
224         }
225
226         post_code(0x3A);
227
228         /* show final fid and vid */
229         msr = rdmsr(0xc0010071);
230         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n",
231                msr.hi, msr.lo);
232 #endif
233
234         init_timer(); // Need to use TMICT to synconize FID/VID
235
236         wants_reset = mcp55_early_setup_x();
237
238         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
239         if (!warm_reset_detect(0)) {
240                 print_info("...WARM RESET...\n\n\n");
241                 soft_reset();
242                 die("After soft_reset_x - shouldn't see this message!!!\n");
243         }
244
245         if (wants_reset)
246                 printk(BIOS_DEBUG, "mcp55_early_setup_x wants additional reset!\n");
247
248         post_code(0x3B);
249
250         /* It's the time to set ctrl in sysinfo now; */
251         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
252         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
253
254         post_code(0x3D);
255
256         // printk(BIOS_DEBUG, "enable_smbus()\n");
257         // enable_smbus(); /* enable in sio_setup */
258
259         post_code(0x40);
260
261         printk(BIOS_DEBUG, "raminit_amdmct()\n");
262         raminit_amdmct(sysinfo);
263         post_code(0x41);
264
265         // printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
266         post_cache_as_ram(); // BSP switch stack to ram, copy + execute stage 2
267         post_code(0x42);     // Should never see this post code.
268 }