8b64208a188bf5d6910c1228fc4ade0dac22de1f
[coreboot.git] / src / mainboard / supermicro / h8dmr / Makefile.inc
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007-2008 coresystems GmbH
5 ##
6 ## This program is free software; you can redistribute it and/or
7 ## modify it under the terms of the GNU General Public License as
8 ## published by the Free Software Foundation; version 2 of
9 ## the License.
10 ##
11 ## This program is distributed in the hope that it will be useful,
12 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
13 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 ## GNU General Public License for more details.
15 ##
16 ## You should have received a copy of the GNU General Public License
17 ## along with this program; if not, write to the Free Software
18 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston,
19 ## MA 02110-1301 USA
20 ##
21
22 driver-y += mainboard.o
23
24 # Needed by irq_tables and mptable and acpi_tables.
25 obj-y += get_bus_conf.o
26 obj-$(CONFIG_GENERATE_MP_TABLE) += mptable.o
27 obj-$(CONFIG_GENERATE_PIRQ_TABLE) += irq_tables.o
28
29 # This is part of the conversion to init-obj and away from included code.
30
31 initobj-y += crt0.o
32 # FIXME in $(top)/Makefile
33 crt0-y += ../../../../src/cpu/x86/16bit/entry16.inc
34 crt0-y += ../../../../src/cpu/x86/32bit/entry32.inc
35 crt0-y += ../../../../src/cpu/x86/16bit/reset16.inc
36 crt0-y += ../../../../src/southbridge/nvidia/mcp55/id.inc
37 crt0-y += ../../../../src/southbridge/nvidia/mcp55/romstrap.inc
38 crt0-y += ../../../../src/cpu/amd/car/cache_as_ram.inc
39 crt0-y += auto.inc
40
41 ldscript-y += ../../../../src/arch/i386/init/ldscript_fallback_cbfs.lb
42 ldscript-y += ../../../../src/cpu/x86/16bit/entry16.lds
43 ldscript-y += ../../../../src/cpu/x86/16bit/reset16.lds
44 ldscript-y += ../../../../src/southbridge/nvidia/mcp55/id.lds
45 ldscript-y += ../../../../src/southbridge/nvidia/mcp55/romstrap.lds
46 ldscript-y += ../../../../src/arch/i386/lib/failover.lds
47
48 ifdef POST_EVALUATION
49
50 $(obj)/dsdt.c: $(src)/mainboard/$(MAINBOARDDIR)/dx/dsdt_lb.dsl
51         iasl -p dsdt -tc $(src)/mainboard/$(MAINBOARDDIR)/dx/dsdt_lb.dsl
52         mv dsdt.hex $@
53
54 $(obj)/mainboard/$(MAINBOARDDIR)/dsdt.o: $(obj)/dsdt.c
55         $(CC) $(DISTRO_CFLAGS) $(CFLAGS) $(CPPFLAGS) $(DEBUG_CFLAGS) -I$(src) -I. -c $< -o $@
56
57 $(obj)/ssdt2.c: $(src)/mainboard/$(MAINBOARDDIR)/dx/pci2.asl
58         iasl -p $(CURDIR)/pci2 -tc $(CONFIG_MAINBOARD)/dx/pci2.asl
59         perl -pi -e 's/AmlCode/AmlCode_ssdt2/g' pci2.hex
60         mv pci2.hex ssdt2.c
61
62 $(obj)/ssdt3.c: $(src)/mainboard/$(MAINBOARDDIR)/dx/pci3.asl"
63         iasl -p $(CURDIR)/pci3 -tc $(CONFIG_MAINBOARD)/
64         perl -pi -e 's/AmlCode/AmlCode_ssdt3/g' pci3.hex
65         mv pci3.hex ssdt3.c
66
67 $(obj)/ssdt4.c: $(src)/mainboard/$(MAINBOARDDIR)/dx/pci4.asl"
68         iasl -p $(CURDIR)/pci4 -tc $(CONFIG_MAINBOARD)/dx/pci4.asl
69         perl -pi -e 's/AmlCode/AmlCode_ssdt4/g' pci4.hex
70         mv pci4.hex ssdt4.c
71
72 $(obj)/mainboard/$(MAINBOARDDIR)/auto.inc: $(src)/mainboard/$(MAINBOARDDIR)/cache_as_ram_auto.c $(obj)/option_table.h
73         $(CC) $(DISTRO_CFLAGS) $(CFLAGS) $(CPPFLAGS) $(DEBUG_CFLAGS) -I$(src) -I. -c -S  $(src)/mainboard/$(MAINBOARDDIR)/cache_as_ram_auto.c -o $@
74         perl -e 's/\.rodata/.rom.data/g' -pi $@
75         perl -e 's/\.text/.section .rom.text/g' -pi $@
76
77 endif
78